rt2x00: Move direct access to queue->entries to rt2x00queue.c
[linux-flexiantxendom0-natty.git] / drivers / net / wireless / rt2x00 / rt2x00queue.h
1 /*
2         Copyright (C) 2004 - 2010 Ivo van Doorn <IvDoorn@gmail.com>
3         <http://rt2x00.serialmonkey.com>
4
5         This program is free software; you can redistribute it and/or modify
6         it under the terms of the GNU General Public License as published by
7         the Free Software Foundation; either version 2 of the License, or
8         (at your option) any later version.
9
10         This program is distributed in the hope that it will be useful,
11         but WITHOUT ANY WARRANTY; without even the implied warranty of
12         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13         GNU General Public License for more details.
14
15         You should have received a copy of the GNU General Public License
16         along with this program; if not, write to the
17         Free Software Foundation, Inc.,
18         59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.
19  */
20
21 /*
22         Module: rt2x00
23         Abstract: rt2x00 queue datastructures and routines
24  */
25
26 #ifndef RT2X00QUEUE_H
27 #define RT2X00QUEUE_H
28
29 #include <linux/prefetch.h>
30
31 /**
32  * DOC: Entry frame size
33  *
34  * Ralink PCI devices demand the Frame size to be a multiple of 128 bytes,
35  * for USB devices this restriction does not apply, but the value of
36  * 2432 makes sense since it is big enough to contain the maximum fragment
37  * size according to the ieee802.11 specs.
38  * The aggregation size depends on support from the driver, but should
39  * be something around 3840 bytes.
40  */
41 #define DATA_FRAME_SIZE         2432
42 #define MGMT_FRAME_SIZE         256
43 #define AGGREGATION_SIZE        3840
44
45 /**
46  * DOC: Number of entries per queue
47  *
48  * Under normal load without fragmentation, 12 entries are sufficient
49  * without the queue being filled up to the maximum. When using fragmentation
50  * and the queue threshold code, we need to add some additional margins to
51  * make sure the queue will never (or only under extreme load) fill up
52  * completely.
53  * Since we don't use preallocated DMA, having a large number of queue entries
54  * will have minimal impact on the memory requirements for the queue.
55  */
56 #define RX_ENTRIES      24
57 #define TX_ENTRIES      24
58 #define BEACON_ENTRIES  1
59 #define ATIM_ENTRIES    8
60
61 /**
62  * enum data_queue_qid: Queue identification
63  *
64  * @QID_AC_BE: AC BE queue
65  * @QID_AC_BK: AC BK queue
66  * @QID_AC_VI: AC VI queue
67  * @QID_AC_VO: AC VO queue
68  * @QID_HCCA: HCCA queue
69  * @QID_MGMT: MGMT queue (prio queue)
70  * @QID_RX: RX queue
71  * @QID_OTHER: None of the above (don't use, only present for completeness)
72  * @QID_BEACON: Beacon queue (value unspecified, don't send it to device)
73  * @QID_ATIM: Atim queue (value unspeficied, don't send it to device)
74  */
75 enum data_queue_qid {
76         QID_AC_BE = 0,
77         QID_AC_BK = 1,
78         QID_AC_VI = 2,
79         QID_AC_VO = 3,
80         QID_HCCA = 4,
81         QID_MGMT = 13,
82         QID_RX = 14,
83         QID_OTHER = 15,
84         QID_BEACON,
85         QID_ATIM,
86 };
87
88 /**
89  * enum skb_frame_desc_flags: Flags for &struct skb_frame_desc
90  *
91  * @SKBDESC_DMA_MAPPED_RX: &skb_dma field has been mapped for RX
92  * @SKBDESC_DMA_MAPPED_TX: &skb_dma field has been mapped for TX
93  * @SKBDESC_IV_STRIPPED: Frame contained a IV/EIV provided by
94  *      mac80211 but was stripped for processing by the driver.
95  * @SKBDESC_NOT_MAC80211: Frame didn't originate from mac80211,
96  *      don't try to pass it back.
97  * @SKBDESC_DESC_IN_SKB: The descriptor is at the start of the
98  *      skb, instead of in the desc field.
99  */
100 enum skb_frame_desc_flags {
101         SKBDESC_DMA_MAPPED_RX = 1 << 0,
102         SKBDESC_DMA_MAPPED_TX = 1 << 1,
103         SKBDESC_IV_STRIPPED = 1 << 2,
104         SKBDESC_NOT_MAC80211 = 1 << 3,
105         SKBDESC_DESC_IN_SKB = 1 << 4,
106 };
107
108 /**
109  * struct skb_frame_desc: Descriptor information for the skb buffer
110  *
111  * This structure is placed over the driver_data array, this means that
112  * this structure should not exceed the size of that array (40 bytes).
113  *
114  * @flags: Frame flags, see &enum skb_frame_desc_flags.
115  * @desc_len: Length of the frame descriptor.
116  * @tx_rate_idx: the index of the TX rate, used for TX status reporting
117  * @tx_rate_flags: the TX rate flags, used for TX status reporting
118  * @desc: Pointer to descriptor part of the frame.
119  *      Note that this pointer could point to something outside
120  *      of the scope of the skb->data pointer.
121  * @iv: IV/EIV data used during encryption/decryption.
122  * @skb_dma: (PCI-only) the DMA address associated with the sk buffer.
123  * @entry: The entry to which this sk buffer belongs.
124  */
125 struct skb_frame_desc {
126         u8 flags;
127
128         u8 desc_len;
129         u8 tx_rate_idx;
130         u8 tx_rate_flags;
131
132         void *desc;
133
134         __le32 iv[2];
135
136         dma_addr_t skb_dma;
137
138         struct queue_entry *entry;
139 };
140
141 /**
142  * get_skb_frame_desc - Obtain the rt2x00 frame descriptor from a sk_buff.
143  * @skb: &struct sk_buff from where we obtain the &struct skb_frame_desc
144  */
145 static inline struct skb_frame_desc* get_skb_frame_desc(struct sk_buff *skb)
146 {
147         BUILD_BUG_ON(sizeof(struct skb_frame_desc) >
148                      IEEE80211_TX_INFO_DRIVER_DATA_SIZE);
149         return (struct skb_frame_desc *)&IEEE80211_SKB_CB(skb)->driver_data;
150 }
151
152 /**
153  * enum rxdone_entry_desc_flags: Flags for &struct rxdone_entry_desc
154  *
155  * @RXDONE_SIGNAL_PLCP: Signal field contains the plcp value.
156  * @RXDONE_SIGNAL_BITRATE: Signal field contains the bitrate value.
157  * @RXDONE_SIGNAL_MCS: Signal field contains the mcs value.
158  * @RXDONE_MY_BSS: Does this frame originate from device's BSS.
159  * @RXDONE_CRYPTO_IV: Driver provided IV/EIV data.
160  * @RXDONE_CRYPTO_ICV: Driver provided ICV data.
161  * @RXDONE_L2PAD: 802.11 payload has been padded to 4-byte boundary.
162  */
163 enum rxdone_entry_desc_flags {
164         RXDONE_SIGNAL_PLCP = BIT(0),
165         RXDONE_SIGNAL_BITRATE = BIT(1),
166         RXDONE_SIGNAL_MCS = BIT(2),
167         RXDONE_MY_BSS = BIT(3),
168         RXDONE_CRYPTO_IV = BIT(4),
169         RXDONE_CRYPTO_ICV = BIT(5),
170         RXDONE_L2PAD = BIT(6),
171 };
172
173 /**
174  * RXDONE_SIGNAL_MASK - Define to mask off all &rxdone_entry_desc_flags flags
175  * except for the RXDONE_SIGNAL_* flags. This is useful to convert the dev_flags
176  * from &rxdone_entry_desc to a signal value type.
177  */
178 #define RXDONE_SIGNAL_MASK \
179         ( RXDONE_SIGNAL_PLCP | RXDONE_SIGNAL_BITRATE | RXDONE_SIGNAL_MCS )
180
181 /**
182  * struct rxdone_entry_desc: RX Entry descriptor
183  *
184  * Summary of information that has been read from the RX frame descriptor.
185  *
186  * @timestamp: RX Timestamp
187  * @signal: Signal of the received frame.
188  * @rssi: RSSI of the received frame.
189  * @size: Data size of the received frame.
190  * @flags: MAC80211 receive flags (See &enum mac80211_rx_flags).
191  * @dev_flags: Ralink receive flags (See &enum rxdone_entry_desc_flags).
192  * @rate_mode: Rate mode (See @enum rate_modulation).
193  * @cipher: Cipher type used during decryption.
194  * @cipher_status: Decryption status.
195  * @iv: IV/EIV data used during decryption.
196  * @icv: ICV data used during decryption.
197  */
198 struct rxdone_entry_desc {
199         u64 timestamp;
200         int signal;
201         int rssi;
202         int size;
203         int flags;
204         int dev_flags;
205         u16 rate_mode;
206         u8 cipher;
207         u8 cipher_status;
208
209         __le32 iv[2];
210         __le32 icv;
211 };
212
213 /**
214  * enum txdone_entry_desc_flags: Flags for &struct txdone_entry_desc
215  *
216  * Every txdone report has to contain the basic result of the
217  * transmission, either &TXDONE_UNKNOWN, &TXDONE_SUCCESS or
218  * &TXDONE_FAILURE. The flag &TXDONE_FALLBACK can be used in
219  * conjunction with all of these flags but should only be set
220  * if retires > 0. The flag &TXDONE_EXCESSIVE_RETRY can only be used
221  * in conjunction with &TXDONE_FAILURE.
222  *
223  * @TXDONE_UNKNOWN: Hardware could not determine success of transmission.
224  * @TXDONE_SUCCESS: Frame was successfully send
225  * @TXDONE_FALLBACK: Hardware used fallback rates for retries
226  * @TXDONE_FAILURE: Frame was not successfully send
227  * @TXDONE_EXCESSIVE_RETRY: In addition to &TXDONE_FAILURE, the
228  *      frame transmission failed due to excessive retries.
229  */
230 enum txdone_entry_desc_flags {
231         TXDONE_UNKNOWN,
232         TXDONE_SUCCESS,
233         TXDONE_FALLBACK,
234         TXDONE_FAILURE,
235         TXDONE_EXCESSIVE_RETRY,
236 };
237
238 /**
239  * struct txdone_entry_desc: TX done entry descriptor
240  *
241  * Summary of information that has been read from the TX frame descriptor
242  * after the device is done with transmission.
243  *
244  * @flags: TX done flags (See &enum txdone_entry_desc_flags).
245  * @retry: Retry count.
246  */
247 struct txdone_entry_desc {
248         unsigned long flags;
249         int retry;
250 };
251
252 /**
253  * enum txentry_desc_flags: Status flags for TX entry descriptor
254  *
255  * @ENTRY_TXD_RTS_FRAME: This frame is a RTS frame.
256  * @ENTRY_TXD_CTS_FRAME: This frame is a CTS-to-self frame.
257  * @ENTRY_TXD_GENERATE_SEQ: This frame requires sequence counter.
258  * @ENTRY_TXD_FIRST_FRAGMENT: This is the first frame.
259  * @ENTRY_TXD_MORE_FRAG: This frame is followed by another fragment.
260  * @ENTRY_TXD_REQ_TIMESTAMP: Require timestamp to be inserted.
261  * @ENTRY_TXD_BURST: This frame belongs to the same burst event.
262  * @ENTRY_TXD_ACK: An ACK is required for this frame.
263  * @ENTRY_TXD_RETRY_MODE: When set, the long retry count is used.
264  * @ENTRY_TXD_ENCRYPT: This frame should be encrypted.
265  * @ENTRY_TXD_ENCRYPT_PAIRWISE: Use pairwise key table (instead of shared).
266  * @ENTRY_TXD_ENCRYPT_IV: Generate IV/EIV in hardware.
267  * @ENTRY_TXD_ENCRYPT_MMIC: Generate MIC in hardware.
268  * @ENTRY_TXD_HT_AMPDU: This frame is part of an AMPDU.
269  * @ENTRY_TXD_HT_BW_40: Use 40MHz Bandwidth.
270  * @ENTRY_TXD_HT_SHORT_GI: Use short GI.
271  * @ENTRY_TXD_HT_MIMO_PS: The receiving STA is in dynamic SM PS mode.
272  */
273 enum txentry_desc_flags {
274         ENTRY_TXD_RTS_FRAME,
275         ENTRY_TXD_CTS_FRAME,
276         ENTRY_TXD_GENERATE_SEQ,
277         ENTRY_TXD_FIRST_FRAGMENT,
278         ENTRY_TXD_MORE_FRAG,
279         ENTRY_TXD_REQ_TIMESTAMP,
280         ENTRY_TXD_BURST,
281         ENTRY_TXD_ACK,
282         ENTRY_TXD_RETRY_MODE,
283         ENTRY_TXD_ENCRYPT,
284         ENTRY_TXD_ENCRYPT_PAIRWISE,
285         ENTRY_TXD_ENCRYPT_IV,
286         ENTRY_TXD_ENCRYPT_MMIC,
287         ENTRY_TXD_HT_AMPDU,
288         ENTRY_TXD_HT_BW_40,
289         ENTRY_TXD_HT_SHORT_GI,
290         ENTRY_TXD_HT_MIMO_PS,
291 };
292
293 /**
294  * struct txentry_desc: TX Entry descriptor
295  *
296  * Summary of information for the frame descriptor before sending a TX frame.
297  *
298  * @flags: Descriptor flags (See &enum queue_entry_flags).
299  * @queue: Queue identification (See &enum data_queue_qid).
300  * @length: Length of the entire frame.
301  * @header_length: Length of 802.11 header.
302  * @length_high: PLCP length high word.
303  * @length_low: PLCP length low word.
304  * @signal: PLCP signal.
305  * @service: PLCP service.
306  * @msc: MCS.
307  * @stbc: STBC.
308  * @ba_size: BA size.
309  * @rate_mode: Rate mode (See @enum rate_modulation).
310  * @mpdu_density: MDPU density.
311  * @retry_limit: Max number of retries.
312  * @aifs: AIFS value.
313  * @ifs: IFS value.
314  * @txop: IFS value for 11n capable chips.
315  * @cw_min: cwmin value.
316  * @cw_max: cwmax value.
317  * @cipher: Cipher type used for encryption.
318  * @key_idx: Key index used for encryption.
319  * @iv_offset: Position where IV should be inserted by hardware.
320  * @iv_len: Length of IV data.
321  */
322 struct txentry_desc {
323         unsigned long flags;
324
325         enum data_queue_qid queue;
326
327         u16 length;
328         u16 header_length;
329
330         u16 length_high;
331         u16 length_low;
332         u16 signal;
333         u16 service;
334
335         u16 mcs;
336         u16 stbc;
337         u16 ba_size;
338         u16 rate_mode;
339         u16 mpdu_density;
340
341         short retry_limit;
342         short aifs;
343         short ifs;
344         short txop;
345         short cw_min;
346         short cw_max;
347
348         enum cipher cipher;
349         u16 key_idx;
350         u16 iv_offset;
351         u16 iv_len;
352 };
353
354 /**
355  * enum queue_entry_flags: Status flags for queue entry
356  *
357  * @ENTRY_BCN_ASSIGNED: This entry has been assigned to an interface.
358  *      As long as this bit is set, this entry may only be touched
359  *      through the interface structure.
360  * @ENTRY_OWNER_DEVICE_DATA: This entry is owned by the device for data
361  *      transfer (either TX or RX depending on the queue). The entry should
362  *      only be touched after the device has signaled it is done with it.
363  * @ENTRY_OWNER_DEVICE_CRYPTO: This entry is owned by the device for data
364  *      encryption or decryption. The entry should only be touched after
365  *      the device has signaled it is done with it.
366  * @ENTRY_DATA_PENDING: This entry contains a valid frame and is waiting
367  *      for the signal to start sending.
368  * @ENTRY_DATA_IO_FAILED: Hardware indicated that an IO error occured
369  *      while transfering the data to the hardware. No TX status report will
370  *      be expected from the hardware.
371  */
372 enum queue_entry_flags {
373         ENTRY_BCN_ASSIGNED,
374         ENTRY_OWNER_DEVICE_DATA,
375         ENTRY_OWNER_DEVICE_CRYPTO,
376         ENTRY_DATA_PENDING,
377         ENTRY_DATA_IO_FAILED
378 };
379
380 /**
381  * struct queue_entry: Entry inside the &struct data_queue
382  *
383  * @flags: Entry flags, see &enum queue_entry_flags.
384  * @queue: The data queue (&struct data_queue) to which this entry belongs.
385  * @skb: The buffer which is currently being transmitted (for TX queue),
386  *      or used to directly recieve data in (for RX queue).
387  * @entry_idx: The entry index number.
388  * @priv_data: Private data belonging to this queue entry. The pointer
389  *      points to data specific to a particular driver and queue type.
390  */
391 struct queue_entry {
392         unsigned long flags;
393
394         struct data_queue *queue;
395
396         struct sk_buff *skb;
397
398         unsigned int entry_idx;
399
400         void *priv_data;
401 };
402
403 /**
404  * enum queue_index: Queue index type
405  *
406  * @Q_INDEX: Index pointer to the current entry in the queue, if this entry is
407  *      owned by the hardware then the queue is considered to be full.
408  * @Q_INDEX_DONE: Index pointer to the next entry which will be completed by
409  *      the hardware and for which we need to run the txdone handler. If this
410  *      entry is not owned by the hardware the queue is considered to be empty.
411  * @Q_INDEX_CRYPTO: Index pointer to the next entry which encryption/decription
412  *      will be completed by the hardware next.
413  * @Q_INDEX_MAX: Keep last, used in &struct data_queue to determine the size
414  *      of the index array.
415  */
416 enum queue_index {
417         Q_INDEX,
418         Q_INDEX_DONE,
419         Q_INDEX_CRYPTO,
420         Q_INDEX_MAX,
421 };
422
423 /**
424  * struct data_queue: Data queue
425  *
426  * @rt2x00dev: Pointer to main &struct rt2x00dev where this queue belongs to.
427  * @entries: Base address of the &struct queue_entry which are
428  *      part of this queue.
429  * @qid: The queue identification, see &enum data_queue_qid.
430  * @lock: Spinlock to protect index handling. Whenever @index, @index_done or
431  *      @index_crypt needs to be changed this lock should be grabbed to prevent
432  *      index corruption due to concurrency.
433  * @count: Number of frames handled in the queue.
434  * @limit: Maximum number of entries in the queue.
435  * @threshold: Minimum number of free entries before queue is kicked by force.
436  * @length: Number of frames in queue.
437  * @index: Index pointers to entry positions in the queue,
438  *      use &enum queue_index to get a specific index field.
439  * @txop: maximum burst time.
440  * @aifs: The aifs value for outgoing frames (field ignored in RX queue).
441  * @cw_min: The cw min value for outgoing frames (field ignored in RX queue).
442  * @cw_max: The cw max value for outgoing frames (field ignored in RX queue).
443  * @data_size: Maximum data size for the frames in this queue.
444  * @desc_size: Hardware descriptor size for the data in this queue.
445  * @usb_endpoint: Device endpoint used for communication (USB only)
446  * @usb_maxpacket: Max packet size for given endpoint (USB only)
447  */
448 struct data_queue {
449         struct rt2x00_dev *rt2x00dev;
450         struct queue_entry *entries;
451
452         enum data_queue_qid qid;
453
454         spinlock_t lock;
455         unsigned long last_index;
456         unsigned long last_index_done;
457         unsigned int count;
458         unsigned short limit;
459         unsigned short threshold;
460         unsigned short length;
461         unsigned short index[Q_INDEX_MAX];
462
463         unsigned short txop;
464         unsigned short aifs;
465         unsigned short cw_min;
466         unsigned short cw_max;
467
468         unsigned short data_size;
469         unsigned short desc_size;
470
471         unsigned short usb_endpoint;
472         unsigned short usb_maxpacket;
473 };
474
475 /**
476  * struct data_queue_desc: Data queue description
477  *
478  * The information in this structure is used by drivers
479  * to inform rt2x00lib about the creation of the data queue.
480  *
481  * @entry_num: Maximum number of entries for a queue.
482  * @data_size: Maximum data size for the frames in this queue.
483  * @desc_size: Hardware descriptor size for the data in this queue.
484  * @priv_size: Size of per-queue_entry private data.
485  */
486 struct data_queue_desc {
487         unsigned short entry_num;
488         unsigned short data_size;
489         unsigned short desc_size;
490         unsigned short priv_size;
491 };
492
493 /**
494  * queue_end - Return pointer to the last queue (HELPER MACRO).
495  * @__dev: Pointer to &struct rt2x00_dev
496  *
497  * Using the base rx pointer and the maximum number of available queues,
498  * this macro will return the address of 1 position beyond  the end of the
499  * queues array.
500  */
501 #define queue_end(__dev) \
502         &(__dev)->rx[(__dev)->data_queues]
503
504 /**
505  * tx_queue_end - Return pointer to the last TX queue (HELPER MACRO).
506  * @__dev: Pointer to &struct rt2x00_dev
507  *
508  * Using the base tx pointer and the maximum number of available TX
509  * queues, this macro will return the address of 1 position beyond
510  * the end of the TX queue array.
511  */
512 #define tx_queue_end(__dev) \
513         &(__dev)->tx[(__dev)->ops->tx_queues]
514
515 /**
516  * queue_next - Return pointer to next queue in list (HELPER MACRO).
517  * @__queue: Current queue for which we need the next queue
518  *
519  * Using the current queue address we take the address directly
520  * after the queue to take the next queue. Note that this macro
521  * should be used carefully since it does not protect against
522  * moving past the end of the list. (See macros &queue_end and
523  * &tx_queue_end for determining the end of the queue).
524  */
525 #define queue_next(__queue) \
526         &(__queue)[1]
527
528 /**
529  * queue_loop - Loop through the queues within a specific range (HELPER MACRO).
530  * @__entry: Pointer where the current queue entry will be stored in.
531  * @__start: Start queue pointer.
532  * @__end: End queue pointer.
533  *
534  * This macro will loop through all queues between &__start and &__end.
535  */
536 #define queue_loop(__entry, __start, __end)                     \
537         for ((__entry) = (__start);                             \
538              prefetch(queue_next(__entry)), (__entry) != (__end);\
539              (__entry) = queue_next(__entry))
540
541 /**
542  * queue_for_each - Loop through all queues
543  * @__dev: Pointer to &struct rt2x00_dev
544  * @__entry: Pointer where the current queue entry will be stored in.
545  *
546  * This macro will loop through all available queues.
547  */
548 #define queue_for_each(__dev, __entry) \
549         queue_loop(__entry, (__dev)->rx, queue_end(__dev))
550
551 /**
552  * tx_queue_for_each - Loop through the TX queues
553  * @__dev: Pointer to &struct rt2x00_dev
554  * @__entry: Pointer where the current queue entry will be stored in.
555  *
556  * This macro will loop through all TX related queues excluding
557  * the Beacon and Atim queues.
558  */
559 #define tx_queue_for_each(__dev, __entry) \
560         queue_loop(__entry, (__dev)->tx, tx_queue_end(__dev))
561
562 /**
563  * txall_queue_for_each - Loop through all TX related queues
564  * @__dev: Pointer to &struct rt2x00_dev
565  * @__entry: Pointer where the current queue entry will be stored in.
566  *
567  * This macro will loop through all TX related queues including
568  * the Beacon and Atim queues.
569  */
570 #define txall_queue_for_each(__dev, __entry) \
571         queue_loop(__entry, (__dev)->tx, queue_end(__dev))
572
573 /**
574  * rt2x00queue_for_each_entry - Loop through all entries in the queue
575  * @queue: Pointer to @data_queue
576  * @start: &enum queue_index Pointer to start index
577  * @end: &enum queue_index Pointer to end index
578  * @fn: The function to call for each &struct queue_entry
579  *
580  * This will walk through all entries in the queue, in chronological
581  * order. This means it will start at the current @start pointer
582  * and will walk through the queue until it reaches the @end pointer.
583  */
584 void rt2x00queue_for_each_entry(struct data_queue *queue,
585                                 enum queue_index start,
586                                 enum queue_index end,
587                                 void (*fn)(struct queue_entry *entry));
588
589 /**
590  * rt2x00queue_empty - Check if the queue is empty.
591  * @queue: Queue to check if empty.
592  */
593 static inline int rt2x00queue_empty(struct data_queue *queue)
594 {
595         return queue->length == 0;
596 }
597
598 /**
599  * rt2x00queue_full - Check if the queue is full.
600  * @queue: Queue to check if full.
601  */
602 static inline int rt2x00queue_full(struct data_queue *queue)
603 {
604         return queue->length == queue->limit;
605 }
606
607 /**
608  * rt2x00queue_free - Check the number of available entries in queue.
609  * @queue: Queue to check.
610  */
611 static inline int rt2x00queue_available(struct data_queue *queue)
612 {
613         return queue->limit - queue->length;
614 }
615
616 /**
617  * rt2x00queue_threshold - Check if the queue is below threshold
618  * @queue: Queue to check.
619  */
620 static inline int rt2x00queue_threshold(struct data_queue *queue)
621 {
622         return rt2x00queue_available(queue) < queue->threshold;
623 }
624
625 /**
626  * rt2x00queue_timeout - Check if a timeout occured for this queue
627  * @queue: Queue to check.
628  */
629 static inline int rt2x00queue_timeout(struct data_queue *queue)
630 {
631         return time_after(queue->last_index, queue->last_index_done + (HZ / 10));
632 }
633
634 /**
635  * _rt2x00_desc_read - Read a word from the hardware descriptor.
636  * @desc: Base descriptor address
637  * @word: Word index from where the descriptor should be read.
638  * @value: Address where the descriptor value should be written into.
639  */
640 static inline void _rt2x00_desc_read(__le32 *desc, const u8 word, __le32 *value)
641 {
642         *value = desc[word];
643 }
644
645 /**
646  * rt2x00_desc_read - Read a word from the hardware descriptor, this
647  * function will take care of the byte ordering.
648  * @desc: Base descriptor address
649  * @word: Word index from where the descriptor should be read.
650  * @value: Address where the descriptor value should be written into.
651  */
652 static inline void rt2x00_desc_read(__le32 *desc, const u8 word, u32 *value)
653 {
654         __le32 tmp;
655         _rt2x00_desc_read(desc, word, &tmp);
656         *value = le32_to_cpu(tmp);
657 }
658
659 /**
660  * rt2x00_desc_write - write a word to the hardware descriptor, this
661  * function will take care of the byte ordering.
662  * @desc: Base descriptor address
663  * @word: Word index from where the descriptor should be written.
664  * @value: Value that should be written into the descriptor.
665  */
666 static inline void _rt2x00_desc_write(__le32 *desc, const u8 word, __le32 value)
667 {
668         desc[word] = value;
669 }
670
671 /**
672  * rt2x00_desc_write - write a word to the hardware descriptor.
673  * @desc: Base descriptor address
674  * @word: Word index from where the descriptor should be written.
675  * @value: Value that should be written into the descriptor.
676  */
677 static inline void rt2x00_desc_write(__le32 *desc, const u8 word, u32 value)
678 {
679         _rt2x00_desc_write(desc, word, cpu_to_le32(value));
680 }
681
682 #endif /* RT2X00QUEUE_H */