drm/i915: Record BLT engine error state
[linux-flexiantxendom0-natty.git] / drivers / gpu / drm / i915 / i915_reg.h
1 /* Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
2  * All Rights Reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the
6  * "Software"), to deal in the Software without restriction, including
7  * without limitation the rights to use, copy, modify, merge, publish,
8  * distribute, sub license, and/or sell copies of the Software, and to
9  * permit persons to whom the Software is furnished to do so, subject to
10  * the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the
13  * next paragraph) shall be included in all copies or substantial portions
14  * of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
17  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
18  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
19  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
20  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
21  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
22  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #ifndef _I915_REG_H_
26 #define _I915_REG_H_
27
28 #define _PIPE(pipe, a, b) ((a) + (pipe)*((b)-(a)))
29
30 /*
31  * The Bridge device's PCI config space has information about the
32  * fb aperture size and the amount of pre-reserved memory.
33  * This is all handled in the intel-gtt.ko module. i915.ko only
34  * cares about the vga bit for the vga rbiter.
35  */
36 #define INTEL_GMCH_CTRL         0x52
37 #define INTEL_GMCH_VGA_DISABLE  (1 << 1)
38
39 /* PCI config space */
40
41 #define HPLLCC  0xc0 /* 855 only */
42 #define   GC_CLOCK_CONTROL_MASK         (0xf << 0)
43 #define   GC_CLOCK_133_200              (0 << 0)
44 #define   GC_CLOCK_100_200              (1 << 0)
45 #define   GC_CLOCK_100_133              (2 << 0)
46 #define   GC_CLOCK_166_250              (3 << 0)
47 #define GCFGC2  0xda
48 #define GCFGC   0xf0 /* 915+ only */
49 #define   GC_LOW_FREQUENCY_ENABLE       (1 << 7)
50 #define   GC_DISPLAY_CLOCK_190_200_MHZ  (0 << 4)
51 #define   GC_DISPLAY_CLOCK_333_MHZ      (4 << 4)
52 #define   GC_DISPLAY_CLOCK_MASK         (7 << 4)
53 #define   GM45_GC_RENDER_CLOCK_MASK     (0xf << 0)
54 #define   GM45_GC_RENDER_CLOCK_266_MHZ  (8 << 0)
55 #define   GM45_GC_RENDER_CLOCK_320_MHZ  (9 << 0)
56 #define   GM45_GC_RENDER_CLOCK_400_MHZ  (0xb << 0)
57 #define   GM45_GC_RENDER_CLOCK_533_MHZ  (0xc << 0)
58 #define   I965_GC_RENDER_CLOCK_MASK     (0xf << 0)
59 #define   I965_GC_RENDER_CLOCK_267_MHZ  (2 << 0)
60 #define   I965_GC_RENDER_CLOCK_333_MHZ  (3 << 0)
61 #define   I965_GC_RENDER_CLOCK_444_MHZ  (4 << 0)
62 #define   I965_GC_RENDER_CLOCK_533_MHZ  (5 << 0)
63 #define   I945_GC_RENDER_CLOCK_MASK     (7 << 0)
64 #define   I945_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
65 #define   I945_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
66 #define   I945_GC_RENDER_CLOCK_250_MHZ  (3 << 0)
67 #define   I945_GC_RENDER_CLOCK_400_MHZ  (5 << 0)
68 #define   I915_GC_RENDER_CLOCK_MASK     (7 << 0)
69 #define   I915_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
70 #define   I915_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
71 #define   I915_GC_RENDER_CLOCK_333_MHZ  (4 << 0)
72 #define LBB     0xf4
73
74 /* Graphics reset regs */
75 #define I965_GDRST 0xc0 /* PCI config register */
76 #define ILK_GDSR 0x2ca4 /* MCHBAR offset */
77 #define  GRDOM_FULL     (0<<2)
78 #define  GRDOM_RENDER   (1<<2)
79 #define  GRDOM_MEDIA    (3<<2)
80
81 /* VGA stuff */
82
83 #define VGA_ST01_MDA 0x3ba
84 #define VGA_ST01_CGA 0x3da
85
86 #define VGA_MSR_WRITE 0x3c2
87 #define VGA_MSR_READ 0x3cc
88 #define   VGA_MSR_MEM_EN (1<<1)
89 #define   VGA_MSR_CGA_MODE (1<<0)
90
91 #define VGA_SR_INDEX 0x3c4
92 #define VGA_SR_DATA 0x3c5
93
94 #define VGA_AR_INDEX 0x3c0
95 #define   VGA_AR_VID_EN (1<<5)
96 #define VGA_AR_DATA_WRITE 0x3c0
97 #define VGA_AR_DATA_READ 0x3c1
98
99 #define VGA_GR_INDEX 0x3ce
100 #define VGA_GR_DATA 0x3cf
101 /* GR05 */
102 #define   VGA_GR_MEM_READ_MODE_SHIFT 3
103 #define     VGA_GR_MEM_READ_MODE_PLANE 1
104 /* GR06 */
105 #define   VGA_GR_MEM_MODE_MASK 0xc
106 #define   VGA_GR_MEM_MODE_SHIFT 2
107 #define   VGA_GR_MEM_A0000_AFFFF 0
108 #define   VGA_GR_MEM_A0000_BFFFF 1
109 #define   VGA_GR_MEM_B0000_B7FFF 2
110 #define   VGA_GR_MEM_B0000_BFFFF 3
111
112 #define VGA_DACMASK 0x3c6
113 #define VGA_DACRX 0x3c7
114 #define VGA_DACWX 0x3c8
115 #define VGA_DACDATA 0x3c9
116
117 #define VGA_CR_INDEX_MDA 0x3b4
118 #define VGA_CR_DATA_MDA 0x3b5
119 #define VGA_CR_INDEX_CGA 0x3d4
120 #define VGA_CR_DATA_CGA 0x3d5
121
122 /*
123  * Memory interface instructions used by the kernel
124  */
125 #define MI_INSTR(opcode, flags) (((opcode) << 23) | (flags))
126
127 #define MI_NOOP                 MI_INSTR(0, 0)
128 #define MI_USER_INTERRUPT       MI_INSTR(0x02, 0)
129 #define MI_WAIT_FOR_EVENT       MI_INSTR(0x03, 0)
130 #define   MI_WAIT_FOR_OVERLAY_FLIP      (1<<16)
131 #define   MI_WAIT_FOR_PLANE_B_FLIP      (1<<6)
132 #define   MI_WAIT_FOR_PLANE_A_FLIP      (1<<2)
133 #define   MI_WAIT_FOR_PLANE_A_SCANLINES (1<<1)
134 #define MI_FLUSH                MI_INSTR(0x04, 0)
135 #define   MI_READ_FLUSH         (1 << 0)
136 #define   MI_EXE_FLUSH          (1 << 1)
137 #define   MI_NO_WRITE_FLUSH     (1 << 2)
138 #define   MI_SCENE_COUNT        (1 << 3) /* just increment scene count */
139 #define   MI_END_SCENE          (1 << 4) /* flush binner and incr scene count */
140 #define   MI_INVALIDATE_ISP     (1 << 5) /* invalidate indirect state pointers */
141 #define MI_BATCH_BUFFER_END     MI_INSTR(0x0a, 0)
142 #define MI_REPORT_HEAD          MI_INSTR(0x07, 0)
143 #define MI_OVERLAY_FLIP         MI_INSTR(0x11,0)
144 #define   MI_OVERLAY_CONTINUE   (0x0<<21)
145 #define   MI_OVERLAY_ON         (0x1<<21)
146 #define   MI_OVERLAY_OFF        (0x2<<21)
147 #define MI_LOAD_SCAN_LINES_INCL MI_INSTR(0x12, 0)
148 #define MI_DISPLAY_FLIP         MI_INSTR(0x14, 2)
149 #define MI_DISPLAY_FLIP_I915    MI_INSTR(0x14, 1)
150 #define   MI_DISPLAY_FLIP_PLANE(n) ((n) << 20)
151 #define MI_SET_CONTEXT          MI_INSTR(0x18, 0)
152 #define   MI_MM_SPACE_GTT               (1<<8)
153 #define   MI_MM_SPACE_PHYSICAL          (0<<8)
154 #define   MI_SAVE_EXT_STATE_EN          (1<<3)
155 #define   MI_RESTORE_EXT_STATE_EN       (1<<2)
156 #define   MI_RESTORE_INHIBIT            (1<<0)
157 #define MI_STORE_DWORD_IMM      MI_INSTR(0x20, 1)
158 #define   MI_MEM_VIRTUAL        (1 << 22) /* 965+ only */
159 #define MI_STORE_DWORD_INDEX    MI_INSTR(0x21, 1)
160 #define   MI_STORE_DWORD_INDEX_SHIFT 2
161 #define MI_LOAD_REGISTER_IMM    MI_INSTR(0x22, 1)
162 #define MI_FLUSH_DW             MI_INSTR(0x26, 2) /* for GEN6 */
163 #define MI_BATCH_BUFFER         MI_INSTR(0x30, 1)
164 #define   MI_BATCH_NON_SECURE   (1)
165 #define   MI_BATCH_NON_SECURE_I965 (1<<8)
166 #define MI_BATCH_BUFFER_START   MI_INSTR(0x31, 0)
167 /*
168  * 3D instructions used by the kernel
169  */
170 #define GFX_INSTR(opcode, flags) ((0x3 << 29) | ((opcode) << 24) | (flags))
171
172 #define GFX_OP_RASTER_RULES    ((0x3<<29)|(0x7<<24))
173 #define GFX_OP_SCISSOR         ((0x3<<29)|(0x1c<<24)|(0x10<<19))
174 #define   SC_UPDATE_SCISSOR       (0x1<<1)
175 #define   SC_ENABLE_MASK          (0x1<<0)
176 #define   SC_ENABLE               (0x1<<0)
177 #define GFX_OP_LOAD_INDIRECT   ((0x3<<29)|(0x1d<<24)|(0x7<<16))
178 #define GFX_OP_SCISSOR_INFO    ((0x3<<29)|(0x1d<<24)|(0x81<<16)|(0x1))
179 #define   SCI_YMIN_MASK      (0xffff<<16)
180 #define   SCI_XMIN_MASK      (0xffff<<0)
181 #define   SCI_YMAX_MASK      (0xffff<<16)
182 #define   SCI_XMAX_MASK      (0xffff<<0)
183 #define GFX_OP_SCISSOR_ENABLE    ((0x3<<29)|(0x1c<<24)|(0x10<<19))
184 #define GFX_OP_SCISSOR_RECT      ((0x3<<29)|(0x1d<<24)|(0x81<<16)|1)
185 #define GFX_OP_COLOR_FACTOR      ((0x3<<29)|(0x1d<<24)|(0x1<<16)|0x0)
186 #define GFX_OP_STIPPLE           ((0x3<<29)|(0x1d<<24)|(0x83<<16))
187 #define GFX_OP_MAP_INFO          ((0x3<<29)|(0x1d<<24)|0x4)
188 #define GFX_OP_DESTBUFFER_VARS   ((0x3<<29)|(0x1d<<24)|(0x85<<16)|0x0)
189 #define GFX_OP_DESTBUFFER_INFO   ((0x3<<29)|(0x1d<<24)|(0x8e<<16)|1)
190 #define GFX_OP_DRAWRECT_INFO     ((0x3<<29)|(0x1d<<24)|(0x80<<16)|(0x3))
191 #define GFX_OP_DRAWRECT_INFO_I965  ((0x7900<<16)|0x2)
192 #define SRC_COPY_BLT_CMD                ((2<<29)|(0x43<<22)|4)
193 #define XY_SRC_COPY_BLT_CMD             ((2<<29)|(0x53<<22)|6)
194 #define XY_MONO_SRC_COPY_IMM_BLT        ((2<<29)|(0x71<<22)|5)
195 #define XY_SRC_COPY_BLT_WRITE_ALPHA     (1<<21)
196 #define XY_SRC_COPY_BLT_WRITE_RGB       (1<<20)
197 #define   BLT_DEPTH_8                   (0<<24)
198 #define   BLT_DEPTH_16_565              (1<<24)
199 #define   BLT_DEPTH_16_1555             (2<<24)
200 #define   BLT_DEPTH_32                  (3<<24)
201 #define   BLT_ROP_GXCOPY                (0xcc<<16)
202 #define XY_SRC_COPY_BLT_SRC_TILED       (1<<15) /* 965+ only */
203 #define XY_SRC_COPY_BLT_DST_TILED       (1<<11) /* 965+ only */
204 #define CMD_OP_DISPLAYBUFFER_INFO ((0x0<<29)|(0x14<<23)|2)
205 #define   ASYNC_FLIP                (1<<22)
206 #define   DISPLAY_PLANE_A           (0<<20)
207 #define   DISPLAY_PLANE_B           (1<<20)
208 #define GFX_OP_PIPE_CONTROL     ((0x3<<29)|(0x3<<27)|(0x2<<24)|2)
209 #define   PIPE_CONTROL_QW_WRITE (1<<14)
210 #define   PIPE_CONTROL_DEPTH_STALL (1<<13)
211 #define   PIPE_CONTROL_WC_FLUSH (1<<12)
212 #define   PIPE_CONTROL_IS_FLUSH (1<<11) /* MBZ on Ironlake */
213 #define   PIPE_CONTROL_TC_FLUSH (1<<10) /* GM45+ only */
214 #define   PIPE_CONTROL_ISP_DIS  (1<<9)
215 #define   PIPE_CONTROL_NOTIFY   (1<<8)
216 #define   PIPE_CONTROL_GLOBAL_GTT (1<<2) /* in addr dword */
217 #define   PIPE_CONTROL_STALL_EN (1<<1) /* in addr word, Ironlake+ only */
218
219
220 /*
221  * Reset registers
222  */
223 #define DEBUG_RESET_I830                0x6070
224 #define  DEBUG_RESET_FULL               (1<<7)
225 #define  DEBUG_RESET_RENDER             (1<<8)
226 #define  DEBUG_RESET_DISPLAY            (1<<9)
227
228
229 /*
230  * Fence registers
231  */
232 #define FENCE_REG_830_0                 0x2000
233 #define FENCE_REG_945_8                 0x3000
234 #define   I830_FENCE_START_MASK         0x07f80000
235 #define   I830_FENCE_TILING_Y_SHIFT     12
236 #define   I830_FENCE_SIZE_BITS(size)    ((ffs((size) >> 19) - 1) << 8)
237 #define   I830_FENCE_PITCH_SHIFT        4
238 #define   I830_FENCE_REG_VALID          (1<<0)
239 #define   I915_FENCE_MAX_PITCH_VAL      4
240 #define   I830_FENCE_MAX_PITCH_VAL      6
241 #define   I830_FENCE_MAX_SIZE_VAL       (1<<8)
242
243 #define   I915_FENCE_START_MASK         0x0ff00000
244 #define   I915_FENCE_SIZE_BITS(size)    ((ffs((size) >> 20) - 1) << 8)
245
246 #define FENCE_REG_965_0                 0x03000
247 #define   I965_FENCE_PITCH_SHIFT        2
248 #define   I965_FENCE_TILING_Y_SHIFT     1
249 #define   I965_FENCE_REG_VALID          (1<<0)
250 #define   I965_FENCE_MAX_PITCH_VAL      0x0400
251
252 #define FENCE_REG_SANDYBRIDGE_0         0x100000
253 #define   SANDYBRIDGE_FENCE_PITCH_SHIFT 32
254
255 /*
256  * Instruction and interrupt control regs
257  */
258 #define PGTBL_ER        0x02024
259 #define PRB0_TAIL       0x02030
260 #define PRB0_HEAD       0x02034
261 #define PRB0_START      0x02038
262 #define PRB0_CTL        0x0203c
263 #define RENDER_RING_BASE        0x02000
264 #define BSD_RING_BASE           0x04000
265 #define GEN6_BSD_RING_BASE      0x12000
266 #define BLT_RING_BASE           0x22000
267 #define RING_TAIL(base)         ((base)+0x30)
268 #define RING_HEAD(base)         ((base)+0x34)
269 #define RING_START(base)        ((base)+0x38)
270 #define RING_CTL(base)          ((base)+0x3c)
271 #define RING_HWS_PGA(base)      ((base)+0x80)
272 #define RING_HWS_PGA_GEN6(base) ((base)+0x2080)
273 #define RING_ACTHD(base)        ((base)+0x74)
274 #define   TAIL_ADDR             0x001FFFF8
275 #define   HEAD_WRAP_COUNT       0xFFE00000
276 #define   HEAD_WRAP_ONE         0x00200000
277 #define   HEAD_ADDR             0x001FFFFC
278 #define   RING_NR_PAGES         0x001FF000
279 #define   RING_REPORT_MASK      0x00000006
280 #define   RING_REPORT_64K       0x00000002
281 #define   RING_REPORT_128K      0x00000004
282 #define   RING_NO_REPORT        0x00000000
283 #define   RING_VALID_MASK       0x00000001
284 #define   RING_VALID            0x00000001
285 #define   RING_INVALID          0x00000000
286 #define   RING_WAIT_I8XX        (1<<0) /* gen2, PRBx_HEAD */
287 #define   RING_WAIT             (1<<11) /* gen3+, PRBx_CTL */
288 #define PRB1_TAIL       0x02040 /* 915+ only */
289 #define PRB1_HEAD       0x02044 /* 915+ only */
290 #define PRB1_START      0x02048 /* 915+ only */
291 #define PRB1_CTL        0x0204c /* 915+ only */
292 #define IPEIR_I965      0x02064
293 #define IPEHR_I965      0x02068
294 #define INSTDONE_I965   0x0206c
295 #define INSTPS          0x02070 /* 965+ only */
296 #define INSTDONE1       0x0207c /* 965+ only */
297 #define ACTHD_I965      0x02074
298 #define HWS_PGA         0x02080
299 #define HWS_ADDRESS_MASK        0xfffff000
300 #define HWS_START_ADDRESS_SHIFT 4
301 #define PWRCTXA         0x2088 /* 965GM+ only */
302 #define   PWRCTX_EN     (1<<0)
303 #define IPEIR           0x02088
304 #define IPEHR           0x0208c
305 #define INSTDONE        0x02090
306 #define NOPID           0x02094
307 #define HWSTAM          0x02098
308 #define BCS_INSTDONE    0x2206C
309 #define BCS_IPEIR       0x22064
310 #define BCS_IPEHR       0x22068
311 #define BCS_ACTHD       0x22074
312
313 #define ERROR_GEN6      0x040a0
314
315 #define MI_MODE         0x0209c
316 # define VS_TIMER_DISPATCH                              (1 << 6)
317 # define MI_FLUSH_ENABLE                                (1 << 11)
318
319 #define SCPD0           0x0209c /* 915+ only */
320 #define IER             0x020a0
321 #define IIR             0x020a4
322 #define IMR             0x020a8
323 #define ISR             0x020ac
324 #define   I915_PIPE_CONTROL_NOTIFY_INTERRUPT            (1<<18)
325 #define   I915_DISPLAY_PORT_INTERRUPT                   (1<<17)
326 #define   I915_RENDER_COMMAND_PARSER_ERROR_INTERRUPT    (1<<15)
327 #define   I915_GMCH_THERMAL_SENSOR_EVENT_INTERRUPT      (1<<14) /* p-state */
328 #define   I915_HWB_OOM_INTERRUPT                        (1<<13)
329 #define   I915_SYNC_STATUS_INTERRUPT                    (1<<12)
330 #define   I915_DISPLAY_PLANE_A_FLIP_PENDING_INTERRUPT   (1<<11)
331 #define   I915_DISPLAY_PLANE_B_FLIP_PENDING_INTERRUPT   (1<<10)
332 #define   I915_OVERLAY_PLANE_FLIP_PENDING_INTERRUPT     (1<<9)
333 #define   I915_DISPLAY_PLANE_C_FLIP_PENDING_INTERRUPT   (1<<8)
334 #define   I915_DISPLAY_PIPE_A_VBLANK_INTERRUPT          (1<<7)
335 #define   I915_DISPLAY_PIPE_A_EVENT_INTERRUPT           (1<<6)
336 #define   I915_DISPLAY_PIPE_B_VBLANK_INTERRUPT          (1<<5)
337 #define   I915_DISPLAY_PIPE_B_EVENT_INTERRUPT           (1<<4)
338 #define   I915_DEBUG_INTERRUPT                          (1<<2)
339 #define   I915_USER_INTERRUPT                           (1<<1)
340 #define   I915_ASLE_INTERRUPT                           (1<<0)
341 #define   I915_BSD_USER_INTERRUPT                      (1<<25)
342 #define EIR             0x020b0
343 #define EMR             0x020b4
344 #define ESR             0x020b8
345 #define   GM45_ERROR_PAGE_TABLE                         (1<<5)
346 #define   GM45_ERROR_MEM_PRIV                           (1<<4)
347 #define   I915_ERROR_PAGE_TABLE                         (1<<4)
348 #define   GM45_ERROR_CP_PRIV                            (1<<3)
349 #define   I915_ERROR_MEMORY_REFRESH                     (1<<1)
350 #define   I915_ERROR_INSTRUCTION                        (1<<0)
351 #define INSTPM          0x020c0
352 #define   INSTPM_SELF_EN (1<<12) /* 915GM only */
353 #define ACTHD           0x020c8
354 #define FW_BLC          0x020d8
355 #define FW_BLC2         0x020dc
356 #define FW_BLC_SELF     0x020e0 /* 915+ only */
357 #define   FW_BLC_SELF_EN_MASK      (1<<31)
358 #define   FW_BLC_SELF_FIFO_MASK    (1<<16) /* 945 only */
359 #define   FW_BLC_SELF_EN           (1<<15) /* 945 only */
360 #define MM_BURST_LENGTH     0x00700000
361 #define MM_FIFO_WATERMARK   0x0001F000
362 #define LM_BURST_LENGTH     0x00000700
363 #define LM_FIFO_WATERMARK   0x0000001F
364 #define MI_ARB_STATE    0x020e4 /* 915+ only */
365 #define   MI_ARB_MASK_SHIFT       16    /* shift for enable bits */
366
367 /* Make render/texture TLB fetches lower priorty than associated data
368  *   fetches. This is not turned on by default
369  */
370 #define   MI_ARB_RENDER_TLB_LOW_PRIORITY        (1 << 15)
371
372 /* Isoch request wait on GTT enable (Display A/B/C streams).
373  * Make isoch requests stall on the TLB update. May cause
374  * display underruns (test mode only)
375  */
376 #define   MI_ARB_ISOCH_WAIT_GTT                 (1 << 14)
377
378 /* Block grant count for isoch requests when block count is
379  * set to a finite value.
380  */
381 #define   MI_ARB_BLOCK_GRANT_MASK               (3 << 12)
382 #define   MI_ARB_BLOCK_GRANT_8                  (0 << 12)       /* for 3 display planes */
383 #define   MI_ARB_BLOCK_GRANT_4                  (1 << 12)       /* for 2 display planes */
384 #define   MI_ARB_BLOCK_GRANT_2                  (2 << 12)       /* for 1 display plane */
385 #define   MI_ARB_BLOCK_GRANT_0                  (3 << 12)       /* don't use */
386
387 /* Enable render writes to complete in C2/C3/C4 power states.
388  * If this isn't enabled, render writes are prevented in low
389  * power states. That seems bad to me.
390  */
391 #define   MI_ARB_C3_LP_WRITE_ENABLE             (1 << 11)
392
393 /* This acknowledges an async flip immediately instead
394  * of waiting for 2TLB fetches.
395  */
396 #define   MI_ARB_ASYNC_FLIP_ACK_IMMEDIATE       (1 << 10)
397
398 /* Enables non-sequential data reads through arbiter
399  */
400 #define   MI_ARB_DUAL_DATA_PHASE_DISABLE        (1 << 9)
401
402 /* Disable FSB snooping of cacheable write cycles from binner/render
403  * command stream
404  */
405 #define   MI_ARB_CACHE_SNOOP_DISABLE            (1 << 8)
406
407 /* Arbiter time slice for non-isoch streams */
408 #define   MI_ARB_TIME_SLICE_MASK                (7 << 5)
409 #define   MI_ARB_TIME_SLICE_1                   (0 << 5)
410 #define   MI_ARB_TIME_SLICE_2                   (1 << 5)
411 #define   MI_ARB_TIME_SLICE_4                   (2 << 5)
412 #define   MI_ARB_TIME_SLICE_6                   (3 << 5)
413 #define   MI_ARB_TIME_SLICE_8                   (4 << 5)
414 #define   MI_ARB_TIME_SLICE_10                  (5 << 5)
415 #define   MI_ARB_TIME_SLICE_14                  (6 << 5)
416 #define   MI_ARB_TIME_SLICE_16                  (7 << 5)
417
418 /* Low priority grace period page size */
419 #define   MI_ARB_LOW_PRIORITY_GRACE_4KB         (0 << 4)        /* default */
420 #define   MI_ARB_LOW_PRIORITY_GRACE_8KB         (1 << 4)
421
422 /* Disable display A/B trickle feed */
423 #define   MI_ARB_DISPLAY_TRICKLE_FEED_DISABLE   (1 << 2)
424
425 /* Set display plane priority */
426 #define   MI_ARB_DISPLAY_PRIORITY_A_B           (0 << 0)        /* display A > display B */
427 #define   MI_ARB_DISPLAY_PRIORITY_B_A           (1 << 0)        /* display B > display A */
428
429 #define CACHE_MODE_0    0x02120 /* 915+ only */
430 #define   CM0_MASK_SHIFT          16
431 #define   CM0_IZ_OPT_DISABLE      (1<<6)
432 #define   CM0_ZR_OPT_DISABLE      (1<<5)
433 #define   CM0_DEPTH_EVICT_DISABLE (1<<4)
434 #define   CM0_COLOR_EVICT_DISABLE (1<<3)
435 #define   CM0_DEPTH_WRITE_DISABLE (1<<1)
436 #define   CM0_RC_OP_FLUSH_DISABLE (1<<0)
437 #define BB_ADDR         0x02140 /* 8 bytes */
438 #define GFX_FLSH_CNTL   0x02170 /* 915+ only */
439 #define ECOSKPD         0x021d0
440 #define   ECO_GATING_CX_ONLY    (1<<3)
441 #define   ECO_FLIP_DONE         (1<<0)
442
443 /* GEN6 interrupt control */
444 #define GEN6_RENDER_HWSTAM      0x2098
445 #define GEN6_RENDER_IMR         0x20a8
446 #define   GEN6_RENDER_CONTEXT_SWITCH_INTERRUPT          (1 << 8)
447 #define   GEN6_RENDER_PPGTT_PAGE_FAULT                  (1 << 7)
448 #define   GEN6_RENDER_TIMEOUT_COUNTER_EXPIRED           (1 << 6)
449 #define   GEN6_RENDER_L3_PARITY_ERROR                   (1 << 5)
450 #define   GEN6_RENDER_PIPE_CONTROL_NOTIFY_INTERRUPT     (1 << 4)
451 #define   GEN6_RENDER_COMMAND_PARSER_MASTER_ERROR       (1 << 3)
452 #define   GEN6_RENDER_SYNC_STATUS                       (1 << 2)
453 #define   GEN6_RENDER_DEBUG_INTERRUPT                   (1 << 1)
454 #define   GEN6_RENDER_USER_INTERRUPT                    (1 << 0)
455
456 #define GEN6_BLITTER_HWSTAM     0x22098
457 #define GEN6_BLITTER_IMR        0x220a8
458 #define   GEN6_BLITTER_MI_FLUSH_DW_NOTIFY_INTERRUPT     (1 << 26)
459 #define   GEN6_BLITTER_COMMAND_PARSER_MASTER_ERROR      (1 << 25)
460 #define   GEN6_BLITTER_SYNC_STATUS                      (1 << 24)
461 #define   GEN6_BLITTER_USER_INTERRUPT                   (1 << 22)
462
463 #define GEN6_BSD_SLEEP_PSMI_CONTROL     0x12050
464 #define   GEN6_BSD_SLEEP_PSMI_CONTROL_RC_ILDL_MESSAGE_MODIFY_MASK       (1 << 16)
465 #define   GEN6_BSD_SLEEP_PSMI_CONTROL_RC_ILDL_MESSAGE_DISABLE           (1 << 0)
466 #define   GEN6_BSD_SLEEP_PSMI_CONTROL_RC_ILDL_MESSAGE_ENABLE            0
467 #define   GEN6_BSD_SLEEP_PSMI_CONTROL_IDLE_INDICATOR                    (1 << 3)
468
469 #define GEN6_BSD_IMR                    0x120a8
470 #define   GEN6_BSD_IMR_USER_INTERRUPT   (1 << 12)
471
472 #define GEN6_BSD_RNCID                  0x12198
473
474 /*
475  * Framebuffer compression (915+ only)
476  */
477
478 #define FBC_CFB_BASE            0x03200 /* 4k page aligned */
479 #define FBC_LL_BASE             0x03204 /* 4k page aligned */
480 #define FBC_CONTROL             0x03208
481 #define   FBC_CTL_EN            (1<<31)
482 #define   FBC_CTL_PERIODIC      (1<<30)
483 #define   FBC_CTL_INTERVAL_SHIFT (16)
484 #define   FBC_CTL_UNCOMPRESSIBLE (1<<14)
485 #define   FBC_CTL_C3_IDLE       (1<<13)
486 #define   FBC_CTL_STRIDE_SHIFT  (5)
487 #define   FBC_CTL_FENCENO       (1<<0)
488 #define FBC_COMMAND             0x0320c
489 #define   FBC_CMD_COMPRESS      (1<<0)
490 #define FBC_STATUS              0x03210
491 #define   FBC_STAT_COMPRESSING  (1<<31)
492 #define   FBC_STAT_COMPRESSED   (1<<30)
493 #define   FBC_STAT_MODIFIED     (1<<29)
494 #define   FBC_STAT_CURRENT_LINE (1<<0)
495 #define FBC_CONTROL2            0x03214
496 #define   FBC_CTL_FENCE_DBL     (0<<4)
497 #define   FBC_CTL_IDLE_IMM      (0<<2)
498 #define   FBC_CTL_IDLE_FULL     (1<<2)
499 #define   FBC_CTL_IDLE_LINE     (2<<2)
500 #define   FBC_CTL_IDLE_DEBUG    (3<<2)
501 #define   FBC_CTL_CPU_FENCE     (1<<1)
502 #define   FBC_CTL_PLANEA        (0<<0)
503 #define   FBC_CTL_PLANEB        (1<<0)
504 #define FBC_FENCE_OFF           0x0321b
505 #define FBC_TAG                 0x03300
506
507 #define FBC_LL_SIZE             (1536)
508
509 /* Framebuffer compression for GM45+ */
510 #define DPFC_CB_BASE            0x3200
511 #define DPFC_CONTROL            0x3208
512 #define   DPFC_CTL_EN           (1<<31)
513 #define   DPFC_CTL_PLANEA       (0<<30)
514 #define   DPFC_CTL_PLANEB       (1<<30)
515 #define   DPFC_CTL_FENCE_EN     (1<<29)
516 #define   DPFC_SR_EN            (1<<10)
517 #define   DPFC_CTL_LIMIT_1X     (0<<6)
518 #define   DPFC_CTL_LIMIT_2X     (1<<6)
519 #define   DPFC_CTL_LIMIT_4X     (2<<6)
520 #define DPFC_RECOMP_CTL         0x320c
521 #define   DPFC_RECOMP_STALL_EN  (1<<27)
522 #define   DPFC_RECOMP_STALL_WM_SHIFT (16)
523 #define   DPFC_RECOMP_STALL_WM_MASK (0x07ff0000)
524 #define   DPFC_RECOMP_TIMER_COUNT_SHIFT (0)
525 #define   DPFC_RECOMP_TIMER_COUNT_MASK (0x0000003f)
526 #define DPFC_STATUS             0x3210
527 #define   DPFC_INVAL_SEG_SHIFT  (16)
528 #define   DPFC_INVAL_SEG_MASK   (0x07ff0000)
529 #define   DPFC_COMP_SEG_SHIFT   (0)
530 #define   DPFC_COMP_SEG_MASK    (0x000003ff)
531 #define DPFC_STATUS2            0x3214
532 #define DPFC_FENCE_YOFF         0x3218
533 #define DPFC_CHICKEN            0x3224
534 #define   DPFC_HT_MODIFY        (1<<31)
535
536 /* Framebuffer compression for Ironlake */
537 #define ILK_DPFC_CB_BASE        0x43200
538 #define ILK_DPFC_CONTROL        0x43208
539 /* The bit 28-8 is reserved */
540 #define   DPFC_RESERVED         (0x1FFFFF00)
541 #define ILK_DPFC_RECOMP_CTL     0x4320c
542 #define ILK_DPFC_STATUS         0x43210
543 #define ILK_DPFC_FENCE_YOFF     0x43218
544 #define ILK_DPFC_CHICKEN        0x43224
545 #define ILK_FBC_RT_BASE         0x2128
546 #define   ILK_FBC_RT_VALID      (1<<0)
547
548 #define ILK_DISPLAY_CHICKEN1    0x42000
549 #define   ILK_FBCQ_DIS          (1<<22)
550
551 /*
552  * GPIO regs
553  */
554 #define GPIOA                   0x5010
555 #define GPIOB                   0x5014
556 #define GPIOC                   0x5018
557 #define GPIOD                   0x501c
558 #define GPIOE                   0x5020
559 #define GPIOF                   0x5024
560 #define GPIOG                   0x5028
561 #define GPIOH                   0x502c
562 # define GPIO_CLOCK_DIR_MASK            (1 << 0)
563 # define GPIO_CLOCK_DIR_IN              (0 << 1)
564 # define GPIO_CLOCK_DIR_OUT             (1 << 1)
565 # define GPIO_CLOCK_VAL_MASK            (1 << 2)
566 # define GPIO_CLOCK_VAL_OUT             (1 << 3)
567 # define GPIO_CLOCK_VAL_IN              (1 << 4)
568 # define GPIO_CLOCK_PULLUP_DISABLE      (1 << 5)
569 # define GPIO_DATA_DIR_MASK             (1 << 8)
570 # define GPIO_DATA_DIR_IN               (0 << 9)
571 # define GPIO_DATA_DIR_OUT              (1 << 9)
572 # define GPIO_DATA_VAL_MASK             (1 << 10)
573 # define GPIO_DATA_VAL_OUT              (1 << 11)
574 # define GPIO_DATA_VAL_IN               (1 << 12)
575 # define GPIO_DATA_PULLUP_DISABLE       (1 << 13)
576
577 #define GMBUS0                  0x5100 /* clock/port select */
578 #define   GMBUS_RATE_100KHZ     (0<<8)
579 #define   GMBUS_RATE_50KHZ      (1<<8)
580 #define   GMBUS_RATE_400KHZ     (2<<8) /* reserved on Pineview */
581 #define   GMBUS_RATE_1MHZ       (3<<8) /* reserved on Pineview */
582 #define   GMBUS_HOLD_EXT        (1<<7) /* 300ns hold time, rsvd on Pineview */
583 #define   GMBUS_PORT_DISABLED   0
584 #define   GMBUS_PORT_SSC        1
585 #define   GMBUS_PORT_VGADDC     2
586 #define   GMBUS_PORT_PANEL      3
587 #define   GMBUS_PORT_DPC        4 /* HDMIC */
588 #define   GMBUS_PORT_DPB        5 /* SDVO, HDMIB */
589                                   /* 6 reserved */
590 #define   GMBUS_PORT_DPD        7 /* HDMID */
591 #define   GMBUS_NUM_PORTS       8
592 #define GMBUS1                  0x5104 /* command/status */
593 #define   GMBUS_SW_CLR_INT      (1<<31)
594 #define   GMBUS_SW_RDY          (1<<30)
595 #define   GMBUS_ENT             (1<<29) /* enable timeout */
596 #define   GMBUS_CYCLE_NONE      (0<<25)
597 #define   GMBUS_CYCLE_WAIT      (1<<25)
598 #define   GMBUS_CYCLE_INDEX     (2<<25)
599 #define   GMBUS_CYCLE_STOP      (4<<25)
600 #define   GMBUS_BYTE_COUNT_SHIFT 16
601 #define   GMBUS_SLAVE_INDEX_SHIFT 8
602 #define   GMBUS_SLAVE_ADDR_SHIFT 1
603 #define   GMBUS_SLAVE_READ      (1<<0)
604 #define   GMBUS_SLAVE_WRITE     (0<<0)
605 #define GMBUS2                  0x5108 /* status */
606 #define   GMBUS_INUSE           (1<<15)
607 #define   GMBUS_HW_WAIT_PHASE   (1<<14)
608 #define   GMBUS_STALL_TIMEOUT   (1<<13)
609 #define   GMBUS_INT             (1<<12)
610 #define   GMBUS_HW_RDY          (1<<11)
611 #define   GMBUS_SATOER          (1<<10)
612 #define   GMBUS_ACTIVE          (1<<9)
613 #define GMBUS3                  0x510c /* data buffer bytes 3-0 */
614 #define GMBUS4                  0x5110 /* interrupt mask (Pineview+) */
615 #define   GMBUS_SLAVE_TIMEOUT_EN (1<<4)
616 #define   GMBUS_NAK_EN          (1<<3)
617 #define   GMBUS_IDLE_EN         (1<<2)
618 #define   GMBUS_HW_WAIT_EN      (1<<1)
619 #define   GMBUS_HW_RDY_EN       (1<<0)
620 #define GMBUS5                  0x5120 /* byte index */
621 #define   GMBUS_2BYTE_INDEX_EN  (1<<31)
622
623 /*
624  * Clock control & power management
625  */
626
627 #define VGA0    0x6000
628 #define VGA1    0x6004
629 #define VGA_PD  0x6010
630 #define   VGA0_PD_P2_DIV_4      (1 << 7)
631 #define   VGA0_PD_P1_DIV_2      (1 << 5)
632 #define   VGA0_PD_P1_SHIFT      0
633 #define   VGA0_PD_P1_MASK       (0x1f << 0)
634 #define   VGA1_PD_P2_DIV_4      (1 << 15)
635 #define   VGA1_PD_P1_DIV_2      (1 << 13)
636 #define   VGA1_PD_P1_SHIFT      8
637 #define   VGA1_PD_P1_MASK       (0x1f << 8)
638 #define DPLL_A  0x06014
639 #define DPLL_B  0x06018
640 #define DPLL(pipe) _PIPE(pipe, DPLL_A, DPLL_B)
641 #define   DPLL_VCO_ENABLE               (1 << 31)
642 #define   DPLL_DVO_HIGH_SPEED           (1 << 30)
643 #define   DPLL_SYNCLOCK_ENABLE          (1 << 29)
644 #define   DPLL_VGA_MODE_DIS             (1 << 28)
645 #define   DPLLB_MODE_DAC_SERIAL         (1 << 26) /* i915 */
646 #define   DPLLB_MODE_LVDS               (2 << 26) /* i915 */
647 #define   DPLL_MODE_MASK                (3 << 26)
648 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_10 (0 << 24) /* i915 */
649 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_5 (1 << 24) /* i915 */
650 #define   DPLLB_LVDS_P2_CLOCK_DIV_14    (0 << 24) /* i915 */
651 #define   DPLLB_LVDS_P2_CLOCK_DIV_7     (1 << 24) /* i915 */
652 #define   DPLL_P2_CLOCK_DIV_MASK        0x03000000 /* i915 */
653 #define   DPLL_FPA01_P1_POST_DIV_MASK   0x00ff0000 /* i915 */
654 #define   DPLL_FPA01_P1_POST_DIV_MASK_PINEVIEW  0x00ff8000 /* Pineview */
655
656 #define SRX_INDEX               0x3c4
657 #define SRX_DATA                0x3c5
658 #define SR01                    1
659 #define SR01_SCREEN_OFF         (1<<5)
660
661 #define PPCR                    0x61204
662 #define PPCR_ON                 (1<<0)
663
664 #define DVOB                    0x61140
665 #define DVOB_ON                 (1<<31)
666 #define DVOC                    0x61160
667 #define DVOC_ON                 (1<<31)
668 #define LVDS                    0x61180
669 #define LVDS_ON                 (1<<31)
670
671 /* Scratch pad debug 0 reg:
672  */
673 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830      0x001f0000
674 /*
675  * The i830 generation, in LVDS mode, defines P1 as the bit number set within
676  * this field (only one bit may be set).
677  */
678 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830_LVDS 0x003f0000
679 #define   DPLL_FPA01_P1_POST_DIV_SHIFT  16
680 #define   DPLL_FPA01_P1_POST_DIV_SHIFT_PINEVIEW 15
681 /* i830, required in DVO non-gang */
682 #define   PLL_P2_DIVIDE_BY_4            (1 << 23)
683 #define   PLL_P1_DIVIDE_BY_TWO          (1 << 21) /* i830 */
684 #define   PLL_REF_INPUT_DREFCLK         (0 << 13)
685 #define   PLL_REF_INPUT_TVCLKINA        (1 << 13) /* i830 */
686 #define   PLL_REF_INPUT_TVCLKINBC       (2 << 13) /* SDVO TVCLKIN */
687 #define   PLLB_REF_INPUT_SPREADSPECTRUMIN (3 << 13)
688 #define   PLL_REF_INPUT_MASK            (3 << 13)
689 #define   PLL_LOAD_PULSE_PHASE_SHIFT            9
690 /* Ironlake */
691 # define PLL_REF_SDVO_HDMI_MULTIPLIER_SHIFT     9
692 # define PLL_REF_SDVO_HDMI_MULTIPLIER_MASK      (7 << 9)
693 # define PLL_REF_SDVO_HDMI_MULTIPLIER(x)        (((x)-1) << 9)
694 # define DPLL_FPA1_P1_POST_DIV_SHIFT            0
695 # define DPLL_FPA1_P1_POST_DIV_MASK             0xff
696
697 /*
698  * Parallel to Serial Load Pulse phase selection.
699  * Selects the phase for the 10X DPLL clock for the PCIe
700  * digital display port. The range is 4 to 13; 10 or more
701  * is just a flip delay. The default is 6
702  */
703 #define   PLL_LOAD_PULSE_PHASE_MASK             (0xf << PLL_LOAD_PULSE_PHASE_SHIFT)
704 #define   DISPLAY_RATE_SELECT_FPA1              (1 << 8)
705 /*
706  * SDVO multiplier for 945G/GM. Not used on 965.
707  */
708 #define   SDVO_MULTIPLIER_MASK                  0x000000ff
709 #define   SDVO_MULTIPLIER_SHIFT_HIRES           4
710 #define   SDVO_MULTIPLIER_SHIFT_VGA             0
711 #define DPLL_A_MD 0x0601c /* 965+ only */
712 /*
713  * UDI pixel divider, controlling how many pixels are stuffed into a packet.
714  *
715  * Value is pixels minus 1.  Must be set to 1 pixel for SDVO.
716  */
717 #define   DPLL_MD_UDI_DIVIDER_MASK              0x3f000000
718 #define   DPLL_MD_UDI_DIVIDER_SHIFT             24
719 /* UDI pixel divider for VGA, same as DPLL_MD_UDI_DIVIDER_MASK. */
720 #define   DPLL_MD_VGA_UDI_DIVIDER_MASK          0x003f0000
721 #define   DPLL_MD_VGA_UDI_DIVIDER_SHIFT         16
722 /*
723  * SDVO/UDI pixel multiplier.
724  *
725  * SDVO requires that the bus clock rate be between 1 and 2 Ghz, and the bus
726  * clock rate is 10 times the DPLL clock.  At low resolution/refresh rate
727  * modes, the bus rate would be below the limits, so SDVO allows for stuffing
728  * dummy bytes in the datastream at an increased clock rate, with both sides of
729  * the link knowing how many bytes are fill.
730  *
731  * So, for a mode with a dotclock of 65Mhz, we would want to double the clock
732  * rate to 130Mhz to get a bus rate of 1.30Ghz.  The DPLL clock rate would be
733  * set to 130Mhz, and the SDVO multiplier set to 2x in this register and
734  * through an SDVO command.
735  *
736  * This register field has values of multiplication factor minus 1, with
737  * a maximum multiplier of 5 for SDVO.
738  */
739 #define   DPLL_MD_UDI_MULTIPLIER_MASK           0x00003f00
740 #define   DPLL_MD_UDI_MULTIPLIER_SHIFT          8
741 /*
742  * SDVO/UDI pixel multiplier for VGA, same as DPLL_MD_UDI_MULTIPLIER_MASK.
743  * This best be set to the default value (3) or the CRT won't work. No,
744  * I don't entirely understand what this does...
745  */
746 #define   DPLL_MD_VGA_UDI_MULTIPLIER_MASK       0x0000003f
747 #define   DPLL_MD_VGA_UDI_MULTIPLIER_SHIFT      0
748 #define DPLL_B_MD 0x06020 /* 965+ only */
749 #define DPLL_MD(pipe) _PIPE(pipe, DPLL_A_MD, DPLL_B_MD)
750 #define FPA0    0x06040
751 #define FPA1    0x06044
752 #define FPB0    0x06048
753 #define FPB1    0x0604c
754 #define FP0(pipe) _PIPE(pipe, FPA0, FPB0)
755 #define FP1(pipe) _PIPE(pipe, FPA1, FPB1)
756 #define   FP_N_DIV_MASK         0x003f0000
757 #define   FP_N_PINEVIEW_DIV_MASK        0x00ff0000
758 #define   FP_N_DIV_SHIFT                16
759 #define   FP_M1_DIV_MASK        0x00003f00
760 #define   FP_M1_DIV_SHIFT                8
761 #define   FP_M2_DIV_MASK        0x0000003f
762 #define   FP_M2_PINEVIEW_DIV_MASK       0x000000ff
763 #define   FP_M2_DIV_SHIFT                0
764 #define DPLL_TEST       0x606c
765 #define   DPLLB_TEST_SDVO_DIV_1         (0 << 22)
766 #define   DPLLB_TEST_SDVO_DIV_2         (1 << 22)
767 #define   DPLLB_TEST_SDVO_DIV_4         (2 << 22)
768 #define   DPLLB_TEST_SDVO_DIV_MASK      (3 << 22)
769 #define   DPLLB_TEST_N_BYPASS           (1 << 19)
770 #define   DPLLB_TEST_M_BYPASS           (1 << 18)
771 #define   DPLLB_INPUT_BUFFER_ENABLE     (1 << 16)
772 #define   DPLLA_TEST_N_BYPASS           (1 << 3)
773 #define   DPLLA_TEST_M_BYPASS           (1 << 2)
774 #define   DPLLA_INPUT_BUFFER_ENABLE     (1 << 0)
775 #define D_STATE         0x6104
776 #define  DSTATE_GFX_RESET_I830                  (1<<6)
777 #define  DSTATE_PLL_D3_OFF                      (1<<3)
778 #define  DSTATE_GFX_CLOCK_GATING                (1<<1)
779 #define  DSTATE_DOT_CLOCK_GATING                (1<<0)
780 #define DSPCLK_GATE_D           0x6200
781 # define DPUNIT_B_CLOCK_GATE_DISABLE            (1 << 30) /* 965 */
782 # define VSUNIT_CLOCK_GATE_DISABLE              (1 << 29) /* 965 */
783 # define VRHUNIT_CLOCK_GATE_DISABLE             (1 << 28) /* 965 */
784 # define VRDUNIT_CLOCK_GATE_DISABLE             (1 << 27) /* 965 */
785 # define AUDUNIT_CLOCK_GATE_DISABLE             (1 << 26) /* 965 */
786 # define DPUNIT_A_CLOCK_GATE_DISABLE            (1 << 25) /* 965 */
787 # define DPCUNIT_CLOCK_GATE_DISABLE             (1 << 24) /* 965 */
788 # define TVRUNIT_CLOCK_GATE_DISABLE             (1 << 23) /* 915-945 */
789 # define TVCUNIT_CLOCK_GATE_DISABLE             (1 << 22) /* 915-945 */
790 # define TVFUNIT_CLOCK_GATE_DISABLE             (1 << 21) /* 915-945 */
791 # define TVEUNIT_CLOCK_GATE_DISABLE             (1 << 20) /* 915-945 */
792 # define DVSUNIT_CLOCK_GATE_DISABLE             (1 << 19) /* 915-945 */
793 # define DSSUNIT_CLOCK_GATE_DISABLE             (1 << 18) /* 915-945 */
794 # define DDBUNIT_CLOCK_GATE_DISABLE             (1 << 17) /* 915-945 */
795 # define DPRUNIT_CLOCK_GATE_DISABLE             (1 << 16) /* 915-945 */
796 # define DPFUNIT_CLOCK_GATE_DISABLE             (1 << 15) /* 915-945 */
797 # define DPBMUNIT_CLOCK_GATE_DISABLE            (1 << 14) /* 915-945 */
798 # define DPLSUNIT_CLOCK_GATE_DISABLE            (1 << 13) /* 915-945 */
799 # define DPLUNIT_CLOCK_GATE_DISABLE             (1 << 12) /* 915-945 */
800 # define DPOUNIT_CLOCK_GATE_DISABLE             (1 << 11)
801 # define DPBUNIT_CLOCK_GATE_DISABLE             (1 << 10)
802 # define DCUNIT_CLOCK_GATE_DISABLE              (1 << 9)
803 # define DPUNIT_CLOCK_GATE_DISABLE              (1 << 8)
804 # define VRUNIT_CLOCK_GATE_DISABLE              (1 << 7) /* 915+: reserved */
805 # define OVHUNIT_CLOCK_GATE_DISABLE             (1 << 6) /* 830-865 */
806 # define DPIOUNIT_CLOCK_GATE_DISABLE            (1 << 6) /* 915-945 */
807 # define OVFUNIT_CLOCK_GATE_DISABLE             (1 << 5)
808 # define OVBUNIT_CLOCK_GATE_DISABLE             (1 << 4)
809 /**
810  * This bit must be set on the 830 to prevent hangs when turning off the
811  * overlay scaler.
812  */
813 # define OVRUNIT_CLOCK_GATE_DISABLE             (1 << 3)
814 # define OVCUNIT_CLOCK_GATE_DISABLE             (1 << 2)
815 # define OVUUNIT_CLOCK_GATE_DISABLE             (1 << 1)
816 # define ZVUNIT_CLOCK_GATE_DISABLE              (1 << 0) /* 830 */
817 # define OVLUNIT_CLOCK_GATE_DISABLE             (1 << 0) /* 845,865 */
818
819 #define RENCLK_GATE_D1          0x6204
820 # define BLITTER_CLOCK_GATE_DISABLE             (1 << 13) /* 945GM only */
821 # define MPEG_CLOCK_GATE_DISABLE                (1 << 12) /* 945GM only */
822 # define PC_FE_CLOCK_GATE_DISABLE               (1 << 11)
823 # define PC_BE_CLOCK_GATE_DISABLE               (1 << 10)
824 # define WINDOWER_CLOCK_GATE_DISABLE            (1 << 9)
825 # define INTERPOLATOR_CLOCK_GATE_DISABLE        (1 << 8)
826 # define COLOR_CALCULATOR_CLOCK_GATE_DISABLE    (1 << 7)
827 # define MOTION_COMP_CLOCK_GATE_DISABLE         (1 << 6)
828 # define MAG_CLOCK_GATE_DISABLE                 (1 << 5)
829 /** This bit must be unset on 855,865 */
830 # define MECI_CLOCK_GATE_DISABLE                (1 << 4)
831 # define DCMP_CLOCK_GATE_DISABLE                (1 << 3)
832 # define MEC_CLOCK_GATE_DISABLE                 (1 << 2)
833 # define MECO_CLOCK_GATE_DISABLE                (1 << 1)
834 /** This bit must be set on 855,865. */
835 # define SV_CLOCK_GATE_DISABLE                  (1 << 0)
836 # define I915_MPEG_CLOCK_GATE_DISABLE           (1 << 16)
837 # define I915_VLD_IP_PR_CLOCK_GATE_DISABLE      (1 << 15)
838 # define I915_MOTION_COMP_CLOCK_GATE_DISABLE    (1 << 14)
839 # define I915_BD_BF_CLOCK_GATE_DISABLE          (1 << 13)
840 # define I915_SF_SE_CLOCK_GATE_DISABLE          (1 << 12)
841 # define I915_WM_CLOCK_GATE_DISABLE             (1 << 11)
842 # define I915_IZ_CLOCK_GATE_DISABLE             (1 << 10)
843 # define I915_PI_CLOCK_GATE_DISABLE             (1 << 9)
844 # define I915_DI_CLOCK_GATE_DISABLE             (1 << 8)
845 # define I915_SH_SV_CLOCK_GATE_DISABLE          (1 << 7)
846 # define I915_PL_DG_QC_FT_CLOCK_GATE_DISABLE    (1 << 6)
847 # define I915_SC_CLOCK_GATE_DISABLE             (1 << 5)
848 # define I915_FL_CLOCK_GATE_DISABLE             (1 << 4)
849 # define I915_DM_CLOCK_GATE_DISABLE             (1 << 3)
850 # define I915_PS_CLOCK_GATE_DISABLE             (1 << 2)
851 # define I915_CC_CLOCK_GATE_DISABLE             (1 << 1)
852 # define I915_BY_CLOCK_GATE_DISABLE             (1 << 0)
853
854 # define I965_RCZ_CLOCK_GATE_DISABLE            (1 << 30)
855 /** This bit must always be set on 965G/965GM */
856 # define I965_RCC_CLOCK_GATE_DISABLE            (1 << 29)
857 # define I965_RCPB_CLOCK_GATE_DISABLE           (1 << 28)
858 # define I965_DAP_CLOCK_GATE_DISABLE            (1 << 27)
859 # define I965_ROC_CLOCK_GATE_DISABLE            (1 << 26)
860 # define I965_GW_CLOCK_GATE_DISABLE             (1 << 25)
861 # define I965_TD_CLOCK_GATE_DISABLE             (1 << 24)
862 /** This bit must always be set on 965G */
863 # define I965_ISC_CLOCK_GATE_DISABLE            (1 << 23)
864 # define I965_IC_CLOCK_GATE_DISABLE             (1 << 22)
865 # define I965_EU_CLOCK_GATE_DISABLE             (1 << 21)
866 # define I965_IF_CLOCK_GATE_DISABLE             (1 << 20)
867 # define I965_TC_CLOCK_GATE_DISABLE             (1 << 19)
868 # define I965_SO_CLOCK_GATE_DISABLE             (1 << 17)
869 # define I965_FBC_CLOCK_GATE_DISABLE            (1 << 16)
870 # define I965_MARI_CLOCK_GATE_DISABLE           (1 << 15)
871 # define I965_MASF_CLOCK_GATE_DISABLE           (1 << 14)
872 # define I965_MAWB_CLOCK_GATE_DISABLE           (1 << 13)
873 # define I965_EM_CLOCK_GATE_DISABLE             (1 << 12)
874 # define I965_UC_CLOCK_GATE_DISABLE             (1 << 11)
875 # define I965_SI_CLOCK_GATE_DISABLE             (1 << 6)
876 # define I965_MT_CLOCK_GATE_DISABLE             (1 << 5)
877 # define I965_PL_CLOCK_GATE_DISABLE             (1 << 4)
878 # define I965_DG_CLOCK_GATE_DISABLE             (1 << 3)
879 # define I965_QC_CLOCK_GATE_DISABLE             (1 << 2)
880 # define I965_FT_CLOCK_GATE_DISABLE             (1 << 1)
881 # define I965_DM_CLOCK_GATE_DISABLE             (1 << 0)
882
883 #define RENCLK_GATE_D2          0x6208
884 #define VF_UNIT_CLOCK_GATE_DISABLE              (1 << 9)
885 #define GS_UNIT_CLOCK_GATE_DISABLE              (1 << 7)
886 #define CL_UNIT_CLOCK_GATE_DISABLE              (1 << 6)
887 #define RAMCLK_GATE_D           0x6210          /* CRL only */
888 #define DEUC                    0x6214          /* CRL only */
889
890 /*
891  * Palette regs
892  */
893
894 #define PALETTE_A               0x0a000
895 #define PALETTE_B               0x0a800
896
897 /* MCH MMIO space */
898
899 /*
900  * MCHBAR mirror.
901  *
902  * This mirrors the MCHBAR MMIO space whose location is determined by
903  * device 0 function 0's pci config register 0x44 or 0x48 and matches it in
904  * every way.  It is not accessible from the CP register read instructions.
905  *
906  */
907 #define MCHBAR_MIRROR_BASE      0x10000
908
909 /** 915-945 and GM965 MCH register controlling DRAM channel access */
910 #define DCC                     0x10200
911 #define DCC_ADDRESSING_MODE_SINGLE_CHANNEL              (0 << 0)
912 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_ASYMMETRIC     (1 << 0)
913 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_INTERLEAVED    (2 << 0)
914 #define DCC_ADDRESSING_MODE_MASK                        (3 << 0)
915 #define DCC_CHANNEL_XOR_DISABLE                         (1 << 10)
916 #define DCC_CHANNEL_XOR_BIT_17                          (1 << 9)
917
918 /** Pineview MCH register contains DDR3 setting */
919 #define CSHRDDR3CTL            0x101a8
920 #define CSHRDDR3CTL_DDR3       (1 << 2)
921
922 /** 965 MCH register controlling DRAM channel configuration */
923 #define C0DRB3                  0x10206
924 #define C1DRB3                  0x10606
925
926 /* Clocking configuration register */
927 #define CLKCFG                  0x10c00
928 #define CLKCFG_FSB_400                                  (5 << 0)        /* hrawclk 100 */
929 #define CLKCFG_FSB_533                                  (1 << 0)        /* hrawclk 133 */
930 #define CLKCFG_FSB_667                                  (3 << 0)        /* hrawclk 166 */
931 #define CLKCFG_FSB_800                                  (2 << 0)        /* hrawclk 200 */
932 #define CLKCFG_FSB_1067                                 (6 << 0)        /* hrawclk 266 */
933 #define CLKCFG_FSB_1333                                 (7 << 0)        /* hrawclk 333 */
934 /* Note, below two are guess */
935 #define CLKCFG_FSB_1600                                 (4 << 0)        /* hrawclk 400 */
936 #define CLKCFG_FSB_1600_ALT                             (0 << 0)        /* hrawclk 400 */
937 #define CLKCFG_FSB_MASK                                 (7 << 0)
938 #define CLKCFG_MEM_533                                  (1 << 4)
939 #define CLKCFG_MEM_667                                  (2 << 4)
940 #define CLKCFG_MEM_800                                  (3 << 4)
941 #define CLKCFG_MEM_MASK                                 (7 << 4)
942
943 #define TSC1                    0x11001
944 #define   TSE                   (1<<0)
945 #define TR1                     0x11006
946 #define TSFS                    0x11020
947 #define   TSFS_SLOPE_MASK       0x0000ff00
948 #define   TSFS_SLOPE_SHIFT      8
949 #define   TSFS_INTR_MASK        0x000000ff
950
951 #define CRSTANDVID              0x11100
952 #define PXVFREQ_BASE            0x11110 /* P[0-15]VIDFREQ (0x1114c) (Ironlake) */
953 #define   PXVFREQ_PX_MASK       0x7f000000
954 #define   PXVFREQ_PX_SHIFT      24
955 #define VIDFREQ_BASE            0x11110
956 #define VIDFREQ1                0x11110 /* VIDFREQ1-4 (0x1111c) (Cantiga) */
957 #define VIDFREQ2                0x11114
958 #define VIDFREQ3                0x11118
959 #define VIDFREQ4                0x1111c
960 #define   VIDFREQ_P0_MASK       0x1f000000
961 #define   VIDFREQ_P0_SHIFT      24
962 #define   VIDFREQ_P0_CSCLK_MASK 0x00f00000
963 #define   VIDFREQ_P0_CSCLK_SHIFT 20
964 #define   VIDFREQ_P0_CRCLK_MASK 0x000f0000
965 #define   VIDFREQ_P0_CRCLK_SHIFT 16
966 #define   VIDFREQ_P1_MASK       0x00001f00
967 #define   VIDFREQ_P1_SHIFT      8
968 #define   VIDFREQ_P1_CSCLK_MASK 0x000000f0
969 #define   VIDFREQ_P1_CSCLK_SHIFT 4
970 #define   VIDFREQ_P1_CRCLK_MASK 0x0000000f
971 #define INTTOEXT_BASE_ILK       0x11300
972 #define INTTOEXT_BASE           0x11120 /* INTTOEXT1-8 (0x1113c) */
973 #define   INTTOEXT_MAP3_SHIFT   24
974 #define   INTTOEXT_MAP3_MASK    (0x1f << INTTOEXT_MAP3_SHIFT)
975 #define   INTTOEXT_MAP2_SHIFT   16
976 #define   INTTOEXT_MAP2_MASK    (0x1f << INTTOEXT_MAP2_SHIFT)
977 #define   INTTOEXT_MAP1_SHIFT   8
978 #define   INTTOEXT_MAP1_MASK    (0x1f << INTTOEXT_MAP1_SHIFT)
979 #define   INTTOEXT_MAP0_SHIFT   0
980 #define   INTTOEXT_MAP0_MASK    (0x1f << INTTOEXT_MAP0_SHIFT)
981 #define MEMSWCTL                0x11170 /* Ironlake only */
982 #define   MEMCTL_CMD_MASK       0xe000
983 #define   MEMCTL_CMD_SHIFT      13
984 #define   MEMCTL_CMD_RCLK_OFF   0
985 #define   MEMCTL_CMD_RCLK_ON    1
986 #define   MEMCTL_CMD_CHFREQ     2
987 #define   MEMCTL_CMD_CHVID      3
988 #define   MEMCTL_CMD_VMMOFF     4
989 #define   MEMCTL_CMD_VMMON      5
990 #define   MEMCTL_CMD_STS        (1<<12) /* write 1 triggers command, clears
991                                            when command complete */
992 #define   MEMCTL_FREQ_MASK      0x0f00 /* jitter, from 0-15 */
993 #define   MEMCTL_FREQ_SHIFT     8
994 #define   MEMCTL_SFCAVM         (1<<7)
995 #define   MEMCTL_TGT_VID_MASK   0x007f
996 #define MEMIHYST                0x1117c
997 #define MEMINTREN               0x11180 /* 16 bits */
998 #define   MEMINT_RSEXIT_EN      (1<<8)
999 #define   MEMINT_CX_SUPR_EN     (1<<7)
1000 #define   MEMINT_CONT_BUSY_EN   (1<<6)
1001 #define   MEMINT_AVG_BUSY_EN    (1<<5)
1002 #define   MEMINT_EVAL_CHG_EN    (1<<4)
1003 #define   MEMINT_MON_IDLE_EN    (1<<3)
1004 #define   MEMINT_UP_EVAL_EN     (1<<2)
1005 #define   MEMINT_DOWN_EVAL_EN   (1<<1)
1006 #define   MEMINT_SW_CMD_EN      (1<<0)
1007 #define MEMINTRSTR              0x11182 /* 16 bits */
1008 #define   MEM_RSEXIT_MASK       0xc000
1009 #define   MEM_RSEXIT_SHIFT      14
1010 #define   MEM_CONT_BUSY_MASK    0x3000
1011 #define   MEM_CONT_BUSY_SHIFT   12
1012 #define   MEM_AVG_BUSY_MASK     0x0c00
1013 #define   MEM_AVG_BUSY_SHIFT    10
1014 #define   MEM_EVAL_CHG_MASK     0x0300
1015 #define   MEM_EVAL_BUSY_SHIFT   8
1016 #define   MEM_MON_IDLE_MASK     0x00c0
1017 #define   MEM_MON_IDLE_SHIFT    6
1018 #define   MEM_UP_EVAL_MASK      0x0030
1019 #define   MEM_UP_EVAL_SHIFT     4
1020 #define   MEM_DOWN_EVAL_MASK    0x000c
1021 #define   MEM_DOWN_EVAL_SHIFT   2
1022 #define   MEM_SW_CMD_MASK       0x0003
1023 #define   MEM_INT_STEER_GFX     0
1024 #define   MEM_INT_STEER_CMR     1
1025 #define   MEM_INT_STEER_SMI     2
1026 #define   MEM_INT_STEER_SCI     3
1027 #define MEMINTRSTS              0x11184
1028 #define   MEMINT_RSEXIT         (1<<7)
1029 #define   MEMINT_CONT_BUSY      (1<<6)
1030 #define   MEMINT_AVG_BUSY       (1<<5)
1031 #define   MEMINT_EVAL_CHG       (1<<4)
1032 #define   MEMINT_MON_IDLE       (1<<3)
1033 #define   MEMINT_UP_EVAL        (1<<2)
1034 #define   MEMINT_DOWN_EVAL      (1<<1)
1035 #define   MEMINT_SW_CMD         (1<<0)
1036 #define MEMMODECTL              0x11190
1037 #define   MEMMODE_BOOST_EN      (1<<31)
1038 #define   MEMMODE_BOOST_FREQ_MASK 0x0f000000 /* jitter for boost, 0-15 */
1039 #define   MEMMODE_BOOST_FREQ_SHIFT 24
1040 #define   MEMMODE_IDLE_MODE_MASK 0x00030000
1041 #define   MEMMODE_IDLE_MODE_SHIFT 16
1042 #define   MEMMODE_IDLE_MODE_EVAL 0
1043 #define   MEMMODE_IDLE_MODE_CONT 1
1044 #define   MEMMODE_HWIDLE_EN     (1<<15)
1045 #define   MEMMODE_SWMODE_EN     (1<<14)
1046 #define   MEMMODE_RCLK_GATE     (1<<13)
1047 #define   MEMMODE_HW_UPDATE     (1<<12)
1048 #define   MEMMODE_FSTART_MASK   0x00000f00 /* starting jitter, 0-15 */
1049 #define   MEMMODE_FSTART_SHIFT  8
1050 #define   MEMMODE_FMAX_MASK     0x000000f0 /* max jitter, 0-15 */
1051 #define   MEMMODE_FMAX_SHIFT    4
1052 #define   MEMMODE_FMIN_MASK     0x0000000f /* min jitter, 0-15 */
1053 #define RCBMAXAVG               0x1119c
1054 #define MEMSWCTL2               0x1119e /* Cantiga only */
1055 #define   SWMEMCMD_RENDER_OFF   (0 << 13)
1056 #define   SWMEMCMD_RENDER_ON    (1 << 13)
1057 #define   SWMEMCMD_SWFREQ       (2 << 13)
1058 #define   SWMEMCMD_TARVID       (3 << 13)
1059 #define   SWMEMCMD_VRM_OFF      (4 << 13)
1060 #define   SWMEMCMD_VRM_ON       (5 << 13)
1061 #define   CMDSTS                (1<<12)
1062 #define   SFCAVM                (1<<11)
1063 #define   SWFREQ_MASK           0x0380 /* P0-7 */
1064 #define   SWFREQ_SHIFT          7
1065 #define   TARVID_MASK           0x001f
1066 #define MEMSTAT_CTG             0x111a0
1067 #define RCBMINAVG               0x111a0
1068 #define RCUPEI                  0x111b0
1069 #define RCDNEI                  0x111b4
1070 #define MCHBAR_RENDER_STANDBY           0x111b8
1071 #define   RCX_SW_EXIT           (1<<23)
1072 #define   RSX_STATUS_MASK       0x00700000
1073 #define VIDCTL                  0x111c0
1074 #define VIDSTS                  0x111c8
1075 #define VIDSTART                0x111cc /* 8 bits */
1076 #define MEMSTAT_ILK                     0x111f8
1077 #define   MEMSTAT_VID_MASK      0x7f00
1078 #define   MEMSTAT_VID_SHIFT     8
1079 #define   MEMSTAT_PSTATE_MASK   0x00f8
1080 #define   MEMSTAT_PSTATE_SHIFT  3
1081 #define   MEMSTAT_MON_ACTV      (1<<2)
1082 #define   MEMSTAT_SRC_CTL_MASK  0x0003
1083 #define   MEMSTAT_SRC_CTL_CORE  0
1084 #define   MEMSTAT_SRC_CTL_TRB   1
1085 #define   MEMSTAT_SRC_CTL_THM   2
1086 #define   MEMSTAT_SRC_CTL_STDBY 3
1087 #define RCPREVBSYTUPAVG         0x113b8
1088 #define RCPREVBSYTDNAVG         0x113bc
1089 #define PMMISC                  0x11214
1090 #define   MCPPCE_EN             (1<<0) /* enable PM_MSG from PCH->MPC */
1091 #define SDEW                    0x1124c
1092 #define CSIEW0                  0x11250
1093 #define CSIEW1                  0x11254
1094 #define CSIEW2                  0x11258
1095 #define PEW                     0x1125c
1096 #define DEW                     0x11270
1097 #define MCHAFE                  0x112c0
1098 #define CSIEC                   0x112e0
1099 #define DMIEC                   0x112e4
1100 #define DDREC                   0x112e8
1101 #define PEG0EC                  0x112ec
1102 #define PEG1EC                  0x112f0
1103 #define GFXEC                   0x112f4
1104 #define RPPREVBSYTUPAVG         0x113b8
1105 #define RPPREVBSYTDNAVG         0x113bc
1106 #define ECR                     0x11600
1107 #define   ECR_GPFE              (1<<31)
1108 #define   ECR_IMONE             (1<<30)
1109 #define   ECR_CAP_MASK          0x0000001f /* Event range, 0-31 */
1110 #define OGW0                    0x11608
1111 #define OGW1                    0x1160c
1112 #define EG0                     0x11610
1113 #define EG1                     0x11614
1114 #define EG2                     0x11618
1115 #define EG3                     0x1161c
1116 #define EG4                     0x11620
1117 #define EG5                     0x11624
1118 #define EG6                     0x11628
1119 #define EG7                     0x1162c
1120 #define PXW                     0x11664
1121 #define PXWL                    0x11680
1122 #define LCFUSE02                0x116c0
1123 #define   LCFUSE_HIV_MASK       0x000000ff
1124 #define CSIPLL0                 0x12c10
1125 #define DDRMPLL1                0X12c20
1126 #define PEG_BAND_GAP_DATA       0x14d68
1127
1128 /*
1129  * Logical Context regs
1130  */
1131 #define CCID                    0x2180
1132 #define   CCID_EN               (1<<0)
1133 /*
1134  * Overlay regs
1135  */
1136
1137 #define OVADD                   0x30000
1138 #define DOVSTA                  0x30008
1139 #define OC_BUF                  (0x3<<20)
1140 #define OGAMC5                  0x30010
1141 #define OGAMC4                  0x30014
1142 #define OGAMC3                  0x30018
1143 #define OGAMC2                  0x3001c
1144 #define OGAMC1                  0x30020
1145 #define OGAMC0                  0x30024
1146
1147 /*
1148  * Display engine regs
1149  */
1150
1151 /* Pipe A timing regs */
1152 #define HTOTAL_A        0x60000
1153 #define HBLANK_A        0x60004
1154 #define HSYNC_A         0x60008
1155 #define VTOTAL_A        0x6000c
1156 #define VBLANK_A        0x60010
1157 #define VSYNC_A         0x60014
1158 #define PIPEASRC        0x6001c
1159 #define BCLRPAT_A       0x60020
1160
1161 /* Pipe B timing regs */
1162 #define HTOTAL_B        0x61000
1163 #define HBLANK_B        0x61004
1164 #define HSYNC_B         0x61008
1165 #define VTOTAL_B        0x6100c
1166 #define VBLANK_B        0x61010
1167 #define VSYNC_B         0x61014
1168 #define PIPEBSRC        0x6101c
1169 #define BCLRPAT_B       0x61020
1170
1171 #define HTOTAL(pipe) _PIPE(pipe, HTOTAL_A, HTOTAL_B)
1172 #define HBLANK(pipe) _PIPE(pipe, HBLANK_A, HBLANK_B)
1173 #define HSYNC(pipe) _PIPE(pipe, HSYNC_A, HSYNC_B)
1174 #define VTOTAL(pipe) _PIPE(pipe, VTOTAL_A, VTOTAL_B)
1175 #define VBLANK(pipe) _PIPE(pipe, VBLANK_A, VBLANK_B)
1176 #define VSYNC(pipe) _PIPE(pipe, VSYNC_A, VSYNC_B)
1177 #define PIPESRC(pipe) _PIPE(pipe, PIPEASRC, PIPEBSRC)
1178 #define BCLRPAT(pipe) _PIPE(pipe, BCLRPAT_A, BCLRPAT_B)
1179
1180 /* VGA port control */
1181 #define ADPA                    0x61100
1182 #define   ADPA_DAC_ENABLE       (1<<31)
1183 #define   ADPA_DAC_DISABLE      0
1184 #define   ADPA_PIPE_SELECT_MASK (1<<30)
1185 #define   ADPA_PIPE_A_SELECT    0
1186 #define   ADPA_PIPE_B_SELECT    (1<<30)
1187 #define   ADPA_USE_VGA_HVPOLARITY (1<<15)
1188 #define   ADPA_SETS_HVPOLARITY  0
1189 #define   ADPA_VSYNC_CNTL_DISABLE (1<<11)
1190 #define   ADPA_VSYNC_CNTL_ENABLE 0
1191 #define   ADPA_HSYNC_CNTL_DISABLE (1<<10)
1192 #define   ADPA_HSYNC_CNTL_ENABLE 0
1193 #define   ADPA_VSYNC_ACTIVE_HIGH (1<<4)
1194 #define   ADPA_VSYNC_ACTIVE_LOW 0
1195 #define   ADPA_HSYNC_ACTIVE_HIGH (1<<3)
1196 #define   ADPA_HSYNC_ACTIVE_LOW 0
1197 #define   ADPA_DPMS_MASK        (~(3<<10))
1198 #define   ADPA_DPMS_ON          (0<<10)
1199 #define   ADPA_DPMS_SUSPEND     (1<<10)
1200 #define   ADPA_DPMS_STANDBY     (2<<10)
1201 #define   ADPA_DPMS_OFF         (3<<10)
1202
1203
1204 /* Hotplug control (945+ only) */
1205 #define PORT_HOTPLUG_EN         0x61110
1206 #define   HDMIB_HOTPLUG_INT_EN                  (1 << 29)
1207 #define   DPB_HOTPLUG_INT_EN                    (1 << 29)
1208 #define   HDMIC_HOTPLUG_INT_EN                  (1 << 28)
1209 #define   DPC_HOTPLUG_INT_EN                    (1 << 28)
1210 #define   HDMID_HOTPLUG_INT_EN                  (1 << 27)
1211 #define   DPD_HOTPLUG_INT_EN                    (1 << 27)
1212 #define   SDVOB_HOTPLUG_INT_EN                  (1 << 26)
1213 #define   SDVOC_HOTPLUG_INT_EN                  (1 << 25)
1214 #define   TV_HOTPLUG_INT_EN                     (1 << 18)
1215 #define   CRT_HOTPLUG_INT_EN                    (1 << 9)
1216 #define   CRT_HOTPLUG_FORCE_DETECT              (1 << 3)
1217 #define CRT_HOTPLUG_ACTIVATION_PERIOD_32        (0 << 8)
1218 /* must use period 64 on GM45 according to docs */
1219 #define CRT_HOTPLUG_ACTIVATION_PERIOD_64        (1 << 8)
1220 #define CRT_HOTPLUG_DAC_ON_TIME_2M              (0 << 7)
1221 #define CRT_HOTPLUG_DAC_ON_TIME_4M              (1 << 7)
1222 #define CRT_HOTPLUG_VOLTAGE_COMPARE_40          (0 << 5)
1223 #define CRT_HOTPLUG_VOLTAGE_COMPARE_50          (1 << 5)
1224 #define CRT_HOTPLUG_VOLTAGE_COMPARE_60          (2 << 5)
1225 #define CRT_HOTPLUG_VOLTAGE_COMPARE_70          (3 << 5)
1226 #define CRT_HOTPLUG_VOLTAGE_COMPARE_MASK        (3 << 5)
1227 #define CRT_HOTPLUG_DETECT_DELAY_1G             (0 << 4)
1228 #define CRT_HOTPLUG_DETECT_DELAY_2G             (1 << 4)
1229 #define CRT_HOTPLUG_DETECT_VOLTAGE_325MV        (0 << 2)
1230 #define CRT_HOTPLUG_DETECT_VOLTAGE_475MV        (1 << 2)
1231
1232 #define PORT_HOTPLUG_STAT       0x61114
1233 #define   HDMIB_HOTPLUG_INT_STATUS              (1 << 29)
1234 #define   DPB_HOTPLUG_INT_STATUS                (1 << 29)
1235 #define   HDMIC_HOTPLUG_INT_STATUS              (1 << 28)
1236 #define   DPC_HOTPLUG_INT_STATUS                (1 << 28)
1237 #define   HDMID_HOTPLUG_INT_STATUS              (1 << 27)
1238 #define   DPD_HOTPLUG_INT_STATUS                (1 << 27)
1239 #define   CRT_HOTPLUG_INT_STATUS                (1 << 11)
1240 #define   TV_HOTPLUG_INT_STATUS                 (1 << 10)
1241 #define   CRT_HOTPLUG_MONITOR_MASK              (3 << 8)
1242 #define   CRT_HOTPLUG_MONITOR_COLOR             (3 << 8)
1243 #define   CRT_HOTPLUG_MONITOR_MONO              (2 << 8)
1244 #define   CRT_HOTPLUG_MONITOR_NONE              (0 << 8)
1245 #define   SDVOC_HOTPLUG_INT_STATUS              (1 << 7)
1246 #define   SDVOB_HOTPLUG_INT_STATUS              (1 << 6)
1247
1248 /* SDVO port control */
1249 #define SDVOB                   0x61140
1250 #define SDVOC                   0x61160
1251 #define   SDVO_ENABLE           (1 << 31)
1252 #define   SDVO_PIPE_B_SELECT    (1 << 30)
1253 #define   SDVO_STALL_SELECT     (1 << 29)
1254 #define   SDVO_INTERRUPT_ENABLE (1 << 26)
1255 /**
1256  * 915G/GM SDVO pixel multiplier.
1257  *
1258  * Programmed value is multiplier - 1, up to 5x.
1259  *
1260  * \sa DPLL_MD_UDI_MULTIPLIER_MASK
1261  */
1262 #define   SDVO_PORT_MULTIPLY_MASK       (7 << 23)
1263 #define   SDVO_PORT_MULTIPLY_SHIFT              23
1264 #define   SDVO_PHASE_SELECT_MASK        (15 << 19)
1265 #define   SDVO_PHASE_SELECT_DEFAULT     (6 << 19)
1266 #define   SDVO_CLOCK_OUTPUT_INVERT      (1 << 18)
1267 #define   SDVOC_GANG_MODE               (1 << 16)
1268 #define   SDVO_ENCODING_SDVO            (0x0 << 10)
1269 #define   SDVO_ENCODING_HDMI            (0x2 << 10)
1270 /** Requird for HDMI operation */
1271 #define   SDVO_NULL_PACKETS_DURING_VSYNC (1 << 9)
1272 #define   SDVO_BORDER_ENABLE            (1 << 7)
1273 #define   SDVO_AUDIO_ENABLE             (1 << 6)
1274 /** New with 965, default is to be set */
1275 #define   SDVO_VSYNC_ACTIVE_HIGH        (1 << 4)
1276 /** New with 965, default is to be set */
1277 #define   SDVO_HSYNC_ACTIVE_HIGH        (1 << 3)
1278 #define   SDVOB_PCIE_CONCURRENCY        (1 << 3)
1279 #define   SDVO_DETECTED                 (1 << 2)
1280 /* Bits to be preserved when writing */
1281 #define   SDVOB_PRESERVE_MASK ((1 << 17) | (1 << 16) | (1 << 14) | (1 << 26))
1282 #define   SDVOC_PRESERVE_MASK ((1 << 17) | (1 << 26))
1283
1284 /* DVO port control */
1285 #define DVOA                    0x61120
1286 #define DVOB                    0x61140
1287 #define DVOC                    0x61160
1288 #define   DVO_ENABLE                    (1 << 31)
1289 #define   DVO_PIPE_B_SELECT             (1 << 30)
1290 #define   DVO_PIPE_STALL_UNUSED         (0 << 28)
1291 #define   DVO_PIPE_STALL                (1 << 28)
1292 #define   DVO_PIPE_STALL_TV             (2 << 28)
1293 #define   DVO_PIPE_STALL_MASK           (3 << 28)
1294 #define   DVO_USE_VGA_SYNC              (1 << 15)
1295 #define   DVO_DATA_ORDER_I740           (0 << 14)
1296 #define   DVO_DATA_ORDER_FP             (1 << 14)
1297 #define   DVO_VSYNC_DISABLE             (1 << 11)
1298 #define   DVO_HSYNC_DISABLE             (1 << 10)
1299 #define   DVO_VSYNC_TRISTATE            (1 << 9)
1300 #define   DVO_HSYNC_TRISTATE            (1 << 8)
1301 #define   DVO_BORDER_ENABLE             (1 << 7)
1302 #define   DVO_DATA_ORDER_GBRG           (1 << 6)
1303 #define   DVO_DATA_ORDER_RGGB           (0 << 6)
1304 #define   DVO_DATA_ORDER_GBRG_ERRATA    (0 << 6)
1305 #define   DVO_DATA_ORDER_RGGB_ERRATA    (1 << 6)
1306 #define   DVO_VSYNC_ACTIVE_HIGH         (1 << 4)
1307 #define   DVO_HSYNC_ACTIVE_HIGH         (1 << 3)
1308 #define   DVO_BLANK_ACTIVE_HIGH         (1 << 2)
1309 #define   DVO_OUTPUT_CSTATE_PIXELS      (1 << 1)        /* SDG only */
1310 #define   DVO_OUTPUT_SOURCE_SIZE_PIXELS (1 << 0)        /* SDG only */
1311 #define   DVO_PRESERVE_MASK             (0x7<<24)
1312 #define DVOA_SRCDIM             0x61124
1313 #define DVOB_SRCDIM             0x61144
1314 #define DVOC_SRCDIM             0x61164
1315 #define   DVO_SRCDIM_HORIZONTAL_SHIFT   12
1316 #define   DVO_SRCDIM_VERTICAL_SHIFT     0
1317
1318 /* LVDS port control */
1319 #define LVDS                    0x61180
1320 /*
1321  * Enables the LVDS port.  This bit must be set before DPLLs are enabled, as
1322  * the DPLL semantics change when the LVDS is assigned to that pipe.
1323  */
1324 #define   LVDS_PORT_EN                  (1 << 31)
1325 /* Selects pipe B for LVDS data.  Must be set on pre-965. */
1326 #define   LVDS_PIPEB_SELECT             (1 << 30)
1327 /* LVDS dithering flag on 965/g4x platform */
1328 #define   LVDS_ENABLE_DITHER            (1 << 25)
1329 /* Enable border for unscaled (or aspect-scaled) display */
1330 #define   LVDS_BORDER_ENABLE            (1 << 15)
1331 /*
1332  * Enables the A0-A2 data pairs and CLKA, containing 18 bits of color data per
1333  * pixel.
1334  */
1335 #define   LVDS_A0A2_CLKA_POWER_MASK     (3 << 8)
1336 #define   LVDS_A0A2_CLKA_POWER_DOWN     (0 << 8)
1337 #define   LVDS_A0A2_CLKA_POWER_UP       (3 << 8)
1338 /*
1339  * Controls the A3 data pair, which contains the additional LSBs for 24 bit
1340  * mode.  Only enabled if LVDS_A0A2_CLKA_POWER_UP also indicates it should be
1341  * on.
1342  */
1343 #define   LVDS_A3_POWER_MASK            (3 << 6)
1344 #define   LVDS_A3_POWER_DOWN            (0 << 6)
1345 #define   LVDS_A3_POWER_UP              (3 << 6)
1346 /*
1347  * Controls the CLKB pair.  This should only be set when LVDS_B0B3_POWER_UP
1348  * is set.
1349  */
1350 #define   LVDS_CLKB_POWER_MASK          (3 << 4)
1351 #define   LVDS_CLKB_POWER_DOWN          (0 << 4)
1352 #define   LVDS_CLKB_POWER_UP            (3 << 4)
1353 /*
1354  * Controls the B0-B3 data pairs.  This must be set to match the DPLL p2
1355  * setting for whether we are in dual-channel mode.  The B3 pair will
1356  * additionally only be powered up when LVDS_A3_POWER_UP is set.
1357  */
1358 #define   LVDS_B0B3_POWER_MASK          (3 << 2)
1359 #define   LVDS_B0B3_POWER_DOWN          (0 << 2)
1360 #define   LVDS_B0B3_POWER_UP            (3 << 2)
1361
1362 /* Video Data Island Packet control */
1363 #define VIDEO_DIP_DATA          0x61178
1364 #define VIDEO_DIP_CTL           0x61170
1365 #define   VIDEO_DIP_ENABLE              (1 << 31)
1366 #define   VIDEO_DIP_PORT_B              (1 << 29)
1367 #define   VIDEO_DIP_PORT_C              (2 << 29)
1368 #define   VIDEO_DIP_ENABLE_AVI          (1 << 21)
1369 #define   VIDEO_DIP_ENABLE_VENDOR       (2 << 21)
1370 #define   VIDEO_DIP_ENABLE_SPD          (8 << 21)
1371 #define   VIDEO_DIP_SELECT_AVI          (0 << 19)
1372 #define   VIDEO_DIP_SELECT_VENDOR       (1 << 19)
1373 #define   VIDEO_DIP_SELECT_SPD          (3 << 19)
1374 #define   VIDEO_DIP_FREQ_ONCE           (0 << 16)
1375 #define   VIDEO_DIP_FREQ_VSYNC          (1 << 16)
1376 #define   VIDEO_DIP_FREQ_2VSYNC         (2 << 16)
1377
1378 /* Panel power sequencing */
1379 #define PP_STATUS       0x61200
1380 #define   PP_ON         (1 << 31)
1381 /*
1382  * Indicates that all dependencies of the panel are on:
1383  *
1384  * - PLL enabled
1385  * - pipe enabled
1386  * - LVDS/DVOB/DVOC on
1387  */
1388 #define   PP_READY              (1 << 30)
1389 #define   PP_SEQUENCE_NONE      (0 << 28)
1390 #define   PP_SEQUENCE_ON        (1 << 28)
1391 #define   PP_SEQUENCE_OFF       (2 << 28)
1392 #define   PP_SEQUENCE_MASK      0x30000000
1393 #define   PP_CYCLE_DELAY_ACTIVE (1 << 27)
1394 #define   PP_SEQUENCE_STATE_ON_IDLE (1 << 3)
1395 #define   PP_SEQUENCE_STATE_MASK 0x0000000f
1396 #define PP_CONTROL      0x61204
1397 #define   POWER_TARGET_ON       (1 << 0)
1398 #define PP_ON_DELAYS    0x61208
1399 #define PP_OFF_DELAYS   0x6120c
1400 #define PP_DIVISOR      0x61210
1401
1402 /* Panel fitting */
1403 #define PFIT_CONTROL    0x61230
1404 #define   PFIT_ENABLE           (1 << 31)
1405 #define   PFIT_PIPE_MASK        (3 << 29)
1406 #define   PFIT_PIPE_SHIFT       29
1407 #define   VERT_INTERP_DISABLE   (0 << 10)
1408 #define   VERT_INTERP_BILINEAR  (1 << 10)
1409 #define   VERT_INTERP_MASK      (3 << 10)
1410 #define   VERT_AUTO_SCALE       (1 << 9)
1411 #define   HORIZ_INTERP_DISABLE  (0 << 6)
1412 #define   HORIZ_INTERP_BILINEAR (1 << 6)
1413 #define   HORIZ_INTERP_MASK     (3 << 6)
1414 #define   HORIZ_AUTO_SCALE      (1 << 5)
1415 #define   PANEL_8TO6_DITHER_ENABLE (1 << 3)
1416 #define   PFIT_FILTER_FUZZY     (0 << 24)
1417 #define   PFIT_SCALING_AUTO     (0 << 26)
1418 #define   PFIT_SCALING_PROGRAMMED (1 << 26)
1419 #define   PFIT_SCALING_PILLAR   (2 << 26)
1420 #define   PFIT_SCALING_LETTER   (3 << 26)
1421 #define PFIT_PGM_RATIOS 0x61234
1422 #define   PFIT_VERT_SCALE_MASK                  0xfff00000
1423 #define   PFIT_HORIZ_SCALE_MASK                 0x0000fff0
1424 /* Pre-965 */
1425 #define         PFIT_VERT_SCALE_SHIFT           20
1426 #define         PFIT_VERT_SCALE_MASK            0xfff00000
1427 #define         PFIT_HORIZ_SCALE_SHIFT          4
1428 #define         PFIT_HORIZ_SCALE_MASK           0x0000fff0
1429 /* 965+ */
1430 #define         PFIT_VERT_SCALE_SHIFT_965       16
1431 #define         PFIT_VERT_SCALE_MASK_965        0x1fff0000
1432 #define         PFIT_HORIZ_SCALE_SHIFT_965      0
1433 #define         PFIT_HORIZ_SCALE_MASK_965       0x00001fff
1434
1435 #define PFIT_AUTO_RATIOS 0x61238
1436
1437 /* Backlight control */
1438 #define BLC_PWM_CTL             0x61254
1439 #define   BACKLIGHT_MODULATION_FREQ_SHIFT               (17)
1440 #define BLC_PWM_CTL2            0x61250 /* 965+ only */
1441 #define   BLM_COMBINATION_MODE (1 << 30)
1442 /*
1443  * This is the most significant 15 bits of the number of backlight cycles in a
1444  * complete cycle of the modulated backlight control.
1445  *
1446  * The actual value is this field multiplied by two.
1447  */
1448 #define   BACKLIGHT_MODULATION_FREQ_MASK                (0x7fff << 17)
1449 #define   BLM_LEGACY_MODE                               (1 << 16)
1450 /*
1451  * This is the number of cycles out of the backlight modulation cycle for which
1452  * the backlight is on.
1453  *
1454  * This field must be no greater than the number of cycles in the complete
1455  * backlight modulation cycle.
1456  */
1457 #define   BACKLIGHT_DUTY_CYCLE_SHIFT            (0)
1458 #define   BACKLIGHT_DUTY_CYCLE_MASK             (0xffff)
1459
1460 #define BLC_HIST_CTL            0x61260
1461
1462 /* TV port control */
1463 #define TV_CTL                  0x68000
1464 /** Enables the TV encoder */
1465 # define TV_ENC_ENABLE                  (1 << 31)
1466 /** Sources the TV encoder input from pipe B instead of A. */
1467 # define TV_ENC_PIPEB_SELECT            (1 << 30)
1468 /** Outputs composite video (DAC A only) */
1469 # define TV_ENC_OUTPUT_COMPOSITE        (0 << 28)
1470 /** Outputs SVideo video (DAC B/C) */
1471 # define TV_ENC_OUTPUT_SVIDEO           (1 << 28)
1472 /** Outputs Component video (DAC A/B/C) */
1473 # define TV_ENC_OUTPUT_COMPONENT        (2 << 28)
1474 /** Outputs Composite and SVideo (DAC A/B/C) */
1475 # define TV_ENC_OUTPUT_SVIDEO_COMPOSITE (3 << 28)
1476 # define TV_TRILEVEL_SYNC               (1 << 21)
1477 /** Enables slow sync generation (945GM only) */
1478 # define TV_SLOW_SYNC                   (1 << 20)
1479 /** Selects 4x oversampling for 480i and 576p */
1480 # define TV_OVERSAMPLE_4X               (0 << 18)
1481 /** Selects 2x oversampling for 720p and 1080i */
1482 # define TV_OVERSAMPLE_2X               (1 << 18)
1483 /** Selects no oversampling for 1080p */
1484 # define TV_OVERSAMPLE_NONE             (2 << 18)
1485 /** Selects 8x oversampling */
1486 # define TV_OVERSAMPLE_8X               (3 << 18)
1487 /** Selects progressive mode rather than interlaced */
1488 # define TV_PROGRESSIVE                 (1 << 17)
1489 /** Sets the colorburst to PAL mode.  Required for non-M PAL modes. */
1490 # define TV_PAL_BURST                   (1 << 16)
1491 /** Field for setting delay of Y compared to C */
1492 # define TV_YC_SKEW_MASK                (7 << 12)
1493 /** Enables a fix for 480p/576p standard definition modes on the 915GM only */
1494 # define TV_ENC_SDP_FIX                 (1 << 11)
1495 /**
1496  * Enables a fix for the 915GM only.
1497  *
1498  * Not sure what it does.
1499  */
1500 # define TV_ENC_C0_FIX                  (1 << 10)
1501 /** Bits that must be preserved by software */
1502 # define TV_CTL_SAVE                    ((1 << 11) | (3 << 9) | (7 << 6) | 0xf)
1503 # define TV_FUSE_STATE_MASK             (3 << 4)
1504 /** Read-only state that reports all features enabled */
1505 # define TV_FUSE_STATE_ENABLED          (0 << 4)
1506 /** Read-only state that reports that Macrovision is disabled in hardware*/
1507 # define TV_FUSE_STATE_NO_MACROVISION   (1 << 4)
1508 /** Read-only state that reports that TV-out is disabled in hardware. */
1509 # define TV_FUSE_STATE_DISABLED         (2 << 4)
1510 /** Normal operation */
1511 # define TV_TEST_MODE_NORMAL            (0 << 0)
1512 /** Encoder test pattern 1 - combo pattern */
1513 # define TV_TEST_MODE_PATTERN_1         (1 << 0)
1514 /** Encoder test pattern 2 - full screen vertical 75% color bars */
1515 # define TV_TEST_MODE_PATTERN_2         (2 << 0)
1516 /** Encoder test pattern 3 - full screen horizontal 75% color bars */
1517 # define TV_TEST_MODE_PATTERN_3         (3 << 0)
1518 /** Encoder test pattern 4 - random noise */
1519 # define TV_TEST_MODE_PATTERN_4         (4 << 0)
1520 /** Encoder test pattern 5 - linear color ramps */
1521 # define TV_TEST_MODE_PATTERN_5         (5 << 0)
1522 /**
1523  * This test mode forces the DACs to 50% of full output.
1524  *
1525  * This is used for load detection in combination with TVDAC_SENSE_MASK
1526  */
1527 # define TV_TEST_MODE_MONITOR_DETECT    (7 << 0)
1528 # define TV_TEST_MODE_MASK              (7 << 0)
1529
1530 #define TV_DAC                  0x68004
1531 # define TV_DAC_SAVE            0x00ffff00
1532 /**
1533  * Reports that DAC state change logic has reported change (RO).
1534  *
1535  * This gets cleared when TV_DAC_STATE_EN is cleared
1536 */
1537 # define TVDAC_STATE_CHG                (1 << 31)
1538 # define TVDAC_SENSE_MASK               (7 << 28)
1539 /** Reports that DAC A voltage is above the detect threshold */
1540 # define TVDAC_A_SENSE                  (1 << 30)
1541 /** Reports that DAC B voltage is above the detect threshold */
1542 # define TVDAC_B_SENSE                  (1 << 29)
1543 /** Reports that DAC C voltage is above the detect threshold */
1544 # define TVDAC_C_SENSE                  (1 << 28)
1545 /**
1546  * Enables DAC state detection logic, for load-based TV detection.
1547  *
1548  * The PLL of the chosen pipe (in TV_CTL) must be running, and the encoder set
1549  * to off, for load detection to work.
1550  */
1551 # define TVDAC_STATE_CHG_EN             (1 << 27)
1552 /** Sets the DAC A sense value to high */
1553 # define TVDAC_A_SENSE_CTL              (1 << 26)
1554 /** Sets the DAC B sense value to high */
1555 # define TVDAC_B_SENSE_CTL              (1 << 25)
1556 /** Sets the DAC C sense value to high */
1557 # define TVDAC_C_SENSE_CTL              (1 << 24)
1558 /** Overrides the ENC_ENABLE and DAC voltage levels */
1559 # define DAC_CTL_OVERRIDE               (1 << 7)
1560 /** Sets the slew rate.  Must be preserved in software */
1561 # define ENC_TVDAC_SLEW_FAST            (1 << 6)
1562 # define DAC_A_1_3_V                    (0 << 4)
1563 # define DAC_A_1_1_V                    (1 << 4)
1564 # define DAC_A_0_7_V                    (2 << 4)
1565 # define DAC_A_MASK                     (3 << 4)
1566 # define DAC_B_1_3_V                    (0 << 2)
1567 # define DAC_B_1_1_V                    (1 << 2)
1568 # define DAC_B_0_7_V                    (2 << 2)
1569 # define DAC_B_MASK                     (3 << 2)
1570 # define DAC_C_1_3_V                    (0 << 0)
1571 # define DAC_C_1_1_V                    (1 << 0)
1572 # define DAC_C_0_7_V                    (2 << 0)
1573 # define DAC_C_MASK                     (3 << 0)
1574
1575 /**
1576  * CSC coefficients are stored in a floating point format with 9 bits of
1577  * mantissa and 2 or 3 bits of exponent.  The exponent is represented as 2**-n,
1578  * where 2-bit exponents are unsigned n, and 3-bit exponents are signed n with
1579  * -1 (0x3) being the only legal negative value.
1580  */
1581 #define TV_CSC_Y                0x68010
1582 # define TV_RY_MASK                     0x07ff0000
1583 # define TV_RY_SHIFT                    16
1584 # define TV_GY_MASK                     0x00000fff
1585 # define TV_GY_SHIFT                    0
1586
1587 #define TV_CSC_Y2               0x68014
1588 # define TV_BY_MASK                     0x07ff0000
1589 # define TV_BY_SHIFT                    16
1590 /**
1591  * Y attenuation for component video.
1592  *
1593  * Stored in 1.9 fixed point.
1594  */
1595 # define TV_AY_MASK                     0x000003ff
1596 # define TV_AY_SHIFT                    0
1597
1598 #define TV_CSC_U                0x68018
1599 # define TV_RU_MASK                     0x07ff0000
1600 # define TV_RU_SHIFT                    16
1601 # define TV_GU_MASK                     0x000007ff
1602 # define TV_GU_SHIFT                    0
1603
1604 #define TV_CSC_U2               0x6801c
1605 # define TV_BU_MASK                     0x07ff0000
1606 # define TV_BU_SHIFT                    16
1607 /**
1608  * U attenuation for component video.
1609  *
1610  * Stored in 1.9 fixed point.
1611  */
1612 # define TV_AU_MASK                     0x000003ff
1613 # define TV_AU_SHIFT                    0
1614
1615 #define TV_CSC_V                0x68020
1616 # define TV_RV_MASK                     0x0fff0000
1617 # define TV_RV_SHIFT                    16
1618 # define TV_GV_MASK                     0x000007ff
1619 # define TV_GV_SHIFT                    0
1620
1621 #define TV_CSC_V2               0x68024
1622 # define TV_BV_MASK                     0x07ff0000
1623 # define TV_BV_SHIFT                    16
1624 /**
1625  * V attenuation for component video.
1626  *
1627  * Stored in 1.9 fixed point.
1628  */
1629 # define TV_AV_MASK                     0x000007ff
1630 # define TV_AV_SHIFT                    0
1631
1632 #define TV_CLR_KNOBS            0x68028
1633 /** 2s-complement brightness adjustment */
1634 # define TV_BRIGHTNESS_MASK             0xff000000
1635 # define TV_BRIGHTNESS_SHIFT            24
1636 /** Contrast adjustment, as a 2.6 unsigned floating point number */
1637 # define TV_CONTRAST_MASK               0x00ff0000
1638 # define TV_CONTRAST_SHIFT              16
1639 /** Saturation adjustment, as a 2.6 unsigned floating point number */
1640 # define TV_SATURATION_MASK             0x0000ff00
1641 # define TV_SATURATION_SHIFT            8
1642 /** Hue adjustment, as an integer phase angle in degrees */
1643 # define TV_HUE_MASK                    0x000000ff
1644 # define TV_HUE_SHIFT                   0
1645
1646 #define TV_CLR_LEVEL            0x6802c
1647 /** Controls the DAC level for black */
1648 # define TV_BLACK_LEVEL_MASK            0x01ff0000
1649 # define TV_BLACK_LEVEL_SHIFT           16
1650 /** Controls the DAC level for blanking */
1651 # define TV_BLANK_LEVEL_MASK            0x000001ff
1652 # define TV_BLANK_LEVEL_SHIFT           0
1653
1654 #define TV_H_CTL_1              0x68030
1655 /** Number of pixels in the hsync. */
1656 # define TV_HSYNC_END_MASK              0x1fff0000
1657 # define TV_HSYNC_END_SHIFT             16
1658 /** Total number of pixels minus one in the line (display and blanking). */
1659 # define TV_HTOTAL_MASK                 0x00001fff
1660 # define TV_HTOTAL_SHIFT                0
1661
1662 #define TV_H_CTL_2              0x68034
1663 /** Enables the colorburst (needed for non-component color) */
1664 # define TV_BURST_ENA                   (1 << 31)
1665 /** Offset of the colorburst from the start of hsync, in pixels minus one. */
1666 # define TV_HBURST_START_SHIFT          16
1667 # define TV_HBURST_START_MASK           0x1fff0000
1668 /** Length of the colorburst */
1669 # define TV_HBURST_LEN_SHIFT            0
1670 # define TV_HBURST_LEN_MASK             0x0001fff
1671
1672 #define TV_H_CTL_3              0x68038
1673 /** End of hblank, measured in pixels minus one from start of hsync */
1674 # define TV_HBLANK_END_SHIFT            16
1675 # define TV_HBLANK_END_MASK             0x1fff0000
1676 /** Start of hblank, measured in pixels minus one from start of hsync */
1677 # define TV_HBLANK_START_SHIFT          0
1678 # define TV_HBLANK_START_MASK           0x0001fff
1679
1680 #define TV_V_CTL_1              0x6803c
1681 /** XXX */
1682 # define TV_NBR_END_SHIFT               16
1683 # define TV_NBR_END_MASK                0x07ff0000
1684 /** XXX */
1685 # define TV_VI_END_F1_SHIFT             8
1686 # define TV_VI_END_F1_MASK              0x00003f00
1687 /** XXX */
1688 # define TV_VI_END_F2_SHIFT             0
1689 # define TV_VI_END_F2_MASK              0x0000003f
1690
1691 #define TV_V_CTL_2              0x68040
1692 /** Length of vsync, in half lines */
1693 # define TV_VSYNC_LEN_MASK              0x07ff0000
1694 # define TV_VSYNC_LEN_SHIFT             16
1695 /** Offset of the start of vsync in field 1, measured in one less than the
1696  * number of half lines.
1697  */
1698 # define TV_VSYNC_START_F1_MASK         0x00007f00
1699 # define TV_VSYNC_START_F1_SHIFT        8
1700 /**
1701  * Offset of the start of vsync in field 2, measured in one less than the
1702  * number of half lines.
1703  */
1704 # define TV_VSYNC_START_F2_MASK         0x0000007f
1705 # define TV_VSYNC_START_F2_SHIFT        0
1706
1707 #define TV_V_CTL_3              0x68044
1708 /** Enables generation of the equalization signal */
1709 # define TV_EQUAL_ENA                   (1 << 31)
1710 /** Length of vsync, in half lines */
1711 # define TV_VEQ_LEN_MASK                0x007f0000
1712 # define TV_VEQ_LEN_SHIFT               16
1713 /** Offset of the start of equalization in field 1, measured in one less than
1714  * the number of half lines.
1715  */
1716 # define TV_VEQ_START_F1_MASK           0x0007f00
1717 # define TV_VEQ_START_F1_SHIFT          8
1718 /**
1719  * Offset of the start of equalization in field 2, measured in one less than
1720  * the number of half lines.
1721  */
1722 # define TV_VEQ_START_F2_MASK           0x000007f
1723 # define TV_VEQ_START_F2_SHIFT          0
1724
1725 #define TV_V_CTL_4              0x68048
1726 /**
1727  * Offset to start of vertical colorburst, measured in one less than the
1728  * number of lines from vertical start.
1729  */
1730 # define TV_VBURST_START_F1_MASK        0x003f0000
1731 # define TV_VBURST_START_F1_SHIFT       16
1732 /**
1733  * Offset to the end of vertical colorburst, measured in one less than the
1734  * number of lines from the start of NBR.
1735  */
1736 # define TV_VBURST_END_F1_MASK          0x000000ff
1737 # define TV_VBURST_END_F1_SHIFT         0
1738
1739 #define TV_V_CTL_5              0x6804c
1740 /**
1741  * Offset to start of vertical colorburst, measured in one less than the
1742  * number of lines from vertical start.
1743  */
1744 # define TV_VBURST_START_F2_MASK        0x003f0000
1745 # define TV_VBURST_START_F2_SHIFT       16
1746 /**
1747  * Offset to the end of vertical colorburst, measured in one less than the
1748  * number of lines from the start of NBR.
1749  */
1750 # define TV_VBURST_END_F2_MASK          0x000000ff
1751 # define TV_VBURST_END_F2_SHIFT         0
1752
1753 #define TV_V_CTL_6              0x68050
1754 /**
1755  * Offset to start of vertical colorburst, measured in one less than the
1756  * number of lines from vertical start.
1757  */
1758 # define TV_VBURST_START_F3_MASK        0x003f0000
1759 # define TV_VBURST_START_F3_SHIFT       16
1760 /**
1761  * Offset to the end of vertical colorburst, measured in one less than the
1762  * number of lines from the start of NBR.
1763  */
1764 # define TV_VBURST_END_F3_MASK          0x000000ff
1765 # define TV_VBURST_END_F3_SHIFT         0
1766
1767 #define TV_V_CTL_7              0x68054
1768 /**
1769  * Offset to start of vertical colorburst, measured in one less than the
1770  * number of lines from vertical start.
1771  */
1772 # define TV_VBURST_START_F4_MASK        0x003f0000
1773 # define TV_VBURST_START_F4_SHIFT       16
1774 /**
1775  * Offset to the end of vertical colorburst, measured in one less than the
1776  * number of lines from the start of NBR.
1777  */
1778 # define TV_VBURST_END_F4_MASK          0x000000ff
1779 # define TV_VBURST_END_F4_SHIFT         0
1780
1781 #define TV_SC_CTL_1             0x68060
1782 /** Turns on the first subcarrier phase generation DDA */
1783 # define TV_SC_DDA1_EN                  (1 << 31)
1784 /** Turns on the first subcarrier phase generation DDA */
1785 # define TV_SC_DDA2_EN                  (1 << 30)
1786 /** Turns on the first subcarrier phase generation DDA */
1787 # define TV_SC_DDA3_EN                  (1 << 29)
1788 /** Sets the subcarrier DDA to reset frequency every other field */
1789 # define TV_SC_RESET_EVERY_2            (0 << 24)
1790 /** Sets the subcarrier DDA to reset frequency every fourth field */
1791 # define TV_SC_RESET_EVERY_4            (1 << 24)
1792 /** Sets the subcarrier DDA to reset frequency every eighth field */
1793 # define TV_SC_RESET_EVERY_8            (2 << 24)
1794 /** Sets the subcarrier DDA to never reset the frequency */
1795 # define TV_SC_RESET_NEVER              (3 << 24)
1796 /** Sets the peak amplitude of the colorburst.*/
1797 # define TV_BURST_LEVEL_MASK            0x00ff0000
1798 # define TV_BURST_LEVEL_SHIFT           16
1799 /** Sets the increment of the first subcarrier phase generation DDA */
1800 # define TV_SCDDA1_INC_MASK             0x00000fff
1801 # define TV_SCDDA1_INC_SHIFT            0
1802
1803 #define TV_SC_CTL_2             0x68064
1804 /** Sets the rollover for the second subcarrier phase generation DDA */
1805 # define TV_SCDDA2_SIZE_MASK            0x7fff0000
1806 # define TV_SCDDA2_SIZE_SHIFT           16
1807 /** Sets the increent of the second subcarrier phase generation DDA */
1808 # define TV_SCDDA2_INC_MASK             0x00007fff
1809 # define TV_SCDDA2_INC_SHIFT            0
1810
1811 #define TV_SC_CTL_3             0x68068
1812 /** Sets the rollover for the third subcarrier phase generation DDA */
1813 # define TV_SCDDA3_SIZE_MASK            0x7fff0000
1814 # define TV_SCDDA3_SIZE_SHIFT           16
1815 /** Sets the increent of the third subcarrier phase generation DDA */
1816 # define TV_SCDDA3_INC_MASK             0x00007fff
1817 # define TV_SCDDA3_INC_SHIFT            0
1818
1819 #define TV_WIN_POS              0x68070
1820 /** X coordinate of the display from the start of horizontal active */
1821 # define TV_XPOS_MASK                   0x1fff0000
1822 # define TV_XPOS_SHIFT                  16
1823 /** Y coordinate of the display from the start of vertical active (NBR) */
1824 # define TV_YPOS_MASK                   0x00000fff
1825 # define TV_YPOS_SHIFT                  0
1826
1827 #define TV_WIN_SIZE             0x68074
1828 /** Horizontal size of the display window, measured in pixels*/
1829 # define TV_XSIZE_MASK                  0x1fff0000
1830 # define TV_XSIZE_SHIFT                 16
1831 /**
1832  * Vertical size of the display window, measured in pixels.
1833  *
1834  * Must be even for interlaced modes.
1835  */
1836 # define TV_YSIZE_MASK                  0x00000fff
1837 # define TV_YSIZE_SHIFT                 0
1838
1839 #define TV_FILTER_CTL_1         0x68080
1840 /**
1841  * Enables automatic scaling calculation.
1842  *
1843  * If set, the rest of the registers are ignored, and the calculated values can
1844  * be read back from the register.
1845  */
1846 # define TV_AUTO_SCALE                  (1 << 31)
1847 /**
1848  * Disables the vertical filter.
1849  *
1850  * This is required on modes more than 1024 pixels wide */
1851 # define TV_V_FILTER_BYPASS             (1 << 29)
1852 /** Enables adaptive vertical filtering */
1853 # define TV_VADAPT                      (1 << 28)
1854 # define TV_VADAPT_MODE_MASK            (3 << 26)
1855 /** Selects the least adaptive vertical filtering mode */
1856 # define TV_VADAPT_MODE_LEAST           (0 << 26)
1857 /** Selects the moderately adaptive vertical filtering mode */
1858 # define TV_VADAPT_MODE_MODERATE        (1 << 26)
1859 /** Selects the most adaptive vertical filtering mode */
1860 # define TV_VADAPT_MODE_MOST            (3 << 26)
1861 /**
1862  * Sets the horizontal scaling factor.
1863  *
1864  * This should be the fractional part of the horizontal scaling factor divided
1865  * by the oversampling rate.  TV_HSCALE should be less than 1, and set to:
1866  *
1867  * (src width - 1) / ((oversample * dest width) - 1)
1868  */
1869 # define TV_HSCALE_FRAC_MASK            0x00003fff
1870 # define TV_HSCALE_FRAC_SHIFT           0
1871
1872 #define TV_FILTER_CTL_2         0x68084
1873 /**
1874  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
1875  *
1876  * TV_VSCALE should be (src height - 1) / ((interlace * dest height) - 1)
1877  */
1878 # define TV_VSCALE_INT_MASK             0x00038000
1879 # define TV_VSCALE_INT_SHIFT            15
1880 /**
1881  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
1882  *
1883  * \sa TV_VSCALE_INT_MASK
1884  */
1885 # define TV_VSCALE_FRAC_MASK            0x00007fff
1886 # define TV_VSCALE_FRAC_SHIFT           0
1887
1888 #define TV_FILTER_CTL_3         0x68088
1889 /**
1890  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
1891  *
1892  * TV_VSCALE should be (src height - 1) / (1/4 * (dest height - 1))
1893  *
1894  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
1895  */
1896 # define TV_VSCALE_IP_INT_MASK          0x00038000
1897 # define TV_VSCALE_IP_INT_SHIFT         15
1898 /**
1899  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
1900  *
1901  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
1902  *
1903  * \sa TV_VSCALE_IP_INT_MASK
1904  */
1905 # define TV_VSCALE_IP_FRAC_MASK         0x00007fff
1906 # define TV_VSCALE_IP_FRAC_SHIFT                0
1907
1908 #define TV_CC_CONTROL           0x68090
1909 # define TV_CC_ENABLE                   (1 << 31)
1910 /**
1911  * Specifies which field to send the CC data in.
1912  *
1913  * CC data is usually sent in field 0.
1914  */
1915 # define TV_CC_FID_MASK                 (1 << 27)
1916 # define TV_CC_FID_SHIFT                27
1917 /** Sets the horizontal position of the CC data.  Usually 135. */
1918 # define TV_CC_HOFF_MASK                0x03ff0000
1919 # define TV_CC_HOFF_SHIFT               16
1920 /** Sets the vertical position of the CC data.  Usually 21 */
1921 # define TV_CC_LINE_MASK                0x0000003f
1922 # define TV_CC_LINE_SHIFT               0
1923
1924 #define TV_CC_DATA              0x68094
1925 # define TV_CC_RDY                      (1 << 31)
1926 /** Second word of CC data to be transmitted. */
1927 # define TV_CC_DATA_2_MASK              0x007f0000
1928 # define TV_CC_DATA_2_SHIFT             16
1929 /** First word of CC data to be transmitted. */
1930 # define TV_CC_DATA_1_MASK              0x0000007f
1931 # define TV_CC_DATA_1_SHIFT             0
1932
1933 #define TV_H_LUMA_0             0x68100
1934 #define TV_H_LUMA_59            0x681ec
1935 #define TV_H_CHROMA_0           0x68200
1936 #define TV_H_CHROMA_59          0x682ec
1937 #define TV_V_LUMA_0             0x68300
1938 #define TV_V_LUMA_42            0x683a8
1939 #define TV_V_CHROMA_0           0x68400
1940 #define TV_V_CHROMA_42          0x684a8
1941
1942 /* Display Port */
1943 #define DP_A                            0x64000 /* eDP */
1944 #define DP_B                            0x64100
1945 #define DP_C                            0x64200
1946 #define DP_D                            0x64300
1947
1948 #define   DP_PORT_EN                    (1 << 31)
1949 #define   DP_PIPEB_SELECT               (1 << 30)
1950
1951 /* Link training mode - select a suitable mode for each stage */
1952 #define   DP_LINK_TRAIN_PAT_1           (0 << 28)
1953 #define   DP_LINK_TRAIN_PAT_2           (1 << 28)
1954 #define   DP_LINK_TRAIN_PAT_IDLE        (2 << 28)
1955 #define   DP_LINK_TRAIN_OFF             (3 << 28)
1956 #define   DP_LINK_TRAIN_MASK            (3 << 28)
1957 #define   DP_LINK_TRAIN_SHIFT           28
1958
1959 /* CPT Link training mode */
1960 #define   DP_LINK_TRAIN_PAT_1_CPT       (0 << 8)
1961 #define   DP_LINK_TRAIN_PAT_2_CPT       (1 << 8)
1962 #define   DP_LINK_TRAIN_PAT_IDLE_CPT    (2 << 8)
1963 #define   DP_LINK_TRAIN_OFF_CPT         (3 << 8)
1964 #define   DP_LINK_TRAIN_MASK_CPT        (7 << 8)
1965 #define   DP_LINK_TRAIN_SHIFT_CPT       8
1966
1967 /* Signal voltages. These are mostly controlled by the other end */
1968 #define   DP_VOLTAGE_0_4                (0 << 25)
1969 #define   DP_VOLTAGE_0_6                (1 << 25)
1970 #define   DP_VOLTAGE_0_8                (2 << 25)
1971 #define   DP_VOLTAGE_1_2                (3 << 25)
1972 #define   DP_VOLTAGE_MASK               (7 << 25)
1973 #define   DP_VOLTAGE_SHIFT              25
1974
1975 /* Signal pre-emphasis levels, like voltages, the other end tells us what
1976  * they want
1977  */
1978 #define   DP_PRE_EMPHASIS_0             (0 << 22)
1979 #define   DP_PRE_EMPHASIS_3_5           (1 << 22)
1980 #define   DP_PRE_EMPHASIS_6             (2 << 22)
1981 #define   DP_PRE_EMPHASIS_9_5           (3 << 22)
1982 #define   DP_PRE_EMPHASIS_MASK          (7 << 22)
1983 #define   DP_PRE_EMPHASIS_SHIFT         22
1984
1985 /* How many wires to use. I guess 3 was too hard */
1986 #define   DP_PORT_WIDTH_1               (0 << 19)
1987 #define   DP_PORT_WIDTH_2               (1 << 19)
1988 #define   DP_PORT_WIDTH_4               (3 << 19)
1989 #define   DP_PORT_WIDTH_MASK            (7 << 19)
1990
1991 /* Mystic DPCD version 1.1 special mode */
1992 #define   DP_ENHANCED_FRAMING           (1 << 18)
1993
1994 /* eDP */
1995 #define   DP_PLL_FREQ_270MHZ            (0 << 16)
1996 #define   DP_PLL_FREQ_160MHZ            (1 << 16)
1997 #define   DP_PLL_FREQ_MASK              (3 << 16)
1998
1999 /** locked once port is enabled */
2000 #define   DP_PORT_REVERSAL              (1 << 15)
2001
2002 /* eDP */
2003 #define   DP_PLL_ENABLE                 (1 << 14)
2004
2005 /** sends the clock on lane 15 of the PEG for debug */
2006 #define   DP_CLOCK_OUTPUT_ENABLE        (1 << 13)
2007
2008 #define   DP_SCRAMBLING_DISABLE         (1 << 12)
2009 #define   DP_SCRAMBLING_DISABLE_IRONLAKE        (1 << 7)
2010
2011 /** limit RGB values to avoid confusing TVs */
2012 #define   DP_COLOR_RANGE_16_235         (1 << 8)
2013
2014 /** Turn on the audio link */
2015 #define   DP_AUDIO_OUTPUT_ENABLE        (1 << 6)
2016
2017 /** vs and hs sync polarity */
2018 #define   DP_SYNC_VS_HIGH               (1 << 4)
2019 #define   DP_SYNC_HS_HIGH               (1 << 3)
2020
2021 /** A fantasy */
2022 #define   DP_DETECTED                   (1 << 2)
2023
2024 /** The aux channel provides a way to talk to the
2025  * signal sink for DDC etc. Max packet size supported
2026  * is 20 bytes in each direction, hence the 5 fixed
2027  * data registers
2028  */
2029 #define DPA_AUX_CH_CTL                  0x64010
2030 #define DPA_AUX_CH_DATA1                0x64014
2031 #define DPA_AUX_CH_DATA2                0x64018
2032 #define DPA_AUX_CH_DATA3                0x6401c
2033 #define DPA_AUX_CH_DATA4                0x64020
2034 #define DPA_AUX_CH_DATA5                0x64024
2035
2036 #define DPB_AUX_CH_CTL                  0x64110
2037 #define DPB_AUX_CH_DATA1                0x64114
2038 #define DPB_AUX_CH_DATA2                0x64118
2039 #define DPB_AUX_CH_DATA3                0x6411c
2040 #define DPB_AUX_CH_DATA4                0x64120
2041 #define DPB_AUX_CH_DATA5                0x64124
2042
2043 #define DPC_AUX_CH_CTL                  0x64210
2044 #define DPC_AUX_CH_DATA1                0x64214
2045 #define DPC_AUX_CH_DATA2                0x64218
2046 #define DPC_AUX_CH_DATA3                0x6421c
2047 #define DPC_AUX_CH_DATA4                0x64220
2048 #define DPC_AUX_CH_DATA5                0x64224
2049
2050 #define DPD_AUX_CH_CTL                  0x64310
2051 #define DPD_AUX_CH_DATA1                0x64314
2052 #define DPD_AUX_CH_DATA2                0x64318
2053 #define DPD_AUX_CH_DATA3                0x6431c
2054 #define DPD_AUX_CH_DATA4                0x64320
2055 #define DPD_AUX_CH_DATA5                0x64324
2056
2057 #define   DP_AUX_CH_CTL_SEND_BUSY           (1 << 31)
2058 #define   DP_AUX_CH_CTL_DONE                (1 << 30)
2059 #define   DP_AUX_CH_CTL_INTERRUPT           (1 << 29)
2060 #define   DP_AUX_CH_CTL_TIME_OUT_ERROR      (1 << 28)
2061 #define   DP_AUX_CH_CTL_TIME_OUT_400us      (0 << 26)
2062 #define   DP_AUX_CH_CTL_TIME_OUT_600us      (1 << 26)
2063 #define   DP_AUX_CH_CTL_TIME_OUT_800us      (2 << 26)
2064 #define   DP_AUX_CH_CTL_TIME_OUT_1600us     (3 << 26)
2065 #define   DP_AUX_CH_CTL_TIME_OUT_MASK       (3 << 26)
2066 #define   DP_AUX_CH_CTL_RECEIVE_ERROR       (1 << 25)
2067 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_MASK    (0x1f << 20)
2068 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_SHIFT   20
2069 #define   DP_AUX_CH_CTL_PRECHARGE_2US_MASK   (0xf << 16)
2070 #define   DP_AUX_CH_CTL_PRECHARGE_2US_SHIFT  16
2071 #define   DP_AUX_CH_CTL_AUX_AKSV_SELECT     (1 << 15)
2072 #define   DP_AUX_CH_CTL_MANCHESTER_TEST     (1 << 14)
2073 #define   DP_AUX_CH_CTL_SYNC_TEST           (1 << 13)
2074 #define   DP_AUX_CH_CTL_DEGLITCH_TEST       (1 << 12)
2075 #define   DP_AUX_CH_CTL_PRECHARGE_TEST      (1 << 11)
2076 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_MASK    (0x7ff)
2077 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_SHIFT   0
2078
2079 /*
2080  * Computing GMCH M and N values for the Display Port link
2081  *
2082  * GMCH M/N = dot clock * bytes per pixel / ls_clk * # of lanes
2083  *
2084  * ls_clk (we assume) is the DP link clock (1.62 or 2.7 GHz)
2085  *
2086  * The GMCH value is used internally
2087  *
2088  * bytes_per_pixel is the number of bytes coming out of the plane,
2089  * which is after the LUTs, so we want the bytes for our color format.
2090  * For our current usage, this is always 3, one byte for R, G and B.
2091  */
2092 #define PIPEA_GMCH_DATA_M                       0x70050
2093 #define PIPEB_GMCH_DATA_M                       0x71050
2094
2095 /* Transfer unit size for display port - 1, default is 0x3f (for TU size 64) */
2096 #define   PIPE_GMCH_DATA_M_TU_SIZE_MASK         (0x3f << 25)
2097 #define   PIPE_GMCH_DATA_M_TU_SIZE_SHIFT        25
2098
2099 #define   PIPE_GMCH_DATA_M_MASK                 (0xffffff)
2100
2101 #define PIPEA_GMCH_DATA_N                       0x70054
2102 #define PIPEB_GMCH_DATA_N                       0x71054
2103 #define   PIPE_GMCH_DATA_N_MASK                 (0xffffff)
2104
2105 /*
2106  * Computing Link M and N values for the Display Port link
2107  *
2108  * Link M / N = pixel_clock / ls_clk
2109  *
2110  * (the DP spec calls pixel_clock the 'strm_clk')
2111  *
2112  * The Link value is transmitted in the Main Stream
2113  * Attributes and VB-ID.
2114  */
2115
2116 #define PIPEA_DP_LINK_M                         0x70060
2117 #define PIPEB_DP_LINK_M                         0x71060
2118 #define   PIPEA_DP_LINK_M_MASK                  (0xffffff)
2119
2120 #define PIPEA_DP_LINK_N                         0x70064
2121 #define PIPEB_DP_LINK_N                         0x71064
2122 #define   PIPEA_DP_LINK_N_MASK                  (0xffffff)
2123
2124 /* Display & cursor control */
2125
2126 /* Pipe A */
2127 #define PIPEADSL                0x70000
2128 #define   DSL_LINEMASK          0x00000fff
2129 #define PIPEACONF               0x70008
2130 #define   PIPECONF_ENABLE       (1<<31)
2131 #define   PIPECONF_DISABLE      0
2132 #define   PIPECONF_DOUBLE_WIDE  (1<<30)
2133 #define   I965_PIPECONF_ACTIVE  (1<<30)
2134 #define   PIPECONF_SINGLE_WIDE  0
2135 #define   PIPECONF_PIPE_UNLOCKED 0
2136 #define   PIPECONF_PIPE_LOCKED  (1<<25)
2137 #define   PIPECONF_PALETTE      0
2138 #define   PIPECONF_GAMMA                (1<<24)
2139 #define   PIPECONF_FORCE_BORDER (1<<25)
2140 #define   PIPECONF_PROGRESSIVE  (0 << 21)
2141 #define   PIPECONF_INTERLACE_W_FIELD_INDICATION (6 << 21)
2142 #define   PIPECONF_INTERLACE_FIELD_0_ONLY               (7 << 21)
2143 #define   PIPECONF_CXSR_DOWNCLOCK       (1<<16)
2144 #define   PIPECONF_BPP_MASK     (0x000000e0)
2145 #define   PIPECONF_BPP_8        (0<<5)
2146 #define   PIPECONF_BPP_10       (1<<5)
2147 #define   PIPECONF_BPP_6        (2<<5)
2148 #define   PIPECONF_BPP_12       (3<<5)
2149 #define   PIPECONF_DITHER_EN    (1<<4)
2150 #define   PIPECONF_DITHER_TYPE_MASK (0x0000000c)
2151 #define   PIPECONF_DITHER_TYPE_SP (0<<2)
2152 #define   PIPECONF_DITHER_TYPE_ST1 (1<<2)
2153 #define   PIPECONF_DITHER_TYPE_ST2 (2<<2)
2154 #define   PIPECONF_DITHER_TYPE_TEMP (3<<2)
2155 #define PIPEASTAT               0x70024
2156 #define   PIPE_FIFO_UNDERRUN_STATUS             (1UL<<31)
2157 #define   PIPE_CRC_ERROR_ENABLE                 (1UL<<29)
2158 #define   PIPE_CRC_DONE_ENABLE                  (1UL<<28)
2159 #define   PIPE_GMBUS_EVENT_ENABLE               (1UL<<27)
2160 #define   PIPE_HOTPLUG_INTERRUPT_ENABLE         (1UL<<26)
2161 #define   PIPE_VSYNC_INTERRUPT_ENABLE           (1UL<<25)
2162 #define   PIPE_DISPLAY_LINE_COMPARE_ENABLE      (1UL<<24)
2163 #define   PIPE_DPST_EVENT_ENABLE                (1UL<<23)
2164 #define   PIPE_LEGACY_BLC_EVENT_ENABLE          (1UL<<22)
2165 #define   PIPE_ODD_FIELD_INTERRUPT_ENABLE       (1UL<<21)
2166 #define   PIPE_EVEN_FIELD_INTERRUPT_ENABLE      (1UL<<20)
2167 #define   PIPE_HOTPLUG_TV_INTERRUPT_ENABLE      (1UL<<18) /* pre-965 */
2168 #define   PIPE_START_VBLANK_INTERRUPT_ENABLE    (1UL<<18) /* 965 or later */
2169 #define   PIPE_VBLANK_INTERRUPT_ENABLE          (1UL<<17)
2170 #define   PIPE_OVERLAY_UPDATED_ENABLE           (1UL<<16)
2171 #define   PIPE_CRC_ERROR_INTERRUPT_STATUS       (1UL<<13)
2172 #define   PIPE_CRC_DONE_INTERRUPT_STATUS        (1UL<<12)
2173 #define   PIPE_GMBUS_INTERRUPT_STATUS           (1UL<<11)
2174 #define   PIPE_HOTPLUG_INTERRUPT_STATUS         (1UL<<10)
2175 #define   PIPE_VSYNC_INTERRUPT_STATUS           (1UL<<9)
2176 #define   PIPE_DISPLAY_LINE_COMPARE_STATUS      (1UL<<8)
2177 #define   PIPE_DPST_EVENT_STATUS                (1UL<<7)
2178 #define   PIPE_LEGACY_BLC_EVENT_STATUS          (1UL<<6)
2179 #define   PIPE_ODD_FIELD_INTERRUPT_STATUS       (1UL<<5)
2180 #define   PIPE_EVEN_FIELD_INTERRUPT_STATUS      (1UL<<4)
2181 #define   PIPE_HOTPLUG_TV_INTERRUPT_STATUS      (1UL<<2) /* pre-965 */
2182 #define   PIPE_START_VBLANK_INTERRUPT_STATUS    (1UL<<2) /* 965 or later */
2183 #define   PIPE_VBLANK_INTERRUPT_STATUS          (1UL<<1)
2184 #define   PIPE_OVERLAY_UPDATED_STATUS           (1UL<<0)
2185 #define   PIPE_BPC_MASK                         (7 << 5) /* Ironlake */
2186 #define   PIPE_8BPC                             (0 << 5)
2187 #define   PIPE_10BPC                            (1 << 5)
2188 #define   PIPE_6BPC                             (2 << 5)
2189 #define   PIPE_12BPC                            (3 << 5)
2190
2191 #define PIPECONF(pipe) _PIPE(pipe, PIPEACONF, PIPEBCONF)
2192 #define PIPEDSL(pipe)  _PIPE(pipe, PIPEADSL, PIPEBDSL)
2193
2194 #define DSPARB                  0x70030
2195 #define   DSPARB_CSTART_MASK    (0x7f << 7)
2196 #define   DSPARB_CSTART_SHIFT   7
2197 #define   DSPARB_BSTART_MASK    (0x7f)
2198 #define   DSPARB_BSTART_SHIFT   0
2199 #define   DSPARB_BEND_SHIFT     9 /* on 855 */
2200 #define   DSPARB_AEND_SHIFT     0
2201
2202 #define DSPFW1                  0x70034
2203 #define   DSPFW_SR_SHIFT        23
2204 #define   DSPFW_SR_MASK         (0x1ff<<23)
2205 #define   DSPFW_CURSORB_SHIFT   16
2206 #define   DSPFW_CURSORB_MASK    (0x3f<<16)
2207 #define   DSPFW_PLANEB_SHIFT    8
2208 #define   DSPFW_PLANEB_MASK     (0x7f<<8)
2209 #define   DSPFW_PLANEA_MASK     (0x7f)
2210 #define DSPFW2                  0x70038
2211 #define   DSPFW_CURSORA_MASK    0x00003f00
2212 #define   DSPFW_CURSORA_SHIFT   8
2213 #define   DSPFW_PLANEC_MASK     (0x7f)
2214 #define DSPFW3                  0x7003c
2215 #define   DSPFW_HPLL_SR_EN      (1<<31)
2216 #define   DSPFW_CURSOR_SR_SHIFT 24
2217 #define   PINEVIEW_SELF_REFRESH_EN      (1<<30)
2218 #define   DSPFW_CURSOR_SR_MASK          (0x3f<<24)
2219 #define   DSPFW_HPLL_CURSOR_SHIFT       16
2220 #define   DSPFW_HPLL_CURSOR_MASK        (0x3f<<16)
2221 #define   DSPFW_HPLL_SR_MASK            (0x1ff)
2222
2223 /* FIFO watermark sizes etc */
2224 #define G4X_FIFO_LINE_SIZE      64
2225 #define I915_FIFO_LINE_SIZE     64
2226 #define I830_FIFO_LINE_SIZE     32
2227
2228 #define G4X_FIFO_SIZE           127
2229 #define I965_FIFO_SIZE          512
2230 #define I945_FIFO_SIZE          127
2231 #define I915_FIFO_SIZE          95
2232 #define I855GM_FIFO_SIZE        127 /* In cachelines */
2233 #define I830_FIFO_SIZE          95
2234
2235 #define G4X_MAX_WM              0x3f
2236 #define I915_MAX_WM             0x3f
2237
2238 #define PINEVIEW_DISPLAY_FIFO   512 /* in 64byte unit */
2239 #define PINEVIEW_FIFO_LINE_SIZE 64
2240 #define PINEVIEW_MAX_WM         0x1ff
2241 #define PINEVIEW_DFT_WM         0x3f
2242 #define PINEVIEW_DFT_HPLLOFF_WM 0
2243 #define PINEVIEW_GUARD_WM               10
2244 #define PINEVIEW_CURSOR_FIFO            64
2245 #define PINEVIEW_CURSOR_MAX_WM  0x3f
2246 #define PINEVIEW_CURSOR_DFT_WM  0
2247 #define PINEVIEW_CURSOR_GUARD_WM        5
2248
2249 #define I965_CURSOR_FIFO        64
2250 #define I965_CURSOR_MAX_WM      32
2251 #define I965_CURSOR_DFT_WM      8
2252
2253 /* define the Watermark register on Ironlake */
2254 #define WM0_PIPEA_ILK           0x45100
2255 #define  WM0_PIPE_PLANE_MASK    (0x7f<<16)
2256 #define  WM0_PIPE_PLANE_SHIFT   16
2257 #define  WM0_PIPE_SPRITE_MASK   (0x3f<<8)
2258 #define  WM0_PIPE_SPRITE_SHIFT  8
2259 #define  WM0_PIPE_CURSOR_MASK   (0x1f)
2260
2261 #define WM0_PIPEB_ILK           0x45104
2262 #define WM1_LP_ILK              0x45108
2263 #define  WM1_LP_SR_EN           (1<<31)
2264 #define  WM1_LP_LATENCY_SHIFT   24
2265 #define  WM1_LP_LATENCY_MASK    (0x7f<<24)
2266 #define  WM1_LP_FBC_MASK        (0xf<<20)
2267 #define  WM1_LP_FBC_SHIFT       20
2268 #define  WM1_LP_SR_MASK         (0x1ff<<8)
2269 #define  WM1_LP_SR_SHIFT        8
2270 #define  WM1_LP_CURSOR_MASK     (0x3f)
2271 #define WM2_LP_ILK              0x4510c
2272 #define  WM2_LP_EN              (1<<31)
2273 #define WM3_LP_ILK              0x45110
2274 #define  WM3_LP_EN              (1<<31)
2275 #define WM1S_LP_ILK             0x45120
2276 #define  WM1S_LP_EN             (1<<31)
2277
2278 /* Memory latency timer register */
2279 #define MLTR_ILK                0x11222
2280 /* the unit of memory self-refresh latency time is 0.5us */
2281 #define  ILK_SRLT_MASK          0x3f
2282
2283 /* define the fifo size on Ironlake */
2284 #define ILK_DISPLAY_FIFO        128
2285 #define ILK_DISPLAY_MAXWM       64
2286 #define ILK_DISPLAY_DFTWM       8
2287 #define ILK_CURSOR_FIFO         32
2288 #define ILK_CURSOR_MAXWM        16
2289 #define ILK_CURSOR_DFTWM        8
2290
2291 #define ILK_DISPLAY_SR_FIFO     512
2292 #define ILK_DISPLAY_MAX_SRWM    0x1ff
2293 #define ILK_DISPLAY_DFT_SRWM    0x3f
2294 #define ILK_CURSOR_SR_FIFO      64
2295 #define ILK_CURSOR_MAX_SRWM     0x3f
2296 #define ILK_CURSOR_DFT_SRWM     8
2297
2298 #define ILK_FIFO_LINE_SIZE      64
2299
2300 /*
2301  * The two pipe frame counter registers are not synchronized, so
2302  * reading a stable value is somewhat tricky. The following code
2303  * should work:
2304  *
2305  *  do {
2306  *    high1 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
2307  *             PIPE_FRAME_HIGH_SHIFT;
2308  *    low1 =  ((INREG(PIPEAFRAMEPIXEL) & PIPE_FRAME_LOW_MASK) >>
2309  *             PIPE_FRAME_LOW_SHIFT);
2310  *    high2 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
2311  *             PIPE_FRAME_HIGH_SHIFT);
2312  *  } while (high1 != high2);
2313  *  frame = (high1 << 8) | low1;
2314  */
2315 #define PIPEAFRAMEHIGH          0x70040
2316 #define   PIPE_FRAME_HIGH_MASK    0x0000ffff
2317 #define   PIPE_FRAME_HIGH_SHIFT   0
2318 #define PIPEAFRAMEPIXEL         0x70044
2319 #define   PIPE_FRAME_LOW_MASK     0xff000000
2320 #define   PIPE_FRAME_LOW_SHIFT    24
2321 #define   PIPE_PIXEL_MASK         0x00ffffff
2322 #define   PIPE_PIXEL_SHIFT        0
2323 /* GM45+ just has to be different */
2324 #define PIPEA_FRMCOUNT_GM45     0x70040
2325 #define PIPEA_FLIPCOUNT_GM45    0x70044
2326
2327 /* Cursor A & B regs */
2328 #define CURACNTR                0x70080
2329 /* Old style CUR*CNTR flags (desktop 8xx) */
2330 #define   CURSOR_ENABLE         0x80000000
2331 #define   CURSOR_GAMMA_ENABLE   0x40000000
2332 #define   CURSOR_STRIDE_MASK    0x30000000
2333 #define   CURSOR_FORMAT_SHIFT   24
2334 #define   CURSOR_FORMAT_MASK    (0x07 << CURSOR_FORMAT_SHIFT)
2335 #define   CURSOR_FORMAT_2C      (0x00 << CURSOR_FORMAT_SHIFT)
2336 #define   CURSOR_FORMAT_3C      (0x01 << CURSOR_FORMAT_SHIFT)
2337 #define   CURSOR_FORMAT_4C      (0x02 << CURSOR_FORMAT_SHIFT)
2338 #define   CURSOR_FORMAT_ARGB    (0x04 << CURSOR_FORMAT_SHIFT)
2339 #define   CURSOR_FORMAT_XRGB    (0x05 << CURSOR_FORMAT_SHIFT)
2340 /* New style CUR*CNTR flags */
2341 #define   CURSOR_MODE           0x27
2342 #define   CURSOR_MODE_DISABLE   0x00
2343 #define   CURSOR_MODE_64_32B_AX 0x07
2344 #define   CURSOR_MODE_64_ARGB_AX ((1 << 5) | CURSOR_MODE_64_32B_AX)
2345 #define   MCURSOR_PIPE_SELECT   (1 << 28)
2346 #define   MCURSOR_PIPE_A        0x00
2347 #define   MCURSOR_PIPE_B        (1 << 28)
2348 #define   MCURSOR_GAMMA_ENABLE  (1 << 26)
2349 #define CURABASE                0x70084
2350 #define CURAPOS                 0x70088
2351 #define   CURSOR_POS_MASK       0x007FF
2352 #define   CURSOR_POS_SIGN       0x8000
2353 #define   CURSOR_X_SHIFT        0
2354 #define   CURSOR_Y_SHIFT        16
2355 #define CURSIZE                 0x700a0
2356 #define CURBCNTR                0x700c0
2357 #define CURBBASE                0x700c4
2358 #define CURBPOS                 0x700c8
2359
2360 /* Display A control */
2361 #define DSPACNTR                0x70180
2362 #define   DISPLAY_PLANE_ENABLE                  (1<<31)
2363 #define   DISPLAY_PLANE_DISABLE                 0
2364 #define   DISPPLANE_GAMMA_ENABLE                (1<<30)
2365 #define   DISPPLANE_GAMMA_DISABLE               0
2366 #define   DISPPLANE_PIXFORMAT_MASK              (0xf<<26)
2367 #define   DISPPLANE_8BPP                        (0x2<<26)
2368 #define   DISPPLANE_15_16BPP                    (0x4<<26)
2369 #define   DISPPLANE_16BPP                       (0x5<<26)
2370 #define   DISPPLANE_32BPP_NO_ALPHA              (0x6<<26)
2371 #define   DISPPLANE_32BPP                       (0x7<<26)
2372 #define   DISPPLANE_32BPP_30BIT_NO_ALPHA        (0xa<<26)
2373 #define   DISPPLANE_STEREO_ENABLE               (1<<25)
2374 #define   DISPPLANE_STEREO_DISABLE              0
2375 #define   DISPPLANE_SEL_PIPE_MASK               (1<<24)
2376 #define   DISPPLANE_SEL_PIPE_A                  0
2377 #define   DISPPLANE_SEL_PIPE_B                  (1<<24)
2378 #define   DISPPLANE_SRC_KEY_ENABLE              (1<<22)
2379 #define   DISPPLANE_SRC_KEY_DISABLE             0
2380 #define   DISPPLANE_LINE_DOUBLE                 (1<<20)
2381 #define   DISPPLANE_NO_LINE_DOUBLE              0
2382 #define   DISPPLANE_STEREO_POLARITY_FIRST       0
2383 #define   DISPPLANE_STEREO_POLARITY_SECOND      (1<<18)
2384 #define   DISPPLANE_TRICKLE_FEED_DISABLE        (1<<14) /* Ironlake */
2385 #define   DISPPLANE_TILED                       (1<<10)
2386 #define DSPAADDR                0x70184
2387 #define DSPASTRIDE              0x70188
2388 #define DSPAPOS                 0x7018C /* reserved */
2389 #define DSPASIZE                0x70190
2390 #define DSPASURF                0x7019C /* 965+ only */
2391 #define DSPATILEOFF             0x701A4 /* 965+ only */
2392
2393 #define DSPCNTR(plane) _PIPE(plane, DSPACNTR, DSPBCNTR)
2394 #define DSPADDR(plane) _PIPE(plane, DSPAADDR, DSPBADDR)
2395 #define DSPSTRIDE(plane) _PIPE(plane, DSPASTRIDE, DSPBSTRIDE)
2396 #define DSPPOS(plane) _PIPE(plane, DSPAPOS, DSPBPOS)
2397 #define DSPSIZE(plane) _PIPE(plane, DSPASIZE, DSPBSIZE)
2398 #define DSPSURF(plane) _PIPE(plane, DSPASURF, DSPBSURF)
2399 #define DSPTILEOFF(plane) _PIPE(plane, DSPATILEOFF, DSPBTILEOFF)
2400
2401 /* VBIOS flags */
2402 #define SWF00                   0x71410
2403 #define SWF01                   0x71414
2404 #define SWF02                   0x71418
2405 #define SWF03                   0x7141c
2406 #define SWF04                   0x71420
2407 #define SWF05                   0x71424
2408 #define SWF06                   0x71428
2409 #define SWF10                   0x70410
2410 #define SWF11                   0x70414
2411 #define SWF14                   0x71420
2412 #define SWF30                   0x72414
2413 #define SWF31                   0x72418
2414 #define SWF32                   0x7241c
2415
2416 /* Pipe B */
2417 #define PIPEBDSL                0x71000
2418 #define PIPEBCONF               0x71008
2419 #define PIPEBSTAT               0x71024
2420 #define PIPEBFRAMEHIGH          0x71040
2421 #define PIPEBFRAMEPIXEL         0x71044
2422 #define PIPEB_FRMCOUNT_GM45     0x71040
2423 #define PIPEB_FLIPCOUNT_GM45    0x71044
2424
2425
2426 /* Display B control */
2427 #define DSPBCNTR                0x71180
2428 #define   DISPPLANE_ALPHA_TRANS_ENABLE          (1<<15)
2429 #define   DISPPLANE_ALPHA_TRANS_DISABLE         0
2430 #define   DISPPLANE_SPRITE_ABOVE_DISPLAY        0
2431 #define   DISPPLANE_SPRITE_ABOVE_OVERLAY        (1)
2432 #define DSPBADDR                0x71184
2433 #define DSPBSTRIDE              0x71188
2434 #define DSPBPOS                 0x7118C
2435 #define DSPBSIZE                0x71190
2436 #define DSPBSURF                0x7119C
2437 #define DSPBTILEOFF             0x711A4
2438
2439 /* VBIOS regs */
2440 #define VGACNTRL                0x71400
2441 # define VGA_DISP_DISABLE                       (1 << 31)
2442 # define VGA_2X_MODE                            (1 << 30)
2443 # define VGA_PIPE_B_SELECT                      (1 << 29)
2444
2445 /* Ironlake */
2446
2447 #define CPU_VGACNTRL    0x41000
2448
2449 #define DIGITAL_PORT_HOTPLUG_CNTRL      0x44030
2450 #define  DIGITAL_PORTA_HOTPLUG_ENABLE           (1 << 4)
2451 #define  DIGITAL_PORTA_SHORT_PULSE_2MS          (0 << 2)
2452 #define  DIGITAL_PORTA_SHORT_PULSE_4_5MS        (1 << 2)
2453 #define  DIGITAL_PORTA_SHORT_PULSE_6MS          (2 << 2)
2454 #define  DIGITAL_PORTA_SHORT_PULSE_100MS        (3 << 2)
2455 #define  DIGITAL_PORTA_NO_DETECT                (0 << 0)
2456 #define  DIGITAL_PORTA_LONG_PULSE_DETECT_MASK   (1 << 1)
2457 #define  DIGITAL_PORTA_SHORT_PULSE_DETECT_MASK  (1 << 0)
2458
2459 /* refresh rate hardware control */
2460 #define RR_HW_CTL       0x45300
2461 #define  RR_HW_LOW_POWER_FRAMES_MASK    0xff
2462 #define  RR_HW_HIGH_POWER_FRAMES_MASK   0xff00
2463
2464 #define FDI_PLL_BIOS_0  0x46000
2465 #define  FDI_PLL_FB_CLOCK_MASK  0xff
2466 #define FDI_PLL_BIOS_1  0x46004
2467 #define FDI_PLL_BIOS_2  0x46008
2468 #define DISPLAY_PORT_PLL_BIOS_0         0x4600c
2469 #define DISPLAY_PORT_PLL_BIOS_1         0x46010
2470 #define DISPLAY_PORT_PLL_BIOS_2         0x46014
2471
2472 #define PCH_DSPCLK_GATE_D       0x42020
2473 # define DPFDUNIT_CLOCK_GATE_DISABLE            (1 << 7)
2474 # define DPARBUNIT_CLOCK_GATE_DISABLE           (1 << 5)
2475
2476 #define PCH_3DCGDIS0            0x46020
2477 # define MARIUNIT_CLOCK_GATE_DISABLE            (1 << 18)
2478 # define SVSMUNIT_CLOCK_GATE_DISABLE            (1 << 1)
2479
2480 #define FDI_PLL_FREQ_CTL        0x46030
2481 #define  FDI_PLL_FREQ_CHANGE_REQUEST    (1<<24)
2482 #define  FDI_PLL_FREQ_LOCK_LIMIT_MASK   0xfff00
2483 #define  FDI_PLL_FREQ_DISABLE_COUNT_LIMIT_MASK  0xff
2484
2485
2486 #define PIPEA_DATA_M1           0x60030
2487 #define  TU_SIZE(x)             (((x)-1) << 25) /* default size 64 */
2488 #define  TU_SIZE_MASK           0x7e000000
2489 #define  PIPE_DATA_M1_OFFSET    0
2490 #define PIPEA_DATA_N1           0x60034
2491 #define  PIPE_DATA_N1_OFFSET    0
2492
2493 #define PIPEA_DATA_M2           0x60038
2494 #define  PIPE_DATA_M2_OFFSET    0
2495 #define PIPEA_DATA_N2           0x6003c
2496 #define  PIPE_DATA_N2_OFFSET    0
2497
2498 #define PIPEA_LINK_M1           0x60040
2499 #define  PIPE_LINK_M1_OFFSET    0
2500 #define PIPEA_LINK_N1           0x60044
2501 #define  PIPE_LINK_N1_OFFSET    0
2502
2503 #define PIPEA_LINK_M2           0x60048
2504 #define  PIPE_LINK_M2_OFFSET    0
2505 #define PIPEA_LINK_N2           0x6004c
2506 #define  PIPE_LINK_N2_OFFSET    0
2507
2508 /* PIPEB timing regs are same start from 0x61000 */
2509
2510 #define PIPEB_DATA_M1           0x61030
2511 #define PIPEB_DATA_N1           0x61034
2512
2513 #define PIPEB_DATA_M2           0x61038
2514 #define PIPEB_DATA_N2           0x6103c
2515
2516 #define PIPEB_LINK_M1           0x61040
2517 #define PIPEB_LINK_N1           0x61044
2518
2519 #define PIPEB_LINK_M2           0x61048
2520 #define PIPEB_LINK_N2           0x6104c
2521
2522 #define PIPE_DATA_M1(pipe) _PIPE(pipe, PIPEA_DATA_M1, PIPEB_DATA_M1)
2523 #define PIPE_DATA_N1(pipe) _PIPE(pipe, PIPEA_DATA_N1, PIPEB_DATA_N1)
2524 #define PIPE_DATA_M2(pipe) _PIPE(pipe, PIPEA_DATA_M2, PIPEB_DATA_M2)
2525 #define PIPE_DATA_N2(pipe) _PIPE(pipe, PIPEA_DATA_N2, PIPEB_DATA_N2)
2526 #define PIPE_LINK_M1(pipe) _PIPE(pipe, PIPEA_LINK_M1, PIPEB_LINK_M1)
2527 #define PIPE_LINK_N1(pipe) _PIPE(pipe, PIPEA_LINK_N1, PIPEB_LINK_N1)
2528 #define PIPE_LINK_M2(pipe) _PIPE(pipe, PIPEA_LINK_M2, PIPEB_LINK_M2)
2529 #define PIPE_LINK_N2(pipe) _PIPE(pipe, PIPEA_LINK_N2, PIPEB_LINK_N2)
2530
2531 /* CPU panel fitter */
2532 #define PFA_CTL_1               0x68080
2533 #define PFB_CTL_1               0x68880
2534 #define  PF_ENABLE              (1<<31)
2535 #define  PF_FILTER_MASK         (3<<23)
2536 #define  PF_FILTER_PROGRAMMED   (0<<23)
2537 #define  PF_FILTER_MED_3x3      (1<<23)
2538 #define  PF_FILTER_EDGE_ENHANCE (2<<23)
2539 #define  PF_FILTER_EDGE_SOFTEN  (3<<23)
2540 #define PFA_WIN_SZ              0x68074
2541 #define PFB_WIN_SZ              0x68874
2542 #define PFA_WIN_POS             0x68070
2543 #define PFB_WIN_POS             0x68870
2544
2545 /* legacy palette */
2546 #define LGC_PALETTE_A           0x4a000
2547 #define LGC_PALETTE_B           0x4a800
2548
2549 /* interrupts */
2550 #define DE_MASTER_IRQ_CONTROL   (1 << 31)
2551 #define DE_SPRITEB_FLIP_DONE    (1 << 29)
2552 #define DE_SPRITEA_FLIP_DONE    (1 << 28)
2553 #define DE_PLANEB_FLIP_DONE     (1 << 27)
2554 #define DE_PLANEA_FLIP_DONE     (1 << 26)
2555 #define DE_PCU_EVENT            (1 << 25)
2556 #define DE_GTT_FAULT            (1 << 24)
2557 #define DE_POISON               (1 << 23)
2558 #define DE_PERFORM_COUNTER      (1 << 22)
2559 #define DE_PCH_EVENT            (1 << 21)
2560 #define DE_AUX_CHANNEL_A        (1 << 20)
2561 #define DE_DP_A_HOTPLUG         (1 << 19)
2562 #define DE_GSE                  (1 << 18)
2563 #define DE_PIPEB_VBLANK         (1 << 15)
2564 #define DE_PIPEB_EVEN_FIELD     (1 << 14)
2565 #define DE_PIPEB_ODD_FIELD      (1 << 13)
2566 #define DE_PIPEB_LINE_COMPARE   (1 << 12)
2567 #define DE_PIPEB_VSYNC          (1 << 11)
2568 #define DE_PIPEB_FIFO_UNDERRUN  (1 << 8)
2569 #define DE_PIPEA_VBLANK         (1 << 7)
2570 #define DE_PIPEA_EVEN_FIELD     (1 << 6)
2571 #define DE_PIPEA_ODD_FIELD      (1 << 5)
2572 #define DE_PIPEA_LINE_COMPARE   (1 << 4)
2573 #define DE_PIPEA_VSYNC          (1 << 3)
2574 #define DE_PIPEA_FIFO_UNDERRUN  (1 << 0)
2575
2576 #define DEISR   0x44000
2577 #define DEIMR   0x44004
2578 #define DEIIR   0x44008
2579 #define DEIER   0x4400c
2580
2581 /* GT interrupt */
2582 #define GT_PIPE_NOTIFY          (1 << 4)
2583 #define GT_SYNC_STATUS          (1 << 2)
2584 #define GT_USER_INTERRUPT       (1 << 0)
2585 #define GT_BSD_USER_INTERRUPT   (1 << 5)
2586 #define GT_GEN6_BSD_USER_INTERRUPT      (1 << 12)
2587 #define GT_BLT_USER_INTERRUPT   (1 << 22)
2588
2589 #define GTISR   0x44010
2590 #define GTIMR   0x44014
2591 #define GTIIR   0x44018
2592 #define GTIER   0x4401c
2593
2594 #define ILK_DISPLAY_CHICKEN2    0x42004
2595 #define  ILK_DPARB_GATE (1<<22)
2596 #define  ILK_VSDPFD_FULL        (1<<21)
2597 #define ILK_DSPCLK_GATE         0x42020
2598 #define  ILK_DPARB_CLK_GATE     (1<<5)
2599 /* According to spec this bit 7/8/9 of 0x42020 should be set to enable FBC */
2600 #define   ILK_CLK_FBC           (1<<7)
2601 #define   ILK_DPFC_DIS1         (1<<8)
2602 #define   ILK_DPFC_DIS2         (1<<9)
2603
2604 #define DISP_ARB_CTL    0x45000
2605 #define  DISP_TILE_SURFACE_SWIZZLING    (1<<13)
2606 #define  DISP_FBC_WM_DIS                (1<<15)
2607
2608 /* PCH */
2609
2610 /* south display engine interrupt */
2611 #define SDE_CRT_HOTPLUG         (1 << 11)
2612 #define SDE_PORTD_HOTPLUG       (1 << 10)
2613 #define SDE_PORTC_HOTPLUG       (1 << 9)
2614 #define SDE_PORTB_HOTPLUG       (1 << 8)
2615 #define SDE_SDVOB_HOTPLUG       (1 << 6)
2616 #define SDE_HOTPLUG_MASK        (0xf << 8)
2617 /* CPT */
2618 #define SDE_CRT_HOTPLUG_CPT     (1 << 19)
2619 #define SDE_PORTD_HOTPLUG_CPT   (1 << 23)
2620 #define SDE_PORTC_HOTPLUG_CPT   (1 << 22)
2621 #define SDE_PORTB_HOTPLUG_CPT   (1 << 21)
2622 #define SDE_HOTPLUG_MASK_CPT    (SDE_CRT_HOTPLUG_CPT |          \
2623                                  SDE_PORTD_HOTPLUG_CPT |        \
2624                                  SDE_PORTC_HOTPLUG_CPT |        \
2625                                  SDE_PORTB_HOTPLUG_CPT)
2626
2627 #define SDEISR  0xc4000
2628 #define SDEIMR  0xc4004
2629 #define SDEIIR  0xc4008
2630 #define SDEIER  0xc400c
2631
2632 /* digital port hotplug */
2633 #define PCH_PORT_HOTPLUG        0xc4030
2634 #define PORTD_HOTPLUG_ENABLE            (1 << 20)
2635 #define PORTD_PULSE_DURATION_2ms        (0)
2636 #define PORTD_PULSE_DURATION_4_5ms      (1 << 18)
2637 #define PORTD_PULSE_DURATION_6ms        (2 << 18)
2638 #define PORTD_PULSE_DURATION_100ms      (3 << 18)
2639 #define PORTD_HOTPLUG_NO_DETECT         (0)
2640 #define PORTD_HOTPLUG_SHORT_DETECT      (1 << 16)
2641 #define PORTD_HOTPLUG_LONG_DETECT       (1 << 17)
2642 #define PORTC_HOTPLUG_ENABLE            (1 << 12)
2643 #define PORTC_PULSE_DURATION_2ms        (0)
2644 #define PORTC_PULSE_DURATION_4_5ms      (1 << 10)
2645 #define PORTC_PULSE_DURATION_6ms        (2 << 10)
2646 #define PORTC_PULSE_DURATION_100ms      (3 << 10)
2647 #define PORTC_HOTPLUG_NO_DETECT         (0)
2648 #define PORTC_HOTPLUG_SHORT_DETECT      (1 << 8)
2649 #define PORTC_HOTPLUG_LONG_DETECT       (1 << 9)
2650 #define PORTB_HOTPLUG_ENABLE            (1 << 4)
2651 #define PORTB_PULSE_DURATION_2ms        (0)
2652 #define PORTB_PULSE_DURATION_4_5ms      (1 << 2)
2653 #define PORTB_PULSE_DURATION_6ms        (2 << 2)
2654 #define PORTB_PULSE_DURATION_100ms      (3 << 2)
2655 #define PORTB_HOTPLUG_NO_DETECT         (0)
2656 #define PORTB_HOTPLUG_SHORT_DETECT      (1 << 0)
2657 #define PORTB_HOTPLUG_LONG_DETECT       (1 << 1)
2658
2659 #define PCH_GPIOA               0xc5010
2660 #define PCH_GPIOB               0xc5014
2661 #define PCH_GPIOC               0xc5018
2662 #define PCH_GPIOD               0xc501c
2663 #define PCH_GPIOE               0xc5020
2664 #define PCH_GPIOF               0xc5024
2665
2666 #define PCH_GMBUS0              0xc5100
2667 #define PCH_GMBUS1              0xc5104
2668 #define PCH_GMBUS2              0xc5108
2669 #define PCH_GMBUS3              0xc510c
2670 #define PCH_GMBUS4              0xc5110
2671 #define PCH_GMBUS5              0xc5120
2672
2673 #define PCH_DPLL_A              0xc6014
2674 #define PCH_DPLL_B              0xc6018
2675 #define PCH_DPLL(pipe) _PIPE(pipe, PCH_DPLL_A, PCH_DPLL_B)
2676
2677 #define PCH_FPA0                0xc6040
2678 #define PCH_FPA1                0xc6044
2679 #define PCH_FPB0                0xc6048
2680 #define PCH_FPB1                0xc604c
2681 #define PCH_FP0(pipe) _PIPE(pipe, PCH_FPA0, PCH_FPB0)
2682 #define PCH_FP1(pipe) _PIPE(pipe, PCH_FPA1, PCH_FPB1)
2683
2684 #define PCH_DPLL_TEST           0xc606c
2685
2686 #define PCH_DREF_CONTROL        0xC6200
2687 #define  DREF_CONTROL_MASK      0x7fc3
2688 #define  DREF_CPU_SOURCE_OUTPUT_DISABLE         (0<<13)
2689 #define  DREF_CPU_SOURCE_OUTPUT_DOWNSPREAD      (2<<13)
2690 #define  DREF_CPU_SOURCE_OUTPUT_NONSPREAD       (3<<13)
2691 #define  DREF_CPU_SOURCE_OUTPUT_MASK            (3<<13)
2692 #define  DREF_SSC_SOURCE_DISABLE                (0<<11)
2693 #define  DREF_SSC_SOURCE_ENABLE                 (2<<11)
2694 #define  DREF_SSC_SOURCE_MASK                   (3<<11)
2695 #define  DREF_NONSPREAD_SOURCE_DISABLE          (0<<9)
2696 #define  DREF_NONSPREAD_CK505_ENABLE            (1<<9)
2697 #define  DREF_NONSPREAD_SOURCE_ENABLE           (2<<9)
2698 #define  DREF_NONSPREAD_SOURCE_MASK             (3<<9)
2699 #define  DREF_SUPERSPREAD_SOURCE_DISABLE        (0<<7)
2700 #define  DREF_SUPERSPREAD_SOURCE_ENABLE         (2<<7)
2701 #define  DREF_SSC4_DOWNSPREAD                   (0<<6)
2702 #define  DREF_SSC4_CENTERSPREAD                 (1<<6)
2703 #define  DREF_SSC1_DISABLE                      (0<<1)
2704 #define  DREF_SSC1_ENABLE                       (1<<1)
2705 #define  DREF_SSC4_DISABLE                      (0)
2706 #define  DREF_SSC4_ENABLE                       (1)
2707
2708 #define PCH_RAWCLK_FREQ         0xc6204
2709 #define  FDL_TP1_TIMER_SHIFT    12
2710 #define  FDL_TP1_TIMER_MASK     (3<<12)
2711 #define  FDL_TP2_TIMER_SHIFT    10
2712 #define  FDL_TP2_TIMER_MASK     (3<<10)
2713 #define  RAWCLK_FREQ_MASK       0x3ff
2714
2715 #define PCH_DPLL_TMR_CFG        0xc6208
2716
2717 #define PCH_SSC4_PARMS          0xc6210
2718 #define PCH_SSC4_AUX_PARMS      0xc6214
2719
2720 #define PCH_DPLL_SEL            0xc7000
2721 #define  TRANSA_DPLL_ENABLE     (1<<3)
2722 #define  TRANSA_DPLLB_SEL       (1<<0)
2723 #define  TRANSA_DPLLA_SEL       0
2724 #define  TRANSB_DPLL_ENABLE     (1<<7)
2725 #define  TRANSB_DPLLB_SEL       (1<<4)
2726 #define  TRANSB_DPLLA_SEL       (0)
2727 #define  TRANSC_DPLL_ENABLE     (1<<11)
2728 #define  TRANSC_DPLLB_SEL       (1<<8)
2729 #define  TRANSC_DPLLA_SEL       (0)
2730
2731 /* transcoder */
2732
2733 #define TRANS_HTOTAL_A          0xe0000
2734 #define  TRANS_HTOTAL_SHIFT     16
2735 #define  TRANS_HACTIVE_SHIFT    0
2736 #define TRANS_HBLANK_A          0xe0004
2737 #define  TRANS_HBLANK_END_SHIFT 16
2738 #define  TRANS_HBLANK_START_SHIFT 0
2739 #define TRANS_HSYNC_A           0xe0008
2740 #define  TRANS_HSYNC_END_SHIFT  16
2741 #define  TRANS_HSYNC_START_SHIFT 0
2742 #define TRANS_VTOTAL_A          0xe000c
2743 #define  TRANS_VTOTAL_SHIFT     16
2744 #define  TRANS_VACTIVE_SHIFT    0
2745 #define TRANS_VBLANK_A          0xe0010
2746 #define  TRANS_VBLANK_END_SHIFT 16
2747 #define  TRANS_VBLANK_START_SHIFT 0
2748 #define TRANS_VSYNC_A           0xe0014
2749 #define  TRANS_VSYNC_END_SHIFT  16
2750 #define  TRANS_VSYNC_START_SHIFT 0
2751
2752 #define TRANSA_DATA_M1          0xe0030
2753 #define TRANSA_DATA_N1          0xe0034
2754 #define TRANSA_DATA_M2          0xe0038
2755 #define TRANSA_DATA_N2          0xe003c
2756 #define TRANSA_DP_LINK_M1       0xe0040
2757 #define TRANSA_DP_LINK_N1       0xe0044
2758 #define TRANSA_DP_LINK_M2       0xe0048
2759 #define TRANSA_DP_LINK_N2       0xe004c
2760
2761 #define TRANS_HTOTAL_B          0xe1000
2762 #define TRANS_HBLANK_B          0xe1004
2763 #define TRANS_HSYNC_B           0xe1008
2764 #define TRANS_VTOTAL_B          0xe100c
2765 #define TRANS_VBLANK_B          0xe1010
2766 #define TRANS_VSYNC_B           0xe1014
2767
2768 #define TRANS_HTOTAL(pipe) _PIPE(pipe, TRANS_HTOTAL_A, TRANS_HTOTAL_B)
2769 #define TRANS_HBLANK(pipe) _PIPE(pipe, TRANS_HBLANK_A, TRANS_HBLANK_B)
2770 #define TRANS_HSYNC(pipe) _PIPE(pipe, TRANS_HSYNC_A, TRANS_HSYNC_B)
2771 #define TRANS_VTOTAL(pipe) _PIPE(pipe, TRANS_VTOTAL_A, TRANS_VTOTAL_B)
2772 #define TRANS_VBLANK(pipe) _PIPE(pipe, TRANS_VBLANK_A, TRANS_VBLANK_B)
2773 #define TRANS_VSYNC(pipe) _PIPE(pipe, TRANS_VSYNC_A, TRANS_VSYNC_B)
2774
2775 #define TRANSB_DATA_M1          0xe1030
2776 #define TRANSB_DATA_N1          0xe1034
2777 #define TRANSB_DATA_M2          0xe1038
2778 #define TRANSB_DATA_N2          0xe103c
2779 #define TRANSB_DP_LINK_M1       0xe1040
2780 #define TRANSB_DP_LINK_N1       0xe1044
2781 #define TRANSB_DP_LINK_M2       0xe1048
2782 #define TRANSB_DP_LINK_N2       0xe104c
2783
2784 #define TRANSACONF              0xf0008
2785 #define TRANSBCONF              0xf1008
2786 #define TRANSCONF(plane) _PIPE(plane, TRANSACONF, TRANSBCONF)
2787 #define  TRANS_DISABLE          (0<<31)
2788 #define  TRANS_ENABLE           (1<<31)
2789 #define  TRANS_STATE_MASK       (1<<30)
2790 #define  TRANS_STATE_DISABLE    (0<<30)
2791 #define  TRANS_STATE_ENABLE     (1<<30)
2792 #define  TRANS_FSYNC_DELAY_HB1  (0<<27)
2793 #define  TRANS_FSYNC_DELAY_HB2  (1<<27)
2794 #define  TRANS_FSYNC_DELAY_HB3  (2<<27)
2795 #define  TRANS_FSYNC_DELAY_HB4  (3<<27)
2796 #define  TRANS_DP_AUDIO_ONLY    (1<<26)
2797 #define  TRANS_DP_VIDEO_AUDIO   (0<<26)
2798 #define  TRANS_PROGRESSIVE      (0<<21)
2799 #define  TRANS_8BPC             (0<<5)
2800 #define  TRANS_10BPC            (1<<5)
2801 #define  TRANS_6BPC             (2<<5)
2802 #define  TRANS_12BPC            (3<<5)
2803
2804 #define FDI_RXA_CHICKEN         0xc200c
2805 #define FDI_RXB_CHICKEN         0xc2010
2806 #define  FDI_RX_PHASE_SYNC_POINTER_ENABLE       (1)
2807 #define FDI_RX_CHICKEN(pipe) _PIPE(pipe, FDI_RXA_CHICKEN, FDI_RXB_CHICKEN)
2808
2809 #define SOUTH_DSPCLK_GATE_D     0xc2020
2810 #define  PCH_DPLSUNIT_CLOCK_GATE_DISABLE (1<<29)
2811
2812 /* CPU: FDI_TX */
2813 #define FDI_TXA_CTL             0x60100
2814 #define FDI_TXB_CTL             0x61100
2815 #define FDI_TX_CTL(pipe) _PIPE(pipe, FDI_TXA_CTL, FDI_TXB_CTL)
2816 #define  FDI_TX_DISABLE         (0<<31)
2817 #define  FDI_TX_ENABLE          (1<<31)
2818 #define  FDI_LINK_TRAIN_PATTERN_1       (0<<28)
2819 #define  FDI_LINK_TRAIN_PATTERN_2       (1<<28)
2820 #define  FDI_LINK_TRAIN_PATTERN_IDLE    (2<<28)
2821 #define  FDI_LINK_TRAIN_NONE            (3<<28)
2822 #define  FDI_LINK_TRAIN_VOLTAGE_0_4V    (0<<25)
2823 #define  FDI_LINK_TRAIN_VOLTAGE_0_6V    (1<<25)
2824 #define  FDI_LINK_TRAIN_VOLTAGE_0_8V    (2<<25)
2825 #define  FDI_LINK_TRAIN_VOLTAGE_1_2V    (3<<25)
2826 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_NONE (0<<22)
2827 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_1_5X (1<<22)
2828 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_2X   (2<<22)
2829 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_3X   (3<<22)
2830 /* ILK always use 400mV 0dB for voltage swing and pre-emphasis level.
2831    SNB has different settings. */
2832 /* SNB A-stepping */
2833 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
2834 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
2835 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
2836 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
2837 /* SNB B-stepping */
2838 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_B         (0x0<<22)
2839 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a<<22)
2840 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39<<22)
2841 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_B         (0x38<<22)
2842 #define  FDI_LINK_TRAIN_VOL_EMP_MASK            (0x3f<<22)
2843 #define  FDI_DP_PORT_WIDTH_X1           (0<<19)
2844 #define  FDI_DP_PORT_WIDTH_X2           (1<<19)
2845 #define  FDI_DP_PORT_WIDTH_X3           (2<<19)
2846 #define  FDI_DP_PORT_WIDTH_X4           (3<<19)
2847 #define  FDI_TX_ENHANCE_FRAME_ENABLE    (1<<18)
2848 /* Ironlake: hardwired to 1 */
2849 #define  FDI_TX_PLL_ENABLE              (1<<14)
2850 /* both Tx and Rx */
2851 #define  FDI_SCRAMBLING_ENABLE          (0<<7)
2852 #define  FDI_SCRAMBLING_DISABLE         (1<<7)
2853
2854 /* FDI_RX, FDI_X is hard-wired to Transcoder_X */
2855 #define FDI_RXA_CTL             0xf000c
2856 #define FDI_RXB_CTL             0xf100c
2857 #define FDI_RX_CTL(pipe) _PIPE(pipe, FDI_RXA_CTL, FDI_RXB_CTL)
2858 #define  FDI_RX_ENABLE          (1<<31)
2859 /* train, dp width same as FDI_TX */
2860 #define  FDI_DP_PORT_WIDTH_X8           (7<<19)
2861 #define  FDI_8BPC                       (0<<16)
2862 #define  FDI_10BPC                      (1<<16)
2863 #define  FDI_6BPC                       (2<<16)
2864 #define  FDI_12BPC                      (3<<16)
2865 #define  FDI_LINK_REVERSE_OVERWRITE     (1<<15)
2866 #define  FDI_DMI_LINK_REVERSE_MASK      (1<<14)
2867 #define  FDI_RX_PLL_ENABLE              (1<<13)
2868 #define  FDI_FS_ERR_CORRECT_ENABLE      (1<<11)
2869 #define  FDI_FE_ERR_CORRECT_ENABLE      (1<<10)
2870 #define  FDI_FS_ERR_REPORT_ENABLE       (1<<9)
2871 #define  FDI_FE_ERR_REPORT_ENABLE       (1<<8)
2872 #define  FDI_RX_ENHANCE_FRAME_ENABLE    (1<<6)
2873 #define  FDI_PCDCLK                     (1<<4)
2874 /* CPT */
2875 #define  FDI_AUTO_TRAINING                      (1<<10)
2876 #define  FDI_LINK_TRAIN_PATTERN_1_CPT           (0<<8)
2877 #define  FDI_LINK_TRAIN_PATTERN_2_CPT           (1<<8)
2878 #define  FDI_LINK_TRAIN_PATTERN_IDLE_CPT        (2<<8)
2879 #define  FDI_LINK_TRAIN_NORMAL_CPT              (3<<8)
2880 #define  FDI_LINK_TRAIN_PATTERN_MASK_CPT        (3<<8)
2881
2882 #define FDI_RXA_MISC            0xf0010
2883 #define FDI_RXB_MISC            0xf1010
2884 #define FDI_RXA_TUSIZE1         0xf0030
2885 #define FDI_RXA_TUSIZE2         0xf0038
2886 #define FDI_RXB_TUSIZE1         0xf1030
2887 #define FDI_RXB_TUSIZE2         0xf1038
2888 #define FDI_RX_MISC(pipe) _PIPE(pipe, FDI_RXA_MISC, FDI_RXB_MISC)
2889 #define FDI_RX_TUSIZE1(pipe) _PIPE(pipe, FDI_RXA_TUSIZE1, FDI_RXB_TUSIZE1)
2890 #define FDI_RX_TUSIZE2(pipe) _PIPE(pipe, FDI_RXA_TUSIZE2, FDI_RXB_TUSIZE2)
2891
2892 /* FDI_RX interrupt register format */
2893 #define FDI_RX_INTER_LANE_ALIGN         (1<<10)
2894 #define FDI_RX_SYMBOL_LOCK              (1<<9) /* train 2 */
2895 #define FDI_RX_BIT_LOCK                 (1<<8) /* train 1 */
2896 #define FDI_RX_TRAIN_PATTERN_2_FAIL     (1<<7)
2897 #define FDI_RX_FS_CODE_ERR              (1<<6)
2898 #define FDI_RX_FE_CODE_ERR              (1<<5)
2899 #define FDI_RX_SYMBOL_ERR_RATE_ABOVE    (1<<4)
2900 #define FDI_RX_HDCP_LINK_FAIL           (1<<3)
2901 #define FDI_RX_PIXEL_FIFO_OVERFLOW      (1<<2)
2902 #define FDI_RX_CROSS_CLOCK_OVERFLOW     (1<<1)
2903 #define FDI_RX_SYMBOL_QUEUE_OVERFLOW    (1<<0)
2904
2905 #define FDI_RXA_IIR             0xf0014
2906 #define FDI_RXA_IMR             0xf0018
2907 #define FDI_RXB_IIR             0xf1014
2908 #define FDI_RXB_IMR             0xf1018
2909 #define FDI_RX_IIR(pipe) _PIPE(pipe, FDI_RXA_IIR, FDI_RXB_IIR)
2910 #define FDI_RX_IMR(pipe) _PIPE(pipe, FDI_RXA_IMR, FDI_RXB_IMR)
2911
2912 #define FDI_PLL_CTL_1           0xfe000
2913 #define FDI_PLL_CTL_2           0xfe004
2914
2915 /* CRT */
2916 #define PCH_ADPA                0xe1100
2917 #define  ADPA_TRANS_SELECT_MASK (1<<30)
2918 #define  ADPA_TRANS_A_SELECT    0
2919 #define  ADPA_TRANS_B_SELECT    (1<<30)
2920 #define  ADPA_CRT_HOTPLUG_MASK  0x03ff0000 /* bit 25-16 */
2921 #define  ADPA_CRT_HOTPLUG_MONITOR_NONE  (0<<24)
2922 #define  ADPA_CRT_HOTPLUG_MONITOR_MASK  (3<<24)
2923 #define  ADPA_CRT_HOTPLUG_MONITOR_COLOR (3<<24)
2924 #define  ADPA_CRT_HOTPLUG_MONITOR_MONO  (2<<24)
2925 #define  ADPA_CRT_HOTPLUG_ENABLE        (1<<23)
2926 #define  ADPA_CRT_HOTPLUG_PERIOD_64     (0<<22)
2927 #define  ADPA_CRT_HOTPLUG_PERIOD_128    (1<<22)
2928 #define  ADPA_CRT_HOTPLUG_WARMUP_5MS    (0<<21)
2929 #define  ADPA_CRT_HOTPLUG_WARMUP_10MS   (1<<21)
2930 #define  ADPA_CRT_HOTPLUG_SAMPLE_2S     (0<<20)
2931 #define  ADPA_CRT_HOTPLUG_SAMPLE_4S     (1<<20)
2932 #define  ADPA_CRT_HOTPLUG_VOLTAGE_40    (0<<18)
2933 #define  ADPA_CRT_HOTPLUG_VOLTAGE_50    (1<<18)
2934 #define  ADPA_CRT_HOTPLUG_VOLTAGE_60    (2<<18)
2935 #define  ADPA_CRT_HOTPLUG_VOLTAGE_70    (3<<18)
2936 #define  ADPA_CRT_HOTPLUG_VOLREF_325MV  (0<<17)
2937 #define  ADPA_CRT_HOTPLUG_VOLREF_475MV  (1<<17)
2938 #define  ADPA_CRT_HOTPLUG_FORCE_TRIGGER (1<<16)
2939
2940 /* or SDVOB */
2941 #define HDMIB   0xe1140
2942 #define  PORT_ENABLE    (1 << 31)
2943 #define  TRANSCODER_A   (0)
2944 #define  TRANSCODER_B   (1 << 30)
2945 #define  COLOR_FORMAT_8bpc      (0)
2946 #define  COLOR_FORMAT_12bpc     (3 << 26)
2947 #define  SDVOB_HOTPLUG_ENABLE   (1 << 23)
2948 #define  SDVO_ENCODING          (0)
2949 #define  TMDS_ENCODING          (2 << 10)
2950 #define  NULL_PACKET_VSYNC_ENABLE       (1 << 9)
2951 /* CPT */
2952 #define  HDMI_MODE_SELECT       (1 << 9)
2953 #define  DVI_MODE_SELECT        (0)
2954 #define  SDVOB_BORDER_ENABLE    (1 << 7)
2955 #define  AUDIO_ENABLE           (1 << 6)
2956 #define  VSYNC_ACTIVE_HIGH      (1 << 4)
2957 #define  HSYNC_ACTIVE_HIGH      (1 << 3)
2958 #define  PORT_DETECTED          (1 << 2)
2959
2960 /* PCH SDVOB multiplex with HDMIB */
2961 #define PCH_SDVOB       HDMIB
2962
2963 #define HDMIC   0xe1150
2964 #define HDMID   0xe1160
2965
2966 #define PCH_LVDS        0xe1180
2967 #define  LVDS_DETECTED  (1 << 1)
2968
2969 #define BLC_PWM_CPU_CTL2        0x48250
2970 #define  PWM_ENABLE             (1 << 31)
2971 #define  PWM_PIPE_A             (0 << 29)
2972 #define  PWM_PIPE_B             (1 << 29)
2973 #define BLC_PWM_CPU_CTL         0x48254
2974
2975 #define BLC_PWM_PCH_CTL1        0xc8250
2976 #define  PWM_PCH_ENABLE         (1 << 31)
2977 #define  PWM_POLARITY_ACTIVE_LOW        (1 << 29)
2978 #define  PWM_POLARITY_ACTIVE_HIGH       (0 << 29)
2979 #define  PWM_POLARITY_ACTIVE_LOW2       (1 << 28)
2980 #define  PWM_POLARITY_ACTIVE_HIGH2      (0 << 28)
2981
2982 #define BLC_PWM_PCH_CTL2        0xc8254
2983
2984 #define PCH_PP_STATUS           0xc7200
2985 #define PCH_PP_CONTROL          0xc7204
2986 #define  PANEL_UNLOCK_REGS      (0xabcd << 16)
2987 #define  EDP_FORCE_VDD          (1 << 3)
2988 #define  EDP_BLC_ENABLE         (1 << 2)
2989 #define  PANEL_POWER_RESET      (1 << 1)
2990 #define  PANEL_POWER_OFF        (0 << 0)
2991 #define  PANEL_POWER_ON         (1 << 0)
2992 #define PCH_PP_ON_DELAYS        0xc7208
2993 #define  EDP_PANEL              (1 << 30)
2994 #define PCH_PP_OFF_DELAYS       0xc720c
2995 #define PCH_PP_DIVISOR          0xc7210
2996
2997 #define PCH_DP_B                0xe4100
2998 #define PCH_DPB_AUX_CH_CTL      0xe4110
2999 #define PCH_DPB_AUX_CH_DATA1    0xe4114
3000 #define PCH_DPB_AUX_CH_DATA2    0xe4118
3001 #define PCH_DPB_AUX_CH_DATA3    0xe411c
3002 #define PCH_DPB_AUX_CH_DATA4    0xe4120
3003 #define PCH_DPB_AUX_CH_DATA5    0xe4124
3004
3005 #define PCH_DP_C                0xe4200
3006 #define PCH_DPC_AUX_CH_CTL      0xe4210
3007 #define PCH_DPC_AUX_CH_DATA1    0xe4214
3008 #define PCH_DPC_AUX_CH_DATA2    0xe4218
3009 #define PCH_DPC_AUX_CH_DATA3    0xe421c
3010 #define PCH_DPC_AUX_CH_DATA4    0xe4220
3011 #define PCH_DPC_AUX_CH_DATA5    0xe4224
3012
3013 #define PCH_DP_D                0xe4300
3014 #define PCH_DPD_AUX_CH_CTL      0xe4310
3015 #define PCH_DPD_AUX_CH_DATA1    0xe4314
3016 #define PCH_DPD_AUX_CH_DATA2    0xe4318
3017 #define PCH_DPD_AUX_CH_DATA3    0xe431c
3018 #define PCH_DPD_AUX_CH_DATA4    0xe4320
3019 #define PCH_DPD_AUX_CH_DATA5    0xe4324
3020
3021 /* CPT */
3022 #define  PORT_TRANS_A_SEL_CPT   0
3023 #define  PORT_TRANS_B_SEL_CPT   (1<<29)
3024 #define  PORT_TRANS_C_SEL_CPT   (2<<29)
3025 #define  PORT_TRANS_SEL_MASK    (3<<29)
3026
3027 #define TRANS_DP_CTL_A          0xe0300
3028 #define TRANS_DP_CTL_B          0xe1300
3029 #define TRANS_DP_CTL_C          0xe2300
3030 #define TRANS_DP_CTL(pipe)      (TRANS_DP_CTL_A + (pipe) * 0x01000)
3031 #define  TRANS_DP_OUTPUT_ENABLE (1<<31)
3032 #define  TRANS_DP_PORT_SEL_B    (0<<29)
3033 #define  TRANS_DP_PORT_SEL_C    (1<<29)
3034 #define  TRANS_DP_PORT_SEL_D    (2<<29)
3035 #define  TRANS_DP_PORT_SEL_MASK (3<<29)
3036 #define  TRANS_DP_AUDIO_ONLY    (1<<26)
3037 #define  TRANS_DP_ENH_FRAMING   (1<<18)
3038 #define  TRANS_DP_8BPC          (0<<9)
3039 #define  TRANS_DP_10BPC         (1<<9)
3040 #define  TRANS_DP_6BPC          (2<<9)
3041 #define  TRANS_DP_12BPC         (3<<9)
3042 #define  TRANS_DP_VSYNC_ACTIVE_HIGH     (1<<4)
3043 #define  TRANS_DP_VSYNC_ACTIVE_LOW      0
3044 #define  TRANS_DP_HSYNC_ACTIVE_HIGH     (1<<3)
3045 #define  TRANS_DP_HSYNC_ACTIVE_LOW      0
3046 #define  TRANS_DP_SYNC_MASK     (3<<3)
3047
3048 /* SNB eDP training params */
3049 /* SNB A-stepping */
3050 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
3051 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
3052 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
3053 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
3054 /* SNB B-stepping */
3055 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_B         (0x0<<22)
3056 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a<<22)
3057 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39<<22)
3058 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_B         (0x38<<22)
3059 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_SNB        (0x3f<<22)
3060
3061 #endif /* _I915_REG_H_ */