Merge branch 'for-3.4/fixes-for-io-cleanup' of git://git.kernel.org/pub/scm/linux...
[linux-flexiantxendom0-3.2.10.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
20         select HAVE_GENERIC_DMA_COHERENT
21         select HAVE_KERNEL_GZIP
22         select HAVE_KERNEL_LZO
23         select HAVE_KERNEL_LZMA
24         select HAVE_IRQ_WORK
25         select HAVE_PERF_EVENTS
26         select PERF_USE_VMALLOC
27         select HAVE_REGS_AND_STACK_ACCESS_API
28         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
29         select HAVE_C_RECORDMCOUNT
30         select HAVE_GENERIC_HARDIRQS
31         select HAVE_SPARSE_IRQ
32         select GENERIC_IRQ_SHOW
33         select CPU_PM if (SUSPEND || CPU_IDLE)
34         select GENERIC_PCI_IOMAP
35         help
36           The ARM series is a line of low-power-consumption RISC chip designs
37           licensed by ARM Ltd and targeted at embedded applications and
38           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
39           manufactured, but legacy ARM-based PC hardware remains popular in
40           Europe.  There is an ARM Linux project with a web page at
41           <http://www.arm.linux.org.uk/>.
42
43 config ARM_HAS_SG_CHAIN
44         bool
45
46 config HAVE_PWM
47         bool
48
49 config MIGHT_HAVE_PCI
50         bool
51
52 config SYS_SUPPORTS_APM_EMULATION
53         bool
54
55 config HAVE_SCHED_CLOCK
56         bool
57
58 config GENERIC_GPIO
59         bool
60
61 config ARCH_USES_GETTIMEOFFSET
62         bool
63         default n
64
65 config GENERIC_CLOCKEVENTS
66         bool
67
68 config GENERIC_CLOCKEVENTS_BROADCAST
69         bool
70         depends on GENERIC_CLOCKEVENTS
71         default y if SMP
72
73 config KTIME_SCALAR
74         bool
75         default y
76
77 config HAVE_TCM
78         bool
79         select GENERIC_ALLOCATOR
80
81 config HAVE_PROC_CPU
82         bool
83
84 config NO_IOPORT
85         bool
86
87 config EISA
88         bool
89         ---help---
90           The Extended Industry Standard Architecture (EISA) bus was
91           developed as an open alternative to the IBM MicroChannel bus.
92
93           The EISA bus provided some of the features of the IBM MicroChannel
94           bus while maintaining backward compatibility with cards made for
95           the older ISA bus.  The EISA bus saw limited use between 1988 and
96           1995 when it was made obsolete by the PCI bus.
97
98           Say Y here if you are building a kernel for an EISA-based machine.
99
100           Otherwise, say N.
101
102 config SBUS
103         bool
104
105 config MCA
106         bool
107         help
108           MicroChannel Architecture is found in some IBM PS/2 machines and
109           laptops.  It is a bus system similar to PCI or ISA. See
110           <file:Documentation/mca.txt> (and especially the web page given
111           there) before attempting to build an MCA bus kernel.
112
113 config STACKTRACE_SUPPORT
114         bool
115         default y
116
117 config HAVE_LATENCYTOP_SUPPORT
118         bool
119         depends on !SMP
120         default y
121
122 config LOCKDEP_SUPPORT
123         bool
124         default y
125
126 config TRACE_IRQFLAGS_SUPPORT
127         bool
128         default y
129
130 config HARDIRQS_SW_RESEND
131         bool
132         default y
133
134 config GENERIC_IRQ_PROBE
135         bool
136         default y
137
138 config GENERIC_LOCKBREAK
139         bool
140         default y
141         depends on SMP && PREEMPT
142
143 config RWSEM_GENERIC_SPINLOCK
144         bool
145         default y
146
147 config RWSEM_XCHGADD_ALGORITHM
148         bool
149
150 config ARCH_HAS_ILOG2_U32
151         bool
152
153 config ARCH_HAS_ILOG2_U64
154         bool
155
156 config ARCH_HAS_CPUFREQ
157         bool
158         help
159           Internal node to signify that the ARCH has CPUFREQ support
160           and that the relevant menu configurations are displayed for
161           it.
162
163 config ARCH_HAS_CPU_IDLE_WAIT
164        def_bool y
165
166 config GENERIC_HWEIGHT
167         bool
168         default y
169
170 config GENERIC_CALIBRATE_DELAY
171         bool
172         default y
173
174 config ARCH_MAY_HAVE_PC_FDC
175         bool
176
177 config ZONE_DMA
178         bool
179
180 config NEED_DMA_MAP_STATE
181        def_bool y
182
183 config ARCH_HAS_DMA_SET_COHERENT_MASK
184         bool
185
186 config GENERIC_ISA_DMA
187         bool
188
189 config FIQ
190         bool
191
192 config NEED_RET_TO_USER
193         bool
194
195 config ARCH_MTD_XIP
196         bool
197
198 config VECTORS_BASE
199         hex
200         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
201         default DRAM_BASE if REMAP_VECTORS_TO_RAM
202         default 0x00000000
203         help
204           The base address of exception vectors.
205
206 config ARM_PATCH_PHYS_VIRT
207         bool "Patch physical to virtual translations at runtime" if EMBEDDED
208         default y
209         depends on !XIP_KERNEL && MMU
210         depends on !ARCH_REALVIEW || !SPARSEMEM
211         help
212           Patch phys-to-virt and virt-to-phys translation functions at
213           boot and module load time according to the position of the
214           kernel in system memory.
215
216           This can only be used with non-XIP MMU kernels where the base
217           of physical memory is at a 16MB boundary.
218
219           Only disable this option if you know that you do not require
220           this feature (eg, building a kernel for a single machine) and
221           you need to shrink the kernel to the minimal size.
222
223 config NEED_MACH_IO_H
224         bool
225         help
226           Select this when mach/io.h is required to provide special
227           definitions for this platform.  The need for mach/io.h should
228           be avoided when possible.
229
230 config NEED_MACH_MEMORY_H
231         bool
232         help
233           Select this when mach/memory.h is required to provide special
234           definitions for this platform.  The need for mach/memory.h should
235           be avoided when possible.
236
237 config PHYS_OFFSET
238         hex "Physical address of main memory" if MMU
239         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
240         default DRAM_BASE if !MMU
241         help
242           Please provide the physical address corresponding to the
243           location of main memory in your system.
244
245 config GENERIC_BUG
246         def_bool y
247         depends on BUG
248
249 source "init/Kconfig"
250
251 source "kernel/Kconfig.freezer"
252
253 menu "System Type"
254
255 config MMU
256         bool "MMU-based Paged Memory Management Support"
257         default y
258         help
259           Select if you want MMU-based virtualised addressing space
260           support by paged memory management. If unsure, say 'Y'.
261
262 #
263 # The "ARM system type" choice list is ordered alphabetically by option
264 # text.  Please add new entries in the option alphabetic order.
265 #
266 choice
267         prompt "ARM system type"
268         default ARCH_VERSATILE
269
270 config ARCH_INTEGRATOR
271         bool "ARM Ltd. Integrator family"
272         select ARM_AMBA
273         select ARCH_HAS_CPUFREQ
274         select CLKDEV_LOOKUP
275         select HAVE_MACH_CLKDEV
276         select HAVE_TCM
277         select ICST
278         select GENERIC_CLOCKEVENTS
279         select PLAT_VERSATILE
280         select PLAT_VERSATILE_FPGA_IRQ
281         select NEED_MACH_IO_H
282         select NEED_MACH_MEMORY_H
283         help
284           Support for ARM's Integrator platform.
285
286 config ARCH_REALVIEW
287         bool "ARM Ltd. RealView family"
288         select ARM_AMBA
289         select CLKDEV_LOOKUP
290         select HAVE_MACH_CLKDEV
291         select ICST
292         select GENERIC_CLOCKEVENTS
293         select ARCH_WANT_OPTIONAL_GPIOLIB
294         select PLAT_VERSATILE
295         select PLAT_VERSATILE_CLCD
296         select ARM_TIMER_SP804
297         select GPIO_PL061 if GPIOLIB
298         select NEED_MACH_MEMORY_H
299         help
300           This enables support for ARM Ltd RealView boards.
301
302 config ARCH_VERSATILE
303         bool "ARM Ltd. Versatile family"
304         select ARM_AMBA
305         select ARM_VIC
306         select CLKDEV_LOOKUP
307         select HAVE_MACH_CLKDEV
308         select ICST
309         select GENERIC_CLOCKEVENTS
310         select ARCH_WANT_OPTIONAL_GPIOLIB
311         select PLAT_VERSATILE
312         select PLAT_VERSATILE_CLCD
313         select PLAT_VERSATILE_FPGA_IRQ
314         select ARM_TIMER_SP804
315         help
316           This enables support for ARM Ltd Versatile board.
317
318 config ARCH_VEXPRESS
319         bool "ARM Ltd. Versatile Express family"
320         select ARCH_WANT_OPTIONAL_GPIOLIB
321         select ARM_AMBA
322         select ARM_TIMER_SP804
323         select CLKDEV_LOOKUP
324         select HAVE_MACH_CLKDEV
325         select GENERIC_CLOCKEVENTS
326         select HAVE_CLK
327         select HAVE_PATA_PLATFORM
328         select ICST
329         select PLAT_VERSATILE
330         select PLAT_VERSATILE_CLCD
331         help
332           This enables support for the ARM Ltd Versatile Express boards.
333
334 config ARCH_AT91
335         bool "Atmel AT91"
336         select ARCH_REQUIRE_GPIOLIB
337         select HAVE_CLK
338         select CLKDEV_LOOKUP
339         help
340           This enables support for systems based on the Atmel AT91RM9200,
341           AT91SAM9 processors.
342
343 config ARCH_BCMRING
344         bool "Broadcom BCMRING"
345         depends on MMU
346         select CPU_V6
347         select ARM_AMBA
348         select ARM_TIMER_SP804
349         select CLKDEV_LOOKUP
350         select GENERIC_CLOCKEVENTS
351         select ARCH_WANT_OPTIONAL_GPIOLIB
352         help
353           Support for Broadcom's BCMRing platform.
354
355 config ARCH_HIGHBANK
356         bool "Calxeda Highbank-based"
357         select ARCH_WANT_OPTIONAL_GPIOLIB
358         select ARM_AMBA
359         select ARM_GIC
360         select ARM_TIMER_SP804
361         select CACHE_L2X0
362         select CLKDEV_LOOKUP
363         select CPU_V7
364         select GENERIC_CLOCKEVENTS
365         select HAVE_ARM_SCU
366         select HAVE_SMP
367         select USE_OF
368         help
369           Support for the Calxeda Highbank SoC based boards.
370
371 config ARCH_CLPS711X
372         bool "Cirrus Logic CLPS711x/EP721x-based"
373         select CPU_ARM720T
374         select ARCH_USES_GETTIMEOFFSET
375         select NEED_MACH_MEMORY_H
376         help
377           Support for Cirrus Logic 711x/721x based boards.
378
379 config ARCH_CNS3XXX
380         bool "Cavium Networks CNS3XXX family"
381         select CPU_V6K
382         select GENERIC_CLOCKEVENTS
383         select ARM_GIC
384         select MIGHT_HAVE_CACHE_L2X0
385         select MIGHT_HAVE_PCI
386         select PCI_DOMAINS if PCI
387         help
388           Support for Cavium Networks CNS3XXX platform.
389
390 config ARCH_GEMINI
391         bool "Cortina Systems Gemini"
392         select CPU_FA526
393         select ARCH_REQUIRE_GPIOLIB
394         select ARCH_USES_GETTIMEOFFSET
395         help
396           Support for the Cortina Systems Gemini family SoCs
397
398 config ARCH_PRIMA2
399         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
400         select CPU_V7
401         select NO_IOPORT
402         select GENERIC_CLOCKEVENTS
403         select CLKDEV_LOOKUP
404         select GENERIC_IRQ_CHIP
405         select MIGHT_HAVE_CACHE_L2X0
406         select USE_OF
407         select ZONE_DMA
408         help
409           Support for CSR SiRFSoC ARM Cortex A9 Platform
410
411 config ARCH_EBSA110
412         bool "EBSA-110"
413         select CPU_SA110
414         select ISA
415         select NO_IOPORT
416         select ARCH_USES_GETTIMEOFFSET
417         select NEED_MACH_IO_H
418         select NEED_MACH_MEMORY_H
419         help
420           This is an evaluation board for the StrongARM processor available
421           from Digital. It has limited hardware on-board, including an
422           Ethernet interface, two PCMCIA sockets, two serial ports and a
423           parallel port.
424
425 config ARCH_EP93XX
426         bool "EP93xx-based"
427         select CPU_ARM920T
428         select ARM_AMBA
429         select ARM_VIC
430         select CLKDEV_LOOKUP
431         select ARCH_REQUIRE_GPIOLIB
432         select ARCH_HAS_HOLES_MEMORYMODEL
433         select ARCH_USES_GETTIMEOFFSET
434         select NEED_MACH_MEMORY_H
435         help
436           This enables support for the Cirrus EP93xx series of CPUs.
437
438 config ARCH_FOOTBRIDGE
439         bool "FootBridge"
440         select CPU_SA110
441         select FOOTBRIDGE
442         select GENERIC_CLOCKEVENTS
443         select HAVE_IDE
444         select NEED_MACH_IO_H
445         select NEED_MACH_MEMORY_H
446         help
447           Support for systems based on the DC21285 companion chip
448           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
449
450 config ARCH_MXC
451         bool "Freescale MXC/iMX-based"
452         select GENERIC_CLOCKEVENTS
453         select ARCH_REQUIRE_GPIOLIB
454         select CLKDEV_LOOKUP
455         select CLKSRC_MMIO
456         select GENERIC_IRQ_CHIP
457         select HAVE_SCHED_CLOCK
458         select MULTI_IRQ_HANDLER
459         help
460           Support for Freescale MXC/iMX-based family of processors
461
462 config ARCH_MXS
463         bool "Freescale MXS-based"
464         select GENERIC_CLOCKEVENTS
465         select ARCH_REQUIRE_GPIOLIB
466         select CLKDEV_LOOKUP
467         select CLKSRC_MMIO
468         select HAVE_CLK_PREPARE
469         help
470           Support for Freescale MXS-based family of processors
471
472 config ARCH_NETX
473         bool "Hilscher NetX based"
474         select CLKSRC_MMIO
475         select CPU_ARM926T
476         select ARM_VIC
477         select GENERIC_CLOCKEVENTS
478         help
479           This enables support for systems based on the Hilscher NetX Soc
480
481 config ARCH_H720X
482         bool "Hynix HMS720x-based"
483         select CPU_ARM720T
484         select ISA_DMA_API
485         select ARCH_USES_GETTIMEOFFSET
486         help
487           This enables support for systems based on the Hynix HMS720x
488
489 config ARCH_IOP13XX
490         bool "IOP13xx-based"
491         depends on MMU
492         select CPU_XSC3
493         select PLAT_IOP
494         select PCI
495         select ARCH_SUPPORTS_MSI
496         select VMSPLIT_1G
497         select NEED_MACH_IO_H
498         select NEED_MACH_MEMORY_H
499         select NEED_RET_TO_USER
500         help
501           Support for Intel's IOP13XX (XScale) family of processors.
502
503 config ARCH_IOP32X
504         bool "IOP32x-based"
505         depends on MMU
506         select CPU_XSCALE
507         select NEED_MACH_IO_H
508         select NEED_RET_TO_USER
509         select PLAT_IOP
510         select PCI
511         select ARCH_REQUIRE_GPIOLIB
512         help
513           Support for Intel's 80219 and IOP32X (XScale) family of
514           processors.
515
516 config ARCH_IOP33X
517         bool "IOP33x-based"
518         depends on MMU
519         select CPU_XSCALE
520         select NEED_MACH_IO_H
521         select NEED_RET_TO_USER
522         select PLAT_IOP
523         select PCI
524         select ARCH_REQUIRE_GPIOLIB
525         help
526           Support for Intel's IOP33X (XScale) family of processors.
527
528 config ARCH_IXP23XX
529         bool "IXP23XX-based"
530         depends on MMU
531         select CPU_XSC3
532         select PCI
533         select ARCH_USES_GETTIMEOFFSET
534         select NEED_MACH_IO_H
535         select NEED_MACH_MEMORY_H
536         help
537           Support for Intel's IXP23xx (XScale) family of processors.
538
539 config ARCH_IXP2000
540         bool "IXP2400/2800-based"
541         depends on MMU
542         select CPU_XSCALE
543         select PCI
544         select ARCH_USES_GETTIMEOFFSET
545         select NEED_MACH_IO_H
546         select NEED_MACH_MEMORY_H
547         help
548           Support for Intel's IXP2400/2800 (XScale) family of processors.
549
550 config ARCH_IXP4XX
551         bool "IXP4xx-based"
552         depends on MMU
553         select ARCH_HAS_DMA_SET_COHERENT_MASK
554         select CLKSRC_MMIO
555         select CPU_XSCALE
556         select GENERIC_GPIO
557         select GENERIC_CLOCKEVENTS
558         select HAVE_SCHED_CLOCK
559         select MIGHT_HAVE_PCI
560         select NEED_MACH_IO_H
561         select DMABOUNCE if PCI
562         help
563           Support for Intel's IXP4XX (XScale) family of processors.
564
565 config ARCH_DOVE
566         bool "Marvell Dove"
567         select CPU_V7
568         select PCI
569         select ARCH_REQUIRE_GPIOLIB
570         select GENERIC_CLOCKEVENTS
571         select NEED_MACH_IO_H
572         select PLAT_ORION
573         help
574           Support for the Marvell Dove SoC 88AP510
575
576 config ARCH_KIRKWOOD
577         bool "Marvell Kirkwood"
578         select CPU_FEROCEON
579         select PCI
580         select ARCH_REQUIRE_GPIOLIB
581         select GENERIC_CLOCKEVENTS
582         select NEED_MACH_IO_H
583         select PLAT_ORION
584         help
585           Support for the following Marvell Kirkwood series SoCs:
586           88F6180, 88F6192 and 88F6281.
587
588 config ARCH_LPC32XX
589         bool "NXP LPC32XX"
590         select CLKSRC_MMIO
591         select CPU_ARM926T
592         select ARCH_REQUIRE_GPIOLIB
593         select HAVE_IDE
594         select ARM_AMBA
595         select USB_ARCH_HAS_OHCI
596         select CLKDEV_LOOKUP
597         select GENERIC_CLOCKEVENTS
598         help
599           Support for the NXP LPC32XX family of processors
600
601 config ARCH_MV78XX0
602         bool "Marvell MV78xx0"
603         select CPU_FEROCEON
604         select PCI
605         select ARCH_REQUIRE_GPIOLIB
606         select GENERIC_CLOCKEVENTS
607         select NEED_MACH_IO_H
608         select PLAT_ORION
609         help
610           Support for the following Marvell MV78xx0 series SoCs:
611           MV781x0, MV782x0.
612
613 config ARCH_ORION5X
614         bool "Marvell Orion"
615         depends on MMU
616         select CPU_FEROCEON
617         select PCI
618         select ARCH_REQUIRE_GPIOLIB
619         select GENERIC_CLOCKEVENTS
620         select PLAT_ORION
621         help
622           Support for the following Marvell Orion 5x series SoCs:
623           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
624           Orion-2 (5281), Orion-1-90 (6183).
625
626 config ARCH_MMP
627         bool "Marvell PXA168/910/MMP2"
628         depends on MMU
629         select ARCH_REQUIRE_GPIOLIB
630         select CLKDEV_LOOKUP
631         select GENERIC_CLOCKEVENTS
632         select GPIO_PXA
633         select HAVE_SCHED_CLOCK
634         select TICK_ONESHOT
635         select PLAT_PXA
636         select SPARSE_IRQ
637         select GENERIC_ALLOCATOR
638         help
639           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
640
641 config ARCH_KS8695
642         bool "Micrel/Kendin KS8695"
643         select CPU_ARM922T
644         select ARCH_REQUIRE_GPIOLIB
645         select ARCH_USES_GETTIMEOFFSET
646         select NEED_MACH_MEMORY_H
647         help
648           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
649           System-on-Chip devices.
650
651 config ARCH_W90X900
652         bool "Nuvoton W90X900 CPU"
653         select CPU_ARM926T
654         select ARCH_REQUIRE_GPIOLIB
655         select CLKDEV_LOOKUP
656         select CLKSRC_MMIO
657         select GENERIC_CLOCKEVENTS
658         help
659           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
660           At present, the w90x900 has been renamed nuc900, regarding
661           the ARM series product line, you can login the following
662           link address to know more.
663
664           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
665                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
666
667 config ARCH_TEGRA
668         bool "NVIDIA Tegra"
669         select CLKDEV_LOOKUP
670         select CLKSRC_MMIO
671         select GENERIC_CLOCKEVENTS
672         select GENERIC_GPIO
673         select HAVE_CLK
674         select HAVE_SCHED_CLOCK
675         select HAVE_SMP
676         select MIGHT_HAVE_CACHE_L2X0
677         select NEED_MACH_IO_H if PCI
678         select ARCH_HAS_CPUFREQ
679         help
680           This enables support for NVIDIA Tegra based systems (Tegra APX,
681           Tegra 6xx and Tegra 2 series).
682
683 config ARCH_PICOXCELL
684         bool "Picochip picoXcell"
685         select ARCH_REQUIRE_GPIOLIB
686         select ARM_PATCH_PHYS_VIRT
687         select ARM_VIC
688         select CPU_V6K
689         select DW_APB_TIMER
690         select GENERIC_CLOCKEVENTS
691         select GENERIC_GPIO
692         select HAVE_SCHED_CLOCK
693         select HAVE_TCM
694         select NO_IOPORT
695         select SPARSE_IRQ
696         select USE_OF
697         help
698           This enables support for systems based on the Picochip picoXcell
699           family of Femtocell devices.  The picoxcell support requires device tree
700           for all boards.
701
702 config ARCH_PNX4008
703         bool "Philips Nexperia PNX4008 Mobile"
704         select CPU_ARM926T
705         select CLKDEV_LOOKUP
706         select ARCH_USES_GETTIMEOFFSET
707         help
708           This enables support for Philips PNX4008 mobile platform.
709
710 config ARCH_PXA
711         bool "PXA2xx/PXA3xx-based"
712         depends on MMU
713         select ARCH_MTD_XIP
714         select ARCH_HAS_CPUFREQ
715         select CLKDEV_LOOKUP
716         select CLKSRC_MMIO
717         select ARCH_REQUIRE_GPIOLIB
718         select GENERIC_CLOCKEVENTS
719         select GPIO_PXA
720         select HAVE_SCHED_CLOCK
721         select TICK_ONESHOT
722         select PLAT_PXA
723         select SPARSE_IRQ
724         select AUTO_ZRELADDR
725         select MULTI_IRQ_HANDLER
726         select ARM_CPU_SUSPEND if PM
727         select HAVE_IDE
728         help
729           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
730
731 config ARCH_MSM
732         bool "Qualcomm MSM"
733         select HAVE_CLK
734         select GENERIC_CLOCKEVENTS
735         select ARCH_REQUIRE_GPIOLIB
736         select CLKDEV_LOOKUP
737         help
738           Support for Qualcomm MSM/QSD based systems.  This runs on the
739           apps processor of the MSM/QSD and depends on a shared memory
740           interface to the modem processor which runs the baseband
741           stack and controls some vital subsystems
742           (clock and power control, etc).
743
744 config ARCH_SHMOBILE
745         bool "Renesas SH-Mobile / R-Mobile"
746         select HAVE_CLK
747         select CLKDEV_LOOKUP
748         select HAVE_MACH_CLKDEV
749         select HAVE_SMP
750         select GENERIC_CLOCKEVENTS
751         select MIGHT_HAVE_CACHE_L2X0
752         select NO_IOPORT
753         select SPARSE_IRQ
754         select MULTI_IRQ_HANDLER
755         select PM_GENERIC_DOMAINS if PM
756         select NEED_MACH_MEMORY_H
757         help
758           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
759
760 config ARCH_RPC
761         bool "RiscPC"
762         select ARCH_ACORN
763         select FIQ
764         select TIMER_ACORN
765         select ARCH_MAY_HAVE_PC_FDC
766         select HAVE_PATA_PLATFORM
767         select ISA_DMA_API
768         select NO_IOPORT
769         select ARCH_SPARSEMEM_ENABLE
770         select ARCH_USES_GETTIMEOFFSET
771         select HAVE_IDE
772         select NEED_MACH_IO_H
773         select NEED_MACH_MEMORY_H
774         help
775           On the Acorn Risc-PC, Linux can support the internal IDE disk and
776           CD-ROM interface, serial and parallel port, and the floppy drive.
777
778 config ARCH_SA1100
779         bool "SA1100-based"
780         select CLKSRC_MMIO
781         select CPU_SA1100
782         select ISA
783         select ARCH_SPARSEMEM_ENABLE
784         select ARCH_MTD_XIP
785         select ARCH_HAS_CPUFREQ
786         select CPU_FREQ
787         select GENERIC_CLOCKEVENTS
788         select HAVE_CLK
789         select HAVE_SCHED_CLOCK
790         select TICK_ONESHOT
791         select ARCH_REQUIRE_GPIOLIB
792         select HAVE_IDE
793         select NEED_MACH_MEMORY_H
794         help
795           Support for StrongARM 11x0 based boards.
796
797 config ARCH_S3C2410
798         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
799         select GENERIC_GPIO
800         select ARCH_HAS_CPUFREQ
801         select HAVE_CLK
802         select CLKDEV_LOOKUP
803         select ARCH_USES_GETTIMEOFFSET
804         select HAVE_S3C2410_I2C if I2C
805         select NEED_MACH_IO_H
806         help
807           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
808           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
809           the Samsung SMDK2410 development board (and derivatives).
810
811           Note, the S3C2416 and the S3C2450 are so close that they even share
812           the same SoC ID code. This means that there is no separate machine
813           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
814
815 config ARCH_S3C64XX
816         bool "Samsung S3C64XX"
817         select PLAT_SAMSUNG
818         select CPU_V6
819         select ARM_VIC
820         select HAVE_CLK
821         select HAVE_TCM
822         select CLKDEV_LOOKUP
823         select NO_IOPORT
824         select ARCH_USES_GETTIMEOFFSET
825         select ARCH_HAS_CPUFREQ
826         select ARCH_REQUIRE_GPIOLIB
827         select SAMSUNG_CLKSRC
828         select SAMSUNG_IRQ_VIC_TIMER
829         select S3C_GPIO_TRACK
830         select S3C_DEV_NAND
831         select USB_ARCH_HAS_OHCI
832         select SAMSUNG_GPIOLIB_4BIT
833         select HAVE_S3C2410_I2C if I2C
834         select HAVE_S3C2410_WATCHDOG if WATCHDOG
835         help
836           Samsung S3C64XX series based systems
837
838 config ARCH_S5P64X0
839         bool "Samsung S5P6440 S5P6450"
840         select CPU_V6
841         select GENERIC_GPIO
842         select HAVE_CLK
843         select CLKDEV_LOOKUP
844         select CLKSRC_MMIO
845         select HAVE_S3C2410_WATCHDOG if WATCHDOG
846         select GENERIC_CLOCKEVENTS
847         select HAVE_SCHED_CLOCK
848         select HAVE_S3C2410_I2C if I2C
849         select HAVE_S3C_RTC if RTC_CLASS
850         help
851           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
852           SMDK6450.
853
854 config ARCH_S5PC100
855         bool "Samsung S5PC100"
856         select GENERIC_GPIO
857         select HAVE_CLK
858         select CLKDEV_LOOKUP
859         select CPU_V7
860         select ARCH_USES_GETTIMEOFFSET
861         select HAVE_S3C2410_I2C if I2C
862         select HAVE_S3C_RTC if RTC_CLASS
863         select HAVE_S3C2410_WATCHDOG if WATCHDOG
864         help
865           Samsung S5PC100 series based systems
866
867 config ARCH_S5PV210
868         bool "Samsung S5PV210/S5PC110"
869         select CPU_V7
870         select ARCH_SPARSEMEM_ENABLE
871         select ARCH_HAS_HOLES_MEMORYMODEL
872         select GENERIC_GPIO
873         select HAVE_CLK
874         select CLKDEV_LOOKUP
875         select CLKSRC_MMIO
876         select ARCH_HAS_CPUFREQ
877         select GENERIC_CLOCKEVENTS
878         select HAVE_SCHED_CLOCK
879         select HAVE_S3C2410_I2C if I2C
880         select HAVE_S3C_RTC if RTC_CLASS
881         select HAVE_S3C2410_WATCHDOG if WATCHDOG
882         select NEED_MACH_MEMORY_H
883         help
884           Samsung S5PV210/S5PC110 series based systems
885
886 config ARCH_EXYNOS
887         bool "SAMSUNG EXYNOS"
888         select CPU_V7
889         select ARCH_SPARSEMEM_ENABLE
890         select ARCH_HAS_HOLES_MEMORYMODEL
891         select GENERIC_GPIO
892         select HAVE_CLK
893         select CLKDEV_LOOKUP
894         select ARCH_HAS_CPUFREQ
895         select GENERIC_CLOCKEVENTS
896         select HAVE_S3C_RTC if RTC_CLASS
897         select HAVE_S3C2410_I2C if I2C
898         select HAVE_S3C2410_WATCHDOG if WATCHDOG
899         select NEED_MACH_MEMORY_H
900         help
901           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
902
903 config ARCH_SHARK
904         bool "Shark"
905         select CPU_SA110
906         select ISA
907         select ISA_DMA
908         select ZONE_DMA
909         select PCI
910         select ARCH_USES_GETTIMEOFFSET
911         select NEED_MACH_MEMORY_H
912         select NEED_MACH_IO_H
913         help
914           Support for the StrongARM based Digital DNARD machine, also known
915           as "Shark" (<http://www.shark-linux.de/shark.html>).
916
917 config ARCH_U300
918         bool "ST-Ericsson U300 Series"
919         depends on MMU
920         select CLKSRC_MMIO
921         select CPU_ARM926T
922         select HAVE_SCHED_CLOCK
923         select HAVE_TCM
924         select ARM_AMBA
925         select ARM_PATCH_PHYS_VIRT
926         select ARM_VIC
927         select GENERIC_CLOCKEVENTS
928         select CLKDEV_LOOKUP
929         select HAVE_MACH_CLKDEV
930         select GENERIC_GPIO
931         select ARCH_REQUIRE_GPIOLIB
932         help
933           Support for ST-Ericsson U300 series mobile platforms.
934
935 config ARCH_U8500
936         bool "ST-Ericsson U8500 Series"
937         select CPU_V7
938         select ARM_AMBA
939         select GENERIC_CLOCKEVENTS
940         select CLKDEV_LOOKUP
941         select ARCH_REQUIRE_GPIOLIB
942         select ARCH_HAS_CPUFREQ
943         select HAVE_SMP
944         select MIGHT_HAVE_CACHE_L2X0
945         help
946           Support for ST-Ericsson's Ux500 architecture
947
948 config ARCH_NOMADIK
949         bool "STMicroelectronics Nomadik"
950         select ARM_AMBA
951         select ARM_VIC
952         select CPU_ARM926T
953         select CLKDEV_LOOKUP
954         select GENERIC_CLOCKEVENTS
955         select MIGHT_HAVE_CACHE_L2X0
956         select ARCH_REQUIRE_GPIOLIB
957         help
958           Support for the Nomadik platform by ST-Ericsson
959
960 config ARCH_DAVINCI
961         bool "TI DaVinci"
962         select GENERIC_CLOCKEVENTS
963         select ARCH_REQUIRE_GPIOLIB
964         select ZONE_DMA
965         select HAVE_IDE
966         select CLKDEV_LOOKUP
967         select GENERIC_ALLOCATOR
968         select GENERIC_IRQ_CHIP
969         select ARCH_HAS_HOLES_MEMORYMODEL
970         help
971           Support for TI's DaVinci platform.
972
973 config ARCH_OMAP
974         bool "TI OMAP"
975         select HAVE_CLK
976         select ARCH_REQUIRE_GPIOLIB
977         select ARCH_HAS_CPUFREQ
978         select CLKSRC_MMIO
979         select GENERIC_CLOCKEVENTS
980         select HAVE_SCHED_CLOCK
981         select ARCH_HAS_HOLES_MEMORYMODEL
982         help
983           Support for TI's OMAP platform (OMAP1/2/3/4).
984
985 config PLAT_SPEAR
986         bool "ST SPEAr"
987         select ARM_AMBA
988         select ARCH_REQUIRE_GPIOLIB
989         select CLKDEV_LOOKUP
990         select CLKSRC_MMIO
991         select GENERIC_CLOCKEVENTS
992         select HAVE_CLK
993         help
994           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
995
996 config ARCH_VT8500
997         bool "VIA/WonderMedia 85xx"
998         select CPU_ARM926T
999         select GENERIC_GPIO
1000         select ARCH_HAS_CPUFREQ
1001         select GENERIC_CLOCKEVENTS
1002         select ARCH_REQUIRE_GPIOLIB
1003         select HAVE_PWM
1004         help
1005           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
1006
1007 config ARCH_ZYNQ
1008         bool "Xilinx Zynq ARM Cortex A9 Platform"
1009         select CPU_V7
1010         select GENERIC_CLOCKEVENTS
1011         select CLKDEV_LOOKUP
1012         select ARM_GIC
1013         select ARM_AMBA
1014         select ICST
1015         select MIGHT_HAVE_CACHE_L2X0
1016         select USE_OF
1017         help
1018           Support for Xilinx Zynq ARM Cortex A9 Platform
1019 endchoice
1020
1021 #
1022 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1023 # Kconfigs may be included either alphabetically (according to the
1024 # plat- suffix) or along side the corresponding mach-* source.
1025 #
1026 source "arch/arm/mach-at91/Kconfig"
1027
1028 source "arch/arm/mach-bcmring/Kconfig"
1029
1030 source "arch/arm/mach-clps711x/Kconfig"
1031
1032 source "arch/arm/mach-cns3xxx/Kconfig"
1033
1034 source "arch/arm/mach-davinci/Kconfig"
1035
1036 source "arch/arm/mach-dove/Kconfig"
1037
1038 source "arch/arm/mach-ep93xx/Kconfig"
1039
1040 source "arch/arm/mach-footbridge/Kconfig"
1041
1042 source "arch/arm/mach-gemini/Kconfig"
1043
1044 source "arch/arm/mach-h720x/Kconfig"
1045
1046 source "arch/arm/mach-integrator/Kconfig"
1047
1048 source "arch/arm/mach-iop32x/Kconfig"
1049
1050 source "arch/arm/mach-iop33x/Kconfig"
1051
1052 source "arch/arm/mach-iop13xx/Kconfig"
1053
1054 source "arch/arm/mach-ixp4xx/Kconfig"
1055
1056 source "arch/arm/mach-ixp2000/Kconfig"
1057
1058 source "arch/arm/mach-ixp23xx/Kconfig"
1059
1060 source "arch/arm/mach-kirkwood/Kconfig"
1061
1062 source "arch/arm/mach-ks8695/Kconfig"
1063
1064 source "arch/arm/mach-lpc32xx/Kconfig"
1065
1066 source "arch/arm/mach-msm/Kconfig"
1067
1068 source "arch/arm/mach-mv78xx0/Kconfig"
1069
1070 source "arch/arm/plat-mxc/Kconfig"
1071
1072 source "arch/arm/mach-mxs/Kconfig"
1073
1074 source "arch/arm/mach-netx/Kconfig"
1075
1076 source "arch/arm/mach-nomadik/Kconfig"
1077 source "arch/arm/plat-nomadik/Kconfig"
1078
1079 source "arch/arm/plat-omap/Kconfig"
1080
1081 source "arch/arm/mach-omap1/Kconfig"
1082
1083 source "arch/arm/mach-omap2/Kconfig"
1084
1085 source "arch/arm/mach-orion5x/Kconfig"
1086
1087 source "arch/arm/mach-pxa/Kconfig"
1088 source "arch/arm/plat-pxa/Kconfig"
1089
1090 source "arch/arm/mach-mmp/Kconfig"
1091
1092 source "arch/arm/mach-realview/Kconfig"
1093
1094 source "arch/arm/mach-sa1100/Kconfig"
1095
1096 source "arch/arm/plat-samsung/Kconfig"
1097 source "arch/arm/plat-s3c24xx/Kconfig"
1098 source "arch/arm/plat-s5p/Kconfig"
1099
1100 source "arch/arm/plat-spear/Kconfig"
1101
1102 if ARCH_S3C2410
1103 source "arch/arm/mach-s3c2410/Kconfig"
1104 source "arch/arm/mach-s3c2412/Kconfig"
1105 source "arch/arm/mach-s3c2416/Kconfig"
1106 source "arch/arm/mach-s3c2440/Kconfig"
1107 source "arch/arm/mach-s3c2443/Kconfig"
1108 endif
1109
1110 if ARCH_S3C64XX
1111 source "arch/arm/mach-s3c64xx/Kconfig"
1112 endif
1113
1114 source "arch/arm/mach-s5p64x0/Kconfig"
1115
1116 source "arch/arm/mach-s5pc100/Kconfig"
1117
1118 source "arch/arm/mach-s5pv210/Kconfig"
1119
1120 source "arch/arm/mach-exynos/Kconfig"
1121
1122 source "arch/arm/mach-shmobile/Kconfig"
1123
1124 source "arch/arm/mach-tegra/Kconfig"
1125
1126 source "arch/arm/mach-u300/Kconfig"
1127
1128 source "arch/arm/mach-ux500/Kconfig"
1129
1130 source "arch/arm/mach-versatile/Kconfig"
1131
1132 source "arch/arm/mach-vexpress/Kconfig"
1133 source "arch/arm/plat-versatile/Kconfig"
1134
1135 source "arch/arm/mach-vt8500/Kconfig"
1136
1137 source "arch/arm/mach-w90x900/Kconfig"
1138
1139 # Definitions to make life easier
1140 config ARCH_ACORN
1141         bool
1142
1143 config PLAT_IOP
1144         bool
1145         select GENERIC_CLOCKEVENTS
1146         select HAVE_SCHED_CLOCK
1147
1148 config PLAT_ORION
1149         bool
1150         select CLKSRC_MMIO
1151         select GENERIC_IRQ_CHIP
1152         select HAVE_SCHED_CLOCK
1153
1154 config PLAT_PXA
1155         bool
1156
1157 config PLAT_VERSATILE
1158         bool
1159
1160 config ARM_TIMER_SP804
1161         bool
1162         select CLKSRC_MMIO
1163
1164 source arch/arm/mm/Kconfig
1165
1166 config ARM_NR_BANKS
1167         int
1168         default 16 if ARCH_EP93XX
1169         default 8
1170
1171 config IWMMXT
1172         bool "Enable iWMMXt support"
1173         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1174         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1175         help
1176           Enable support for iWMMXt context switching at run time if
1177           running on a CPU that supports it.
1178
1179 config XSCALE_PMU
1180         bool
1181         depends on CPU_XSCALE
1182         default y
1183
1184 config CPU_HAS_PMU
1185         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1186                    (!ARCH_OMAP3 || OMAP3_EMU)
1187         default y
1188         bool
1189
1190 config MULTI_IRQ_HANDLER
1191         bool
1192         help
1193           Allow each machine to specify it's own IRQ handler at run time.
1194
1195 if !MMU
1196 source "arch/arm/Kconfig-nommu"
1197 endif
1198
1199 config ARM_ERRATA_411920
1200         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1201         depends on CPU_V6 || CPU_V6K
1202         help
1203           Invalidation of the Instruction Cache operation can
1204           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1205           It does not affect the MPCore. This option enables the ARM Ltd.
1206           recommended workaround.
1207
1208 config ARM_ERRATA_430973
1209         bool "ARM errata: Stale prediction on replaced interworking branch"
1210         depends on CPU_V7
1211         help
1212           This option enables the workaround for the 430973 Cortex-A8
1213           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1214           interworking branch is replaced with another code sequence at the
1215           same virtual address, whether due to self-modifying code or virtual
1216           to physical address re-mapping, Cortex-A8 does not recover from the
1217           stale interworking branch prediction. This results in Cortex-A8
1218           executing the new code sequence in the incorrect ARM or Thumb state.
1219           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1220           and also flushes the branch target cache at every context switch.
1221           Note that setting specific bits in the ACTLR register may not be
1222           available in non-secure mode.
1223
1224 config ARM_ERRATA_458693
1225         bool "ARM errata: Processor deadlock when a false hazard is created"
1226         depends on CPU_V7
1227         help
1228           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1229           erratum. For very specific sequences of memory operations, it is
1230           possible for a hazard condition intended for a cache line to instead
1231           be incorrectly associated with a different cache line. This false
1232           hazard might then cause a processor deadlock. The workaround enables
1233           the L1 caching of the NEON accesses and disables the PLD instruction
1234           in the ACTLR register. Note that setting specific bits in the ACTLR
1235           register may not be available in non-secure mode.
1236
1237 config ARM_ERRATA_460075
1238         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1239         depends on CPU_V7
1240         help
1241           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1242           erratum. Any asynchronous access to the L2 cache may encounter a
1243           situation in which recent store transactions to the L2 cache are lost
1244           and overwritten with stale memory contents from external memory. The
1245           workaround disables the write-allocate mode for the L2 cache via the
1246           ACTLR register. Note that setting specific bits in the ACTLR register
1247           may not be available in non-secure mode.
1248
1249 config ARM_ERRATA_742230
1250         bool "ARM errata: DMB operation may be faulty"
1251         depends on CPU_V7 && SMP
1252         help
1253           This option enables the workaround for the 742230 Cortex-A9
1254           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1255           between two write operations may not ensure the correct visibility
1256           ordering of the two writes. This workaround sets a specific bit in
1257           the diagnostic register of the Cortex-A9 which causes the DMB
1258           instruction to behave as a DSB, ensuring the correct behaviour of
1259           the two writes.
1260
1261 config ARM_ERRATA_742231
1262         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1263         depends on CPU_V7 && SMP
1264         help
1265           This option enables the workaround for the 742231 Cortex-A9
1266           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1267           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1268           accessing some data located in the same cache line, may get corrupted
1269           data due to bad handling of the address hazard when the line gets
1270           replaced from one of the CPUs at the same time as another CPU is
1271           accessing it. This workaround sets specific bits in the diagnostic
1272           register of the Cortex-A9 which reduces the linefill issuing
1273           capabilities of the processor.
1274
1275 config PL310_ERRATA_588369
1276         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1277         depends on CACHE_L2X0
1278         help
1279            The PL310 L2 cache controller implements three types of Clean &
1280            Invalidate maintenance operations: by Physical Address
1281            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1282            They are architecturally defined to behave as the execution of a
1283            clean operation followed immediately by an invalidate operation,
1284            both performing to the same memory location. This functionality
1285            is not correctly implemented in PL310 as clean lines are not
1286            invalidated as a result of these operations.
1287
1288 config ARM_ERRATA_720789
1289         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1290         depends on CPU_V7
1291         help
1292           This option enables the workaround for the 720789 Cortex-A9 (prior to
1293           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1294           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1295           As a consequence of this erratum, some TLB entries which should be
1296           invalidated are not, resulting in an incoherency in the system page
1297           tables. The workaround changes the TLB flushing routines to invalidate
1298           entries regardless of the ASID.
1299
1300 config PL310_ERRATA_727915
1301         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1302         depends on CACHE_L2X0
1303         help
1304           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1305           operation (offset 0x7FC). This operation runs in background so that
1306           PL310 can handle normal accesses while it is in progress. Under very
1307           rare circumstances, due to this erratum, write data can be lost when
1308           PL310 treats a cacheable write transaction during a Clean &
1309           Invalidate by Way operation.
1310
1311 config ARM_ERRATA_743622
1312         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1313         depends on CPU_V7
1314         help
1315           This option enables the workaround for the 743622 Cortex-A9
1316           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1317           optimisation in the Cortex-A9 Store Buffer may lead to data
1318           corruption. This workaround sets a specific bit in the diagnostic
1319           register of the Cortex-A9 which disables the Store Buffer
1320           optimisation, preventing the defect from occurring. This has no
1321           visible impact on the overall performance or power consumption of the
1322           processor.
1323
1324 config ARM_ERRATA_751472
1325         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1326         depends on CPU_V7
1327         help
1328           This option enables the workaround for the 751472 Cortex-A9 (prior
1329           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1330           completion of a following broadcasted operation if the second
1331           operation is received by a CPU before the ICIALLUIS has completed,
1332           potentially leading to corrupted entries in the cache or TLB.
1333
1334 config PL310_ERRATA_753970
1335         bool "PL310 errata: cache sync operation may be faulty"
1336         depends on CACHE_PL310
1337         help
1338           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1339
1340           Under some condition the effect of cache sync operation on
1341           the store buffer still remains when the operation completes.
1342           This means that the store buffer is always asked to drain and
1343           this prevents it from merging any further writes. The workaround
1344           is to replace the normal offset of cache sync operation (0x730)
1345           by another offset targeting an unmapped PL310 register 0x740.
1346           This has the same effect as the cache sync operation: store buffer
1347           drain and waiting for all buffers empty.
1348
1349 config ARM_ERRATA_754322
1350         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1351         depends on CPU_V7
1352         help
1353           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1354           r3p*) erratum. A speculative memory access may cause a page table walk
1355           which starts prior to an ASID switch but completes afterwards. This
1356           can populate the micro-TLB with a stale entry which may be hit with
1357           the new ASID. This workaround places two dsb instructions in the mm
1358           switching code so that no page table walks can cross the ASID switch.
1359
1360 config ARM_ERRATA_754327
1361         bool "ARM errata: no automatic Store Buffer drain"
1362         depends on CPU_V7 && SMP
1363         help
1364           This option enables the workaround for the 754327 Cortex-A9 (prior to
1365           r2p0) erratum. The Store Buffer does not have any automatic draining
1366           mechanism and therefore a livelock may occur if an external agent
1367           continuously polls a memory location waiting to observe an update.
1368           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1369           written polling loops from denying visibility of updates to memory.
1370
1371 config ARM_ERRATA_364296
1372         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1373         depends on CPU_V6 && !SMP
1374         help
1375           This options enables the workaround for the 364296 ARM1136
1376           r0p2 erratum (possible cache data corruption with
1377           hit-under-miss enabled). It sets the undocumented bit 31 in
1378           the auxiliary control register and the FI bit in the control
1379           register, thus disabling hit-under-miss without putting the
1380           processor into full low interrupt latency mode. ARM11MPCore
1381           is not affected.
1382
1383 config ARM_ERRATA_764369
1384         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1385         depends on CPU_V7 && SMP
1386         help
1387           This option enables the workaround for erratum 764369
1388           affecting Cortex-A9 MPCore with two or more processors (all
1389           current revisions). Under certain timing circumstances, a data
1390           cache line maintenance operation by MVA targeting an Inner
1391           Shareable memory region may fail to proceed up to either the
1392           Point of Coherency or to the Point of Unification of the
1393           system. This workaround adds a DSB instruction before the
1394           relevant cache maintenance functions and sets a specific bit
1395           in the diagnostic control register of the SCU.
1396
1397 config PL310_ERRATA_769419
1398         bool "PL310 errata: no automatic Store Buffer drain"
1399         depends on CACHE_L2X0
1400         help
1401           On revisions of the PL310 prior to r3p2, the Store Buffer does
1402           not automatically drain. This can cause normal, non-cacheable
1403           writes to be retained when the memory system is idle, leading
1404           to suboptimal I/O performance for drivers using coherent DMA.
1405           This option adds a write barrier to the cpu_idle loop so that,
1406           on systems with an outer cache, the store buffer is drained
1407           explicitly.
1408
1409 endmenu
1410
1411 source "arch/arm/common/Kconfig"
1412
1413 menu "Bus support"
1414
1415 config ARM_AMBA
1416         bool
1417
1418 config ISA
1419         bool
1420         help
1421           Find out whether you have ISA slots on your motherboard.  ISA is the
1422           name of a bus system, i.e. the way the CPU talks to the other stuff
1423           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1424           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1425           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1426
1427 # Select ISA DMA controller support
1428 config ISA_DMA
1429         bool
1430         select ISA_DMA_API
1431
1432 # Select ISA DMA interface
1433 config ISA_DMA_API
1434         bool
1435
1436 config PCI
1437         bool "PCI support" if MIGHT_HAVE_PCI
1438         help
1439           Find out whether you have a PCI motherboard. PCI is the name of a
1440           bus system, i.e. the way the CPU talks to the other stuff inside
1441           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1442           VESA. If you have PCI, say Y, otherwise N.
1443
1444 config PCI_DOMAINS
1445         bool
1446         depends on PCI
1447
1448 config PCI_NANOENGINE
1449         bool "BSE nanoEngine PCI support"
1450         depends on SA1100_NANOENGINE
1451         help
1452           Enable PCI on the BSE nanoEngine board.
1453
1454 config PCI_SYSCALL
1455         def_bool PCI
1456
1457 # Select the host bridge type
1458 config PCI_HOST_VIA82C505
1459         bool
1460         depends on PCI && ARCH_SHARK
1461         default y
1462
1463 config PCI_HOST_ITE8152
1464         bool
1465         depends on PCI && MACH_ARMCORE
1466         default y
1467         select DMABOUNCE
1468
1469 source "drivers/pci/Kconfig"
1470
1471 source "drivers/pcmcia/Kconfig"
1472
1473 endmenu
1474
1475 menu "Kernel Features"
1476
1477 source "kernel/time/Kconfig"
1478
1479 config HAVE_SMP
1480         bool
1481         help
1482           This option should be selected by machines which have an SMP-
1483           capable CPU.
1484
1485           The only effect of this option is to make the SMP-related
1486           options available to the user for configuration.
1487
1488 config SMP
1489         bool "Symmetric Multi-Processing"
1490         depends on CPU_V6K || CPU_V7
1491         depends on GENERIC_CLOCKEVENTS
1492         depends on HAVE_SMP
1493         depends on MMU
1494         select USE_GENERIC_SMP_HELPERS
1495         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1496         help
1497           This enables support for systems with more than one CPU. If you have
1498           a system with only one CPU, like most personal computers, say N. If
1499           you have a system with more than one CPU, say Y.
1500
1501           If you say N here, the kernel will run on single and multiprocessor
1502           machines, but will use only one CPU of a multiprocessor machine. If
1503           you say Y here, the kernel will run on many, but not all, single
1504           processor machines. On a single processor machine, the kernel will
1505           run faster if you say N here.
1506
1507           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1508           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1509           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1510
1511           If you don't know what to do here, say N.
1512
1513 config SMP_ON_UP
1514         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1515         depends on EXPERIMENTAL
1516         depends on SMP && !XIP_KERNEL
1517         default y
1518         help
1519           SMP kernels contain instructions which fail on non-SMP processors.
1520           Enabling this option allows the kernel to modify itself to make
1521           these instructions safe.  Disabling it allows about 1K of space
1522           savings.
1523
1524           If you don't know what to do here, say Y.
1525
1526 config ARM_CPU_TOPOLOGY
1527         bool "Support cpu topology definition"
1528         depends on SMP && CPU_V7
1529         default y
1530         help
1531           Support ARM cpu topology definition. The MPIDR register defines
1532           affinity between processors which is then used to describe the cpu
1533           topology of an ARM System.
1534
1535 config SCHED_MC
1536         bool "Multi-core scheduler support"
1537         depends on ARM_CPU_TOPOLOGY
1538         help
1539           Multi-core scheduler support improves the CPU scheduler's decision
1540           making when dealing with multi-core CPU chips at a cost of slightly
1541           increased overhead in some places. If unsure say N here.
1542
1543 config SCHED_SMT
1544         bool "SMT scheduler support"
1545         depends on ARM_CPU_TOPOLOGY
1546         help
1547           Improves the CPU scheduler's decision making when dealing with
1548           MultiThreading at a cost of slightly increased overhead in some
1549           places. If unsure say N here.
1550
1551 config HAVE_ARM_SCU
1552         bool
1553         help
1554           This option enables support for the ARM system coherency unit
1555
1556 config HAVE_ARM_TWD
1557         bool
1558         depends on SMP
1559         select TICK_ONESHOT
1560         help
1561           This options enables support for the ARM timer and watchdog unit
1562
1563 choice
1564         prompt "Memory split"
1565         default VMSPLIT_3G
1566         help
1567           Select the desired split between kernel and user memory.
1568
1569           If you are not absolutely sure what you are doing, leave this
1570           option alone!
1571
1572         config VMSPLIT_3G
1573                 bool "3G/1G user/kernel split"
1574         config VMSPLIT_2G
1575                 bool "2G/2G user/kernel split"
1576         config VMSPLIT_1G
1577                 bool "1G/3G user/kernel split"
1578 endchoice
1579
1580 config PAGE_OFFSET
1581         hex
1582         default 0x40000000 if VMSPLIT_1G
1583         default 0x80000000 if VMSPLIT_2G
1584         default 0xC0000000
1585
1586 config NR_CPUS
1587         int "Maximum number of CPUs (2-32)"
1588         range 2 32
1589         depends on SMP
1590         default "4"
1591
1592 config HOTPLUG_CPU
1593         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1594         depends on SMP && HOTPLUG && EXPERIMENTAL
1595         help
1596           Say Y here to experiment with turning CPUs off and on.  CPUs
1597           can be controlled through /sys/devices/system/cpu.
1598
1599 config LOCAL_TIMERS
1600         bool "Use local timer interrupts"
1601         depends on SMP
1602         default y
1603         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1604         help
1605           Enable support for local timers on SMP platforms, rather then the
1606           legacy IPI broadcast method.  Local timers allows the system
1607           accounting to be spread across the timer interval, preventing a
1608           "thundering herd" at every timer tick.
1609
1610 config ARCH_NR_GPIO
1611         int
1612         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1613         default 350 if ARCH_U8500
1614         default 0
1615         help
1616           Maximum number of GPIOs in the system.
1617
1618           If unsure, leave the default value.
1619
1620 source kernel/Kconfig.preempt
1621
1622 config HZ
1623         int
1624         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1625                 ARCH_S5PV210 || ARCH_EXYNOS4
1626         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1627         default AT91_TIMER_HZ if ARCH_AT91
1628         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1629         default 100
1630
1631 config THUMB2_KERNEL
1632         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1633         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1634         select AEABI
1635         select ARM_ASM_UNIFIED
1636         select ARM_UNWIND
1637         help
1638           By enabling this option, the kernel will be compiled in
1639           Thumb-2 mode. A compiler/assembler that understand the unified
1640           ARM-Thumb syntax is needed.
1641
1642           If unsure, say N.
1643
1644 config THUMB2_AVOID_R_ARM_THM_JUMP11
1645         bool "Work around buggy Thumb-2 short branch relocations in gas"
1646         depends on THUMB2_KERNEL && MODULES
1647         default y
1648         help
1649           Various binutils versions can resolve Thumb-2 branches to
1650           locally-defined, preemptible global symbols as short-range "b.n"
1651           branch instructions.
1652
1653           This is a problem, because there's no guarantee the final
1654           destination of the symbol, or any candidate locations for a
1655           trampoline, are within range of the branch.  For this reason, the
1656           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1657           relocation in modules at all, and it makes little sense to add
1658           support.
1659
1660           The symptom is that the kernel fails with an "unsupported
1661           relocation" error when loading some modules.
1662
1663           Until fixed tools are available, passing
1664           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1665           code which hits this problem, at the cost of a bit of extra runtime
1666           stack usage in some cases.
1667
1668           The problem is described in more detail at:
1669               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1670
1671           Only Thumb-2 kernels are affected.
1672
1673           Unless you are sure your tools don't have this problem, say Y.
1674
1675 config ARM_ASM_UNIFIED
1676         bool
1677
1678 config AEABI
1679         bool "Use the ARM EABI to compile the kernel"
1680         help
1681           This option allows for the kernel to be compiled using the latest
1682           ARM ABI (aka EABI).  This is only useful if you are using a user
1683           space environment that is also compiled with EABI.
1684
1685           Since there are major incompatibilities between the legacy ABI and
1686           EABI, especially with regard to structure member alignment, this
1687           option also changes the kernel syscall calling convention to
1688           disambiguate both ABIs and allow for backward compatibility support
1689           (selected with CONFIG_OABI_COMPAT).
1690
1691           To use this you need GCC version 4.0.0 or later.
1692
1693 config OABI_COMPAT
1694         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1695         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1696         default y
1697         help
1698           This option preserves the old syscall interface along with the
1699           new (ARM EABI) one. It also provides a compatibility layer to
1700           intercept syscalls that have structure arguments which layout
1701           in memory differs between the legacy ABI and the new ARM EABI
1702           (only for non "thumb" binaries). This option adds a tiny
1703           overhead to all syscalls and produces a slightly larger kernel.
1704           If you know you'll be using only pure EABI user space then you
1705           can say N here. If this option is not selected and you attempt
1706           to execute a legacy ABI binary then the result will be
1707           UNPREDICTABLE (in fact it can be predicted that it won't work
1708           at all). If in doubt say Y.
1709
1710 config ARCH_HAS_HOLES_MEMORYMODEL
1711         bool
1712
1713 config ARCH_SPARSEMEM_ENABLE
1714         bool
1715
1716 config ARCH_SPARSEMEM_DEFAULT
1717         def_bool ARCH_SPARSEMEM_ENABLE
1718
1719 config ARCH_SELECT_MEMORY_MODEL
1720         def_bool ARCH_SPARSEMEM_ENABLE
1721
1722 config HAVE_ARCH_PFN_VALID
1723         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1724
1725 config HIGHMEM
1726         bool "High Memory Support"
1727         depends on MMU
1728         help
1729           The address space of ARM processors is only 4 Gigabytes large
1730           and it has to accommodate user address space, kernel address
1731           space as well as some memory mapped IO. That means that, if you
1732           have a large amount of physical memory and/or IO, not all of the
1733           memory can be "permanently mapped" by the kernel. The physical
1734           memory that is not permanently mapped is called "high memory".
1735
1736           Depending on the selected kernel/user memory split, minimum
1737           vmalloc space and actual amount of RAM, you may not need this
1738           option which should result in a slightly faster kernel.
1739
1740           If unsure, say n.
1741
1742 config HIGHPTE
1743         bool "Allocate 2nd-level pagetables from highmem"
1744         depends on HIGHMEM
1745
1746 config HW_PERF_EVENTS
1747         bool "Enable hardware performance counter support for perf events"
1748         depends on PERF_EVENTS && CPU_HAS_PMU
1749         default y
1750         help
1751           Enable hardware performance counter support for perf events. If
1752           disabled, perf events will use software events only.
1753
1754 source "mm/Kconfig"
1755
1756 config FORCE_MAX_ZONEORDER
1757         int "Maximum zone order" if ARCH_SHMOBILE
1758         range 11 64 if ARCH_SHMOBILE
1759         default "9" if SA1111
1760         default "11"
1761         help
1762           The kernel memory allocator divides physically contiguous memory
1763           blocks into "zones", where each zone is a power of two number of
1764           pages.  This option selects the largest power of two that the kernel
1765           keeps in the memory allocator.  If you need to allocate very large
1766           blocks of physically contiguous memory, then you may need to
1767           increase this value.
1768
1769           This config option is actually maximum order plus one. For example,
1770           a value of 11 means that the largest free memory block is 2^10 pages.
1771
1772 config LEDS
1773         bool "Timer and CPU usage LEDs"
1774         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1775                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1776                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1777                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1778                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1779                    ARCH_AT91 || ARCH_DAVINCI || \
1780                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1781         help
1782           If you say Y here, the LEDs on your machine will be used
1783           to provide useful information about your current system status.
1784
1785           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1786           be able to select which LEDs are active using the options below. If
1787           you are compiling a kernel for the EBSA-110 or the LART however, the
1788           red LED will simply flash regularly to indicate that the system is
1789           still functional. It is safe to say Y here if you have a CATS
1790           system, but the driver will do nothing.
1791
1792 config LEDS_TIMER
1793         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1794                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1795                             || MACH_OMAP_PERSEUS2
1796         depends on LEDS
1797         depends on !GENERIC_CLOCKEVENTS
1798         default y if ARCH_EBSA110
1799         help
1800           If you say Y here, one of the system LEDs (the green one on the
1801           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1802           will flash regularly to indicate that the system is still
1803           operational. This is mainly useful to kernel hackers who are
1804           debugging unstable kernels.
1805
1806           The LART uses the same LED for both Timer LED and CPU usage LED
1807           functions. You may choose to use both, but the Timer LED function
1808           will overrule the CPU usage LED.
1809
1810 config LEDS_CPU
1811         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1812                         !ARCH_OMAP) \
1813                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1814                         || MACH_OMAP_PERSEUS2
1815         depends on LEDS
1816         help
1817           If you say Y here, the red LED will be used to give a good real
1818           time indication of CPU usage, by lighting whenever the idle task
1819           is not currently executing.
1820
1821           The LART uses the same LED for both Timer LED and CPU usage LED
1822           functions. You may choose to use both, but the Timer LED function
1823           will overrule the CPU usage LED.
1824
1825 config ALIGNMENT_TRAP
1826         bool
1827         depends on CPU_CP15_MMU
1828         default y if !ARCH_EBSA110
1829         select HAVE_PROC_CPU if PROC_FS
1830         help
1831           ARM processors cannot fetch/store information which is not
1832           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1833           address divisible by 4. On 32-bit ARM processors, these non-aligned
1834           fetch/store instructions will be emulated in software if you say
1835           here, which has a severe performance impact. This is necessary for
1836           correct operation of some network protocols. With an IP-only
1837           configuration it is safe to say N, otherwise say Y.
1838
1839 config UACCESS_WITH_MEMCPY
1840         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1841         depends on MMU && EXPERIMENTAL
1842         default y if CPU_FEROCEON
1843         help
1844           Implement faster copy_to_user and clear_user methods for CPU
1845           cores where a 8-word STM instruction give significantly higher
1846           memory write throughput than a sequence of individual 32bit stores.
1847
1848           A possible side effect is a slight increase in scheduling latency
1849           between threads sharing the same address space if they invoke
1850           such copy operations with large buffers.
1851
1852           However, if the CPU data cache is using a write-allocate mode,
1853           this option is unlikely to provide any performance gain.
1854
1855 config SECCOMP
1856         bool
1857         prompt "Enable seccomp to safely compute untrusted bytecode"
1858         ---help---
1859           This kernel feature is useful for number crunching applications
1860           that may need to compute untrusted bytecode during their
1861           execution. By using pipes or other transports made available to
1862           the process as file descriptors supporting the read/write
1863           syscalls, it's possible to isolate those applications in
1864           their own address space using seccomp. Once seccomp is
1865           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1866           and the task is only allowed to execute a few safe syscalls
1867           defined by each seccomp mode.
1868
1869 config CC_STACKPROTECTOR
1870         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1871         depends on EXPERIMENTAL
1872         help
1873           This option turns on the -fstack-protector GCC feature. This
1874           feature puts, at the beginning of functions, a canary value on
1875           the stack just before the return address, and validates
1876           the value just before actually returning.  Stack based buffer
1877           overflows (that need to overwrite this return address) now also
1878           overwrite the canary, which gets detected and the attack is then
1879           neutralized via a kernel panic.
1880           This feature requires gcc version 4.2 or above.
1881
1882 config DEPRECATED_PARAM_STRUCT
1883         bool "Provide old way to pass kernel parameters"
1884         help
1885           This was deprecated in 2001 and announced to live on for 5 years.
1886           Some old boot loaders still use this way.
1887
1888 endmenu
1889
1890 menu "Boot options"
1891
1892 config USE_OF
1893         bool "Flattened Device Tree support"
1894         select OF
1895         select OF_EARLY_FLATTREE
1896         select IRQ_DOMAIN
1897         help
1898           Include support for flattened device tree machine descriptions.
1899
1900 # Compressed boot loader in ROM.  Yes, we really want to ask about
1901 # TEXT and BSS so we preserve their values in the config files.
1902 config ZBOOT_ROM_TEXT
1903         hex "Compressed ROM boot loader base address"
1904         default "0"
1905         help
1906           The physical address at which the ROM-able zImage is to be
1907           placed in the target.  Platforms which normally make use of
1908           ROM-able zImage formats normally set this to a suitable
1909           value in their defconfig file.
1910
1911           If ZBOOT_ROM is not enabled, this has no effect.
1912
1913 config ZBOOT_ROM_BSS
1914         hex "Compressed ROM boot loader BSS address"
1915         default "0"
1916         help
1917           The base address of an area of read/write memory in the target
1918           for the ROM-able zImage which must be available while the
1919           decompressor is running. It must be large enough to hold the
1920           entire decompressed kernel plus an additional 128 KiB.
1921           Platforms which normally make use of ROM-able zImage formats
1922           normally set this to a suitable value in their defconfig file.
1923
1924           If ZBOOT_ROM is not enabled, this has no effect.
1925
1926 config ZBOOT_ROM
1927         bool "Compressed boot loader in ROM/flash"
1928         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1929         help
1930           Say Y here if you intend to execute your compressed kernel image
1931           (zImage) directly from ROM or flash.  If unsure, say N.
1932
1933 choice
1934         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1935         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1936         default ZBOOT_ROM_NONE
1937         help
1938           Include experimental SD/MMC loading code in the ROM-able zImage.
1939           With this enabled it is possible to write the the ROM-able zImage
1940           kernel image to an MMC or SD card and boot the kernel straight
1941           from the reset vector. At reset the processor Mask ROM will load
1942           the first part of the the ROM-able zImage which in turn loads the
1943           rest the kernel image to RAM.
1944
1945 config ZBOOT_ROM_NONE
1946         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1947         help
1948           Do not load image from SD or MMC
1949
1950 config ZBOOT_ROM_MMCIF
1951         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1952         help
1953           Load image from MMCIF hardware block.
1954
1955 config ZBOOT_ROM_SH_MOBILE_SDHI
1956         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1957         help
1958           Load image from SDHI hardware block
1959
1960 endchoice
1961
1962 config ARM_APPENDED_DTB
1963         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1964         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1965         help
1966           With this option, the boot code will look for a device tree binary
1967           (DTB) appended to zImage
1968           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1969
1970           This is meant as a backward compatibility convenience for those
1971           systems with a bootloader that can't be upgraded to accommodate
1972           the documented boot protocol using a device tree.
1973
1974           Beware that there is very little in terms of protection against
1975           this option being confused by leftover garbage in memory that might
1976           look like a DTB header after a reboot if no actual DTB is appended
1977           to zImage.  Do not leave this option active in a production kernel
1978           if you don't intend to always append a DTB.  Proper passing of the
1979           location into r2 of a bootloader provided DTB is always preferable
1980           to this option.
1981
1982 config ARM_ATAG_DTB_COMPAT
1983         bool "Supplement the appended DTB with traditional ATAG information"
1984         depends on ARM_APPENDED_DTB
1985         help
1986           Some old bootloaders can't be updated to a DTB capable one, yet
1987           they provide ATAGs with memory configuration, the ramdisk address,
1988           the kernel cmdline string, etc.  Such information is dynamically
1989           provided by the bootloader and can't always be stored in a static
1990           DTB.  To allow a device tree enabled kernel to be used with such
1991           bootloaders, this option allows zImage to extract the information
1992           from the ATAG list and store it at run time into the appended DTB.
1993
1994 config CMDLINE
1995         string "Default kernel command string"
1996         default ""
1997         help
1998           On some architectures (EBSA110 and CATS), there is currently no way
1999           for the boot loader to pass arguments to the kernel. For these
2000           architectures, you should supply some command-line options at build
2001           time by entering them here. As a minimum, you should specify the
2002           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2003
2004 choice
2005         prompt "Kernel command line type" if CMDLINE != ""
2006         default CMDLINE_FROM_BOOTLOADER
2007
2008 config CMDLINE_FROM_BOOTLOADER
2009         bool "Use bootloader kernel arguments if available"
2010         help
2011           Uses the command-line options passed by the boot loader. If
2012           the boot loader doesn't provide any, the default kernel command
2013           string provided in CMDLINE will be used.
2014
2015 config CMDLINE_EXTEND
2016         bool "Extend bootloader kernel arguments"
2017         help
2018           The command-line arguments provided by the boot loader will be
2019           appended to the default kernel command string.
2020
2021 config CMDLINE_FORCE
2022         bool "Always use the default kernel command string"
2023         help
2024           Always use the default kernel command string, even if the boot
2025           loader passes other arguments to the kernel.
2026           This is useful if you cannot or don't want to change the
2027           command-line options your boot loader passes to the kernel.
2028 endchoice
2029
2030 config XIP_KERNEL
2031         bool "Kernel Execute-In-Place from ROM"
2032         depends on !ZBOOT_ROM && !ARM_LPAE
2033         help
2034           Execute-In-Place allows the kernel to run from non-volatile storage
2035           directly addressable by the CPU, such as NOR flash. This saves RAM
2036           space since the text section of the kernel is not loaded from flash
2037           to RAM.  Read-write sections, such as the data section and stack,
2038           are still copied to RAM.  The XIP kernel is not compressed since
2039           it has to run directly from flash, so it will take more space to
2040           store it.  The flash address used to link the kernel object files,
2041           and for storing it, is configuration dependent. Therefore, if you
2042           say Y here, you must know the proper physical address where to
2043           store the kernel image depending on your own flash memory usage.
2044
2045           Also note that the make target becomes "make xipImage" rather than
2046           "make zImage" or "make Image".  The final kernel binary to put in
2047           ROM memory will be arch/arm/boot/xipImage.
2048
2049           If unsure, say N.
2050
2051 config XIP_PHYS_ADDR
2052         hex "XIP Kernel Physical Location"
2053         depends on XIP_KERNEL
2054         default "0x00080000"
2055         help
2056           This is the physical address in your flash memory the kernel will
2057           be linked for and stored to.  This address is dependent on your
2058           own flash usage.
2059
2060 config KEXEC
2061         bool "Kexec system call (EXPERIMENTAL)"
2062         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2063         help
2064           kexec is a system call that implements the ability to shutdown your
2065           current kernel, and to start another kernel.  It is like a reboot
2066           but it is independent of the system firmware.   And like a reboot
2067           you can start any kernel with it, not just Linux.
2068
2069           It is an ongoing process to be certain the hardware in a machine
2070           is properly shutdown, so do not be surprised if this code does not
2071           initially work for you.  It may help to enable device hotplugging
2072           support.
2073
2074 config ATAGS_PROC
2075         bool "Export atags in procfs"
2076         depends on KEXEC
2077         default y
2078         help
2079           Should the atags used to boot the kernel be exported in an "atags"
2080           file in procfs. Useful with kexec.
2081
2082 config CRASH_DUMP
2083         bool "Build kdump crash kernel (EXPERIMENTAL)"
2084         depends on EXPERIMENTAL
2085         help
2086           Generate crash dump after being started by kexec. This should
2087           be normally only set in special crash dump kernels which are
2088           loaded in the main kernel with kexec-tools into a specially
2089           reserved region and then later executed after a crash by
2090           kdump/kexec. The crash dump kernel must be compiled to a
2091           memory address not used by the main kernel
2092
2093           For more details see Documentation/kdump/kdump.txt
2094
2095 config AUTO_ZRELADDR
2096         bool "Auto calculation of the decompressed kernel image address"
2097         depends on !ZBOOT_ROM && !ARCH_U300
2098         help
2099           ZRELADDR is the physical address where the decompressed kernel
2100           image will be placed. If AUTO_ZRELADDR is selected, the address
2101           will be determined at run-time by masking the current IP with
2102           0xf8000000. This assumes the zImage being placed in the first 128MB
2103           from start of memory.
2104
2105 endmenu
2106
2107 menu "CPU Power Management"
2108
2109 if ARCH_HAS_CPUFREQ
2110
2111 source "drivers/cpufreq/Kconfig"
2112
2113 config CPU_FREQ_IMX
2114         tristate "CPUfreq driver for i.MX CPUs"
2115         depends on ARCH_MXC && CPU_FREQ
2116         help
2117           This enables the CPUfreq driver for i.MX CPUs.
2118
2119 config CPU_FREQ_SA1100
2120         bool
2121
2122 config CPU_FREQ_SA1110
2123         bool
2124
2125 config CPU_FREQ_INTEGRATOR
2126         tristate "CPUfreq driver for ARM Integrator CPUs"
2127         depends on ARCH_INTEGRATOR && CPU_FREQ
2128         default y
2129         help
2130           This enables the CPUfreq driver for ARM Integrator CPUs.
2131
2132           For details, take a look at <file:Documentation/cpu-freq>.
2133
2134           If in doubt, say Y.
2135
2136 config CPU_FREQ_PXA
2137         bool
2138         depends on CPU_FREQ && ARCH_PXA && PXA25x
2139         default y
2140         select CPU_FREQ_TABLE
2141         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2142
2143 config CPU_FREQ_S3C
2144         bool
2145         help
2146           Internal configuration node for common cpufreq on Samsung SoC
2147
2148 config CPU_FREQ_S3C24XX
2149         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2150         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2151         select CPU_FREQ_S3C
2152         help
2153           This enables the CPUfreq driver for the Samsung S3C24XX family
2154           of CPUs.
2155
2156           For details, take a look at <file:Documentation/cpu-freq>.
2157
2158           If in doubt, say N.
2159
2160 config CPU_FREQ_S3C24XX_PLL
2161         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2162         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2163         help
2164           Compile in support for changing the PLL frequency from the
2165           S3C24XX series CPUfreq driver. The PLL takes time to settle
2166           after a frequency change, so by default it is not enabled.
2167
2168           This also means that the PLL tables for the selected CPU(s) will
2169           be built which may increase the size of the kernel image.
2170
2171 config CPU_FREQ_S3C24XX_DEBUG
2172         bool "Debug CPUfreq Samsung driver core"
2173         depends on CPU_FREQ_S3C24XX
2174         help
2175           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2176
2177 config CPU_FREQ_S3C24XX_IODEBUG
2178         bool "Debug CPUfreq Samsung driver IO timing"
2179         depends on CPU_FREQ_S3C24XX
2180         help
2181           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2182
2183 config CPU_FREQ_S3C24XX_DEBUGFS
2184         bool "Export debugfs for CPUFreq"
2185         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2186         help
2187           Export status information via debugfs.
2188
2189 endif
2190
2191 source "drivers/cpuidle/Kconfig"
2192
2193 endmenu
2194
2195 menu "Floating point emulation"
2196
2197 comment "At least one emulation must be selected"
2198
2199 config FPE_NWFPE
2200         bool "NWFPE math emulation"
2201         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2202         ---help---
2203           Say Y to include the NWFPE floating point emulator in the kernel.
2204           This is necessary to run most binaries. Linux does not currently
2205           support floating point hardware so you need to say Y here even if
2206           your machine has an FPA or floating point co-processor podule.
2207
2208           You may say N here if you are going to load the Acorn FPEmulator
2209           early in the bootup.
2210
2211 config FPE_NWFPE_XP
2212         bool "Support extended precision"
2213         depends on FPE_NWFPE
2214         help
2215           Say Y to include 80-bit support in the kernel floating-point
2216           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2217           Note that gcc does not generate 80-bit operations by default,
2218           so in most cases this option only enlarges the size of the
2219           floating point emulator without any good reason.
2220
2221           You almost surely want to say N here.
2222
2223 config FPE_FASTFPE
2224         bool "FastFPE math emulation (EXPERIMENTAL)"
2225         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2226         ---help---
2227           Say Y here to include the FAST floating point emulator in the kernel.
2228           This is an experimental much faster emulator which now also has full
2229           precision for the mantissa.  It does not support any exceptions.
2230           It is very simple, and approximately 3-6 times faster than NWFPE.
2231
2232           It should be sufficient for most programs.  It may be not suitable
2233           for scientific calculations, but you have to check this for yourself.
2234           If you do not feel you need a faster FP emulation you should better
2235           choose NWFPE.
2236
2237 config VFP
2238         bool "VFP-format floating point maths"
2239         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2240         help
2241           Say Y to include VFP support code in the kernel. This is needed
2242           if your hardware includes a VFP unit.
2243
2244           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2245           release notes and additional status information.
2246
2247           Say N if your target does not have VFP hardware.
2248
2249 config VFPv3
2250         bool
2251         depends on VFP
2252         default y if CPU_V7
2253
2254 config NEON
2255         bool "Advanced SIMD (NEON) Extension support"
2256         depends on VFPv3 && CPU_V7
2257         help
2258           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2259           Extension.
2260
2261 endmenu
2262
2263 menu "Userspace binary formats"
2264
2265 source "fs/Kconfig.binfmt"
2266
2267 config ARTHUR
2268         tristate "RISC OS personality"
2269         depends on !AEABI
2270         help
2271           Say Y here to include the kernel code necessary if you want to run
2272           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2273           experimental; if this sounds frightening, say N and sleep in peace.
2274           You can also say M here to compile this support as a module (which
2275           will be called arthur).
2276
2277 endmenu
2278
2279 menu "Power management options"
2280
2281 source "kernel/power/Kconfig"
2282
2283 config ARCH_SUSPEND_POSSIBLE
2284         depends on !ARCH_S5PC100
2285         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2286                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2287         def_bool y
2288
2289 config ARM_CPU_SUSPEND
2290         def_bool PM_SLEEP
2291
2292 endmenu
2293
2294 source "net/Kconfig"
2295
2296 source "drivers/Kconfig"
2297
2298 source "fs/Kconfig"
2299
2300 source "arch/arm/Kconfig.debug"
2301
2302 source "security/Kconfig"
2303
2304 source "crypto/Kconfig"
2305
2306 source "lib/Kconfig"