Merge branch 'master' into for-next
[linux-flexiantxendom0-3.2.10.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_MEMORY_H
216         bool
217         help
218           Select this when mach/memory.h is required to provide special
219           definitions for this platform.  The need for mach/memory.h should
220           be avoided when possible.
221
222 config PHYS_OFFSET
223         hex "Physical address of main memory"
224         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
225         help
226           Please provide the physical address corresponding to the
227           location of main memory in your system.
228
229 config GENERIC_BUG
230         def_bool y
231         depends on BUG
232
233 source "init/Kconfig"
234
235 source "kernel/Kconfig.freezer"
236
237 menu "System Type"
238
239 config MMU
240         bool "MMU-based Paged Memory Management Support"
241         default y
242         help
243           Select if you want MMU-based virtualised addressing space
244           support by paged memory management. If unsure, say 'Y'.
245
246 #
247 # The "ARM system type" choice list is ordered alphabetically by option
248 # text.  Please add new entries in the option alphabetic order.
249 #
250 choice
251         prompt "ARM system type"
252         default ARCH_VERSATILE
253
254 config ARCH_INTEGRATOR
255         bool "ARM Ltd. Integrator family"
256         select ARM_AMBA
257         select ARCH_HAS_CPUFREQ
258         select CLKDEV_LOOKUP
259         select HAVE_MACH_CLKDEV
260         select ICST
261         select GENERIC_CLOCKEVENTS
262         select PLAT_VERSATILE
263         select PLAT_VERSATILE_FPGA_IRQ
264         select NEED_MACH_MEMORY_H
265         help
266           Support for ARM's Integrator platform.
267
268 config ARCH_REALVIEW
269         bool "ARM Ltd. RealView family"
270         select ARM_AMBA
271         select CLKDEV_LOOKUP
272         select HAVE_MACH_CLKDEV
273         select ICST
274         select GENERIC_CLOCKEVENTS
275         select ARCH_WANT_OPTIONAL_GPIOLIB
276         select PLAT_VERSATILE
277         select PLAT_VERSATILE_CLCD
278         select ARM_TIMER_SP804
279         select GPIO_PL061 if GPIOLIB
280         select NEED_MACH_MEMORY_H
281         help
282           This enables support for ARM Ltd RealView boards.
283
284 config ARCH_VERSATILE
285         bool "ARM Ltd. Versatile family"
286         select ARM_AMBA
287         select ARM_VIC
288         select CLKDEV_LOOKUP
289         select HAVE_MACH_CLKDEV
290         select ICST
291         select GENERIC_CLOCKEVENTS
292         select ARCH_WANT_OPTIONAL_GPIOLIB
293         select PLAT_VERSATILE
294         select PLAT_VERSATILE_CLCD
295         select PLAT_VERSATILE_FPGA_IRQ
296         select ARM_TIMER_SP804
297         help
298           This enables support for ARM Ltd Versatile board.
299
300 config ARCH_VEXPRESS
301         bool "ARM Ltd. Versatile Express family"
302         select ARCH_WANT_OPTIONAL_GPIOLIB
303         select ARM_AMBA
304         select ARM_TIMER_SP804
305         select CLKDEV_LOOKUP
306         select HAVE_MACH_CLKDEV
307         select GENERIC_CLOCKEVENTS
308         select HAVE_CLK
309         select HAVE_PATA_PLATFORM
310         select ICST
311         select PLAT_VERSATILE
312         select PLAT_VERSATILE_CLCD
313         help
314           This enables support for the ARM Ltd Versatile Express boards.
315
316 config ARCH_AT91
317         bool "Atmel AT91"
318         select ARCH_REQUIRE_GPIOLIB
319         select HAVE_CLK
320         select CLKDEV_LOOKUP
321         help
322           This enables support for systems based on the Atmel AT91RM9200,
323           AT91SAM9 and AT91CAP9 processors.
324
325 config ARCH_BCMRING
326         bool "Broadcom BCMRING"
327         depends on MMU
328         select CPU_V6
329         select ARM_AMBA
330         select ARM_TIMER_SP804
331         select CLKDEV_LOOKUP
332         select GENERIC_CLOCKEVENTS
333         select ARCH_WANT_OPTIONAL_GPIOLIB
334         help
335           Support for Broadcom's BCMRing platform.
336
337 config ARCH_HIGHBANK
338         bool "Calxeda Highbank-based"
339         select ARCH_WANT_OPTIONAL_GPIOLIB
340         select ARM_AMBA
341         select ARM_GIC
342         select ARM_TIMER_SP804
343         select CLKDEV_LOOKUP
344         select CPU_V7
345         select GENERIC_CLOCKEVENTS
346         select HAVE_ARM_SCU
347         select USE_OF
348         help
349           Support for the Calxeda Highbank SoC based boards.
350
351 config ARCH_CLPS711X
352         bool "Cirrus Logic CLPS711x/EP721x-based"
353         select CPU_ARM720T
354         select ARCH_USES_GETTIMEOFFSET
355         select NEED_MACH_MEMORY_H
356         help
357           Support for Cirrus Logic 711x/721x based boards.
358
359 config ARCH_CNS3XXX
360         bool "Cavium Networks CNS3XXX family"
361         select CPU_V6K
362         select GENERIC_CLOCKEVENTS
363         select ARM_GIC
364         select MIGHT_HAVE_PCI
365         select PCI_DOMAINS if PCI
366         help
367           Support for Cavium Networks CNS3XXX platform.
368
369 config ARCH_GEMINI
370         bool "Cortina Systems Gemini"
371         select CPU_FA526
372         select ARCH_REQUIRE_GPIOLIB
373         select ARCH_USES_GETTIMEOFFSET
374         help
375           Support for the Cortina Systems Gemini family SoCs
376
377 config ARCH_PRIMA2
378         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
379         select CPU_V7
380         select NO_IOPORT
381         select GENERIC_CLOCKEVENTS
382         select CLKDEV_LOOKUP
383         select GENERIC_IRQ_CHIP
384         select USE_OF
385         select ZONE_DMA
386         help
387           Support for CSR SiRFSoC ARM Cortex A9 Platform
388
389 config ARCH_EBSA110
390         bool "EBSA-110"
391         select CPU_SA110
392         select ISA
393         select NO_IOPORT
394         select ARCH_USES_GETTIMEOFFSET
395         select NEED_MACH_MEMORY_H
396         help
397           This is an evaluation board for the StrongARM processor available
398           from Digital. It has limited hardware on-board, including an
399           Ethernet interface, two PCMCIA sockets, two serial ports and a
400           parallel port.
401
402 config ARCH_EP93XX
403         bool "EP93xx-based"
404         select CPU_ARM920T
405         select ARM_AMBA
406         select ARM_VIC
407         select CLKDEV_LOOKUP
408         select ARCH_REQUIRE_GPIOLIB
409         select ARCH_HAS_HOLES_MEMORYMODEL
410         select ARCH_USES_GETTIMEOFFSET
411         select NEED_MACH_MEMORY_H
412         help
413           This enables support for the Cirrus EP93xx series of CPUs.
414
415 config ARCH_FOOTBRIDGE
416         bool "FootBridge"
417         select CPU_SA110
418         select FOOTBRIDGE
419         select GENERIC_CLOCKEVENTS
420         select HAVE_IDE
421         select NEED_MACH_MEMORY_H
422         help
423           Support for systems based on the DC21285 companion chip
424           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
425
426 config ARCH_MXC
427         bool "Freescale MXC/iMX-based"
428         select GENERIC_CLOCKEVENTS
429         select ARCH_REQUIRE_GPIOLIB
430         select CLKDEV_LOOKUP
431         select CLKSRC_MMIO
432         select GENERIC_IRQ_CHIP
433         select HAVE_SCHED_CLOCK
434         select MULTI_IRQ_HANDLER
435         help
436           Support for Freescale MXC/iMX-based family of processors
437
438 config ARCH_MXS
439         bool "Freescale MXS-based"
440         select GENERIC_CLOCKEVENTS
441         select ARCH_REQUIRE_GPIOLIB
442         select CLKDEV_LOOKUP
443         select CLKSRC_MMIO
444         help
445           Support for Freescale MXS-based family of processors
446
447 config ARCH_NETX
448         bool "Hilscher NetX based"
449         select CLKSRC_MMIO
450         select CPU_ARM926T
451         select ARM_VIC
452         select GENERIC_CLOCKEVENTS
453         help
454           This enables support for systems based on the Hilscher NetX Soc
455
456 config ARCH_H720X
457         bool "Hynix HMS720x-based"
458         select CPU_ARM720T
459         select ISA_DMA_API
460         select ARCH_USES_GETTIMEOFFSET
461         help
462           This enables support for systems based on the Hynix HMS720x
463
464 config ARCH_IOP13XX
465         bool "IOP13xx-based"
466         depends on MMU
467         select CPU_XSC3
468         select PLAT_IOP
469         select PCI
470         select ARCH_SUPPORTS_MSI
471         select VMSPLIT_1G
472         select NEED_MACH_MEMORY_H
473         help
474           Support for Intel's IOP13XX (XScale) family of processors.
475
476 config ARCH_IOP32X
477         bool "IOP32x-based"
478         depends on MMU
479         select CPU_XSCALE
480         select PLAT_IOP
481         select PCI
482         select ARCH_REQUIRE_GPIOLIB
483         help
484           Support for Intel's 80219 and IOP32X (XScale) family of
485           processors.
486
487 config ARCH_IOP33X
488         bool "IOP33x-based"
489         depends on MMU
490         select CPU_XSCALE
491         select PLAT_IOP
492         select PCI
493         select ARCH_REQUIRE_GPIOLIB
494         help
495           Support for Intel's IOP33X (XScale) family of processors.
496
497 config ARCH_IXP23XX
498         bool "IXP23XX-based"
499         depends on MMU
500         select CPU_XSC3
501         select PCI
502         select ARCH_USES_GETTIMEOFFSET
503         select NEED_MACH_MEMORY_H
504         help
505           Support for Intel's IXP23xx (XScale) family of processors.
506
507 config ARCH_IXP2000
508         bool "IXP2400/2800-based"
509         depends on MMU
510         select CPU_XSCALE
511         select PCI
512         select ARCH_USES_GETTIMEOFFSET
513         select NEED_MACH_MEMORY_H
514         help
515           Support for Intel's IXP2400/2800 (XScale) family of processors.
516
517 config ARCH_IXP4XX
518         bool "IXP4xx-based"
519         depends on MMU
520         select CLKSRC_MMIO
521         select CPU_XSCALE
522         select GENERIC_GPIO
523         select GENERIC_CLOCKEVENTS
524         select HAVE_SCHED_CLOCK
525         select MIGHT_HAVE_PCI
526         select DMABOUNCE if PCI
527         help
528           Support for Intel's IXP4XX (XScale) family of processors.
529
530 config ARCH_DOVE
531         bool "Marvell Dove"
532         select CPU_V7
533         select PCI
534         select ARCH_REQUIRE_GPIOLIB
535         select GENERIC_CLOCKEVENTS
536         select PLAT_ORION
537         help
538           Support for the Marvell Dove SoC 88AP510
539
540 config ARCH_KIRKWOOD
541         bool "Marvell Kirkwood"
542         select CPU_FEROCEON
543         select PCI
544         select ARCH_REQUIRE_GPIOLIB
545         select GENERIC_CLOCKEVENTS
546         select PLAT_ORION
547         help
548           Support for the following Marvell Kirkwood series SoCs:
549           88F6180, 88F6192 and 88F6281.
550
551 config ARCH_LPC32XX
552         bool "NXP LPC32XX"
553         select CLKSRC_MMIO
554         select CPU_ARM926T
555         select ARCH_REQUIRE_GPIOLIB
556         select HAVE_IDE
557         select ARM_AMBA
558         select USB_ARCH_HAS_OHCI
559         select CLKDEV_LOOKUP
560         select GENERIC_CLOCKEVENTS
561         help
562           Support for the NXP LPC32XX family of processors
563
564 config ARCH_MV78XX0
565         bool "Marvell MV78xx0"
566         select CPU_FEROCEON
567         select PCI
568         select ARCH_REQUIRE_GPIOLIB
569         select GENERIC_CLOCKEVENTS
570         select PLAT_ORION
571         help
572           Support for the following Marvell MV78xx0 series SoCs:
573           MV781x0, MV782x0.
574
575 config ARCH_ORION5X
576         bool "Marvell Orion"
577         depends on MMU
578         select CPU_FEROCEON
579         select PCI
580         select ARCH_REQUIRE_GPIOLIB
581         select GENERIC_CLOCKEVENTS
582         select PLAT_ORION
583         help
584           Support for the following Marvell Orion 5x series SoCs:
585           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
586           Orion-2 (5281), Orion-1-90 (6183).
587
588 config ARCH_MMP
589         bool "Marvell PXA168/910/MMP2"
590         depends on MMU
591         select ARCH_REQUIRE_GPIOLIB
592         select CLKDEV_LOOKUP
593         select GENERIC_CLOCKEVENTS
594         select HAVE_SCHED_CLOCK
595         select TICK_ONESHOT
596         select PLAT_PXA
597         select SPARSE_IRQ
598         select GENERIC_ALLOCATOR
599         help
600           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
601
602 config ARCH_KS8695
603         bool "Micrel/Kendin KS8695"
604         select CPU_ARM922T
605         select ARCH_REQUIRE_GPIOLIB
606         select ARCH_USES_GETTIMEOFFSET
607         select NEED_MACH_MEMORY_H
608         help
609           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
610           System-on-Chip devices.
611
612 config ARCH_W90X900
613         bool "Nuvoton W90X900 CPU"
614         select CPU_ARM926T
615         select ARCH_REQUIRE_GPIOLIB
616         select CLKDEV_LOOKUP
617         select CLKSRC_MMIO
618         select GENERIC_CLOCKEVENTS
619         help
620           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
621           At present, the w90x900 has been renamed nuc900, regarding
622           the ARM series product line, you can login the following
623           link address to know more.
624
625           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
626                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
627
628 config ARCH_TEGRA
629         bool "NVIDIA Tegra"
630         select CLKDEV_LOOKUP
631         select CLKSRC_MMIO
632         select GENERIC_CLOCKEVENTS
633         select GENERIC_GPIO
634         select HAVE_CLK
635         select HAVE_SCHED_CLOCK
636         select ARCH_HAS_CPUFREQ
637         help
638           This enables support for NVIDIA Tegra based systems (Tegra APX,
639           Tegra 6xx and Tegra 2 series).
640
641 config ARCH_PICOXCELL
642         bool "Picochip picoXcell"
643         select ARCH_REQUIRE_GPIOLIB
644         select ARM_PATCH_PHYS_VIRT
645         select ARM_VIC
646         select CPU_V6K
647         select DW_APB_TIMER
648         select GENERIC_CLOCKEVENTS
649         select GENERIC_GPIO
650         select HAVE_SCHED_CLOCK
651         select HAVE_TCM
652         select NO_IOPORT
653         select USE_OF
654         help
655           This enables support for systems based on the Picochip picoXcell
656           family of Femtocell devices.  The picoxcell support requires device tree
657           for all boards.
658
659 config ARCH_PNX4008
660         bool "Philips Nexperia PNX4008 Mobile"
661         select CPU_ARM926T
662         select CLKDEV_LOOKUP
663         select ARCH_USES_GETTIMEOFFSET
664         help
665           This enables support for Philips PNX4008 mobile platform.
666
667 config ARCH_PXA
668         bool "PXA2xx/PXA3xx-based"
669         depends on MMU
670         select ARCH_MTD_XIP
671         select ARCH_HAS_CPUFREQ
672         select CLKDEV_LOOKUP
673         select CLKSRC_MMIO
674         select ARCH_REQUIRE_GPIOLIB
675         select GENERIC_CLOCKEVENTS
676         select HAVE_SCHED_CLOCK
677         select TICK_ONESHOT
678         select PLAT_PXA
679         select SPARSE_IRQ
680         select AUTO_ZRELADDR
681         select MULTI_IRQ_HANDLER
682         select ARM_CPU_SUSPEND if PM
683         select HAVE_IDE
684         help
685           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
686
687 config ARCH_MSM
688         bool "Qualcomm MSM"
689         select HAVE_CLK
690         select GENERIC_CLOCKEVENTS
691         select ARCH_REQUIRE_GPIOLIB
692         select CLKDEV_LOOKUP
693         help
694           Support for Qualcomm MSM/QSD based systems.  This runs on the
695           apps processor of the MSM/QSD and depends on a shared memory
696           interface to the modem processor which runs the baseband
697           stack and controls some vital subsystems
698           (clock and power control, etc).
699
700 config ARCH_SHMOBILE
701         bool "Renesas SH-Mobile / R-Mobile"
702         select HAVE_CLK
703         select CLKDEV_LOOKUP
704         select HAVE_MACH_CLKDEV
705         select GENERIC_CLOCKEVENTS
706         select NO_IOPORT
707         select SPARSE_IRQ
708         select MULTI_IRQ_HANDLER
709         select PM_GENERIC_DOMAINS if PM
710         select NEED_MACH_MEMORY_H
711         help
712           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
713
714 config ARCH_RPC
715         bool "RiscPC"
716         select ARCH_ACORN
717         select FIQ
718         select TIMER_ACORN
719         select ARCH_MAY_HAVE_PC_FDC
720         select HAVE_PATA_PLATFORM
721         select ISA_DMA_API
722         select NO_IOPORT
723         select ARCH_SPARSEMEM_ENABLE
724         select ARCH_USES_GETTIMEOFFSET
725         select HAVE_IDE
726         select NEED_MACH_MEMORY_H
727         help
728           On the Acorn Risc-PC, Linux can support the internal IDE disk and
729           CD-ROM interface, serial and parallel port, and the floppy drive.
730
731 config ARCH_SA1100
732         bool "SA1100-based"
733         select CLKSRC_MMIO
734         select CPU_SA1100
735         select ISA
736         select ARCH_SPARSEMEM_ENABLE
737         select ARCH_MTD_XIP
738         select ARCH_HAS_CPUFREQ
739         select CPU_FREQ
740         select GENERIC_CLOCKEVENTS
741         select HAVE_CLK
742         select HAVE_SCHED_CLOCK
743         select TICK_ONESHOT
744         select ARCH_REQUIRE_GPIOLIB
745         select HAVE_IDE
746         select NEED_MACH_MEMORY_H
747         help
748           Support for StrongARM 11x0 based boards.
749
750 config ARCH_S3C2410
751         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
752         select GENERIC_GPIO
753         select ARCH_HAS_CPUFREQ
754         select HAVE_CLK
755         select CLKDEV_LOOKUP
756         select ARCH_USES_GETTIMEOFFSET
757         select HAVE_S3C2410_I2C if I2C
758         help
759           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
760           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
761           the Samsung SMDK2410 development board (and derivatives).
762
763           Note, the S3C2416 and the S3C2450 are so close that they even share
764           the same SoC ID code. This means that there is no separate machine
765           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
766
767 config ARCH_S3C64XX
768         bool "Samsung S3C64XX"
769         select PLAT_SAMSUNG
770         select CPU_V6
771         select ARM_VIC
772         select HAVE_CLK
773         select HAVE_TCM
774         select CLKDEV_LOOKUP
775         select NO_IOPORT
776         select ARCH_USES_GETTIMEOFFSET
777         select ARCH_HAS_CPUFREQ
778         select ARCH_REQUIRE_GPIOLIB
779         select SAMSUNG_CLKSRC
780         select SAMSUNG_IRQ_VIC_TIMER
781         select S3C_GPIO_TRACK
782         select S3C_DEV_NAND
783         select USB_ARCH_HAS_OHCI
784         select SAMSUNG_GPIOLIB_4BIT
785         select HAVE_S3C2410_I2C if I2C
786         select HAVE_S3C2410_WATCHDOG if WATCHDOG
787         help
788           Samsung S3C64XX series based systems
789
790 config ARCH_S5P64X0
791         bool "Samsung S5P6440 S5P6450"
792         select CPU_V6
793         select GENERIC_GPIO
794         select HAVE_CLK
795         select CLKDEV_LOOKUP
796         select CLKSRC_MMIO
797         select HAVE_S3C2410_WATCHDOG if WATCHDOG
798         select GENERIC_CLOCKEVENTS
799         select HAVE_SCHED_CLOCK
800         select HAVE_S3C2410_I2C if I2C
801         select HAVE_S3C_RTC if RTC_CLASS
802         help
803           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
804           SMDK6450.
805
806 config ARCH_S5PC100
807         bool "Samsung S5PC100"
808         select GENERIC_GPIO
809         select HAVE_CLK
810         select CLKDEV_LOOKUP
811         select CPU_V7
812         select ARM_L1_CACHE_SHIFT_6
813         select ARCH_USES_GETTIMEOFFSET
814         select HAVE_S3C2410_I2C if I2C
815         select HAVE_S3C_RTC if RTC_CLASS
816         select HAVE_S3C2410_WATCHDOG if WATCHDOG
817         help
818           Samsung S5PC100 series based systems
819
820 config ARCH_S5PV210
821         bool "Samsung S5PV210/S5PC110"
822         select CPU_V7
823         select ARCH_SPARSEMEM_ENABLE
824         select ARCH_HAS_HOLES_MEMORYMODEL
825         select GENERIC_GPIO
826         select HAVE_CLK
827         select CLKDEV_LOOKUP
828         select CLKSRC_MMIO
829         select ARM_L1_CACHE_SHIFT_6
830         select ARCH_HAS_CPUFREQ
831         select GENERIC_CLOCKEVENTS
832         select HAVE_SCHED_CLOCK
833         select HAVE_S3C2410_I2C if I2C
834         select HAVE_S3C_RTC if RTC_CLASS
835         select HAVE_S3C2410_WATCHDOG if WATCHDOG
836         select NEED_MACH_MEMORY_H
837         help
838           Samsung S5PV210/S5PC110 series based systems
839
840 config ARCH_EXYNOS
841         bool "SAMSUNG EXYNOS"
842         select CPU_V7
843         select ARCH_SPARSEMEM_ENABLE
844         select ARCH_HAS_HOLES_MEMORYMODEL
845         select GENERIC_GPIO
846         select HAVE_CLK
847         select CLKDEV_LOOKUP
848         select ARCH_HAS_CPUFREQ
849         select GENERIC_CLOCKEVENTS
850         select HAVE_S3C_RTC if RTC_CLASS
851         select HAVE_S3C2410_I2C if I2C
852         select HAVE_S3C2410_WATCHDOG if WATCHDOG
853         select NEED_MACH_MEMORY_H
854         help
855           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
856
857 config ARCH_SHARK
858         bool "Shark"
859         select CPU_SA110
860         select ISA
861         select ISA_DMA
862         select ZONE_DMA
863         select PCI
864         select ARCH_USES_GETTIMEOFFSET
865         select NEED_MACH_MEMORY_H
866         help
867           Support for the StrongARM based Digital DNARD machine, also known
868           as "Shark" (<http://www.shark-linux.de/shark.html>).
869
870 config ARCH_TCC_926
871         bool "Telechips TCC ARM926-based systems"
872         select CLKSRC_MMIO
873         select CPU_ARM926T
874         select HAVE_CLK
875         select CLKDEV_LOOKUP
876         select GENERIC_CLOCKEVENTS
877         help
878           Support for Telechips TCC ARM926-based systems.
879
880 config ARCH_U300
881         bool "ST-Ericsson U300 Series"
882         depends on MMU
883         select CLKSRC_MMIO
884         select CPU_ARM926T
885         select HAVE_SCHED_CLOCK
886         select HAVE_TCM
887         select ARM_AMBA
888         select ARM_PATCH_PHYS_VIRT
889         select ARM_VIC
890         select GENERIC_CLOCKEVENTS
891         select CLKDEV_LOOKUP
892         select HAVE_MACH_CLKDEV
893         select GENERIC_GPIO
894         select ARCH_REQUIRE_GPIOLIB
895         select NEED_MACH_MEMORY_H
896         help
897           Support for ST-Ericsson U300 series mobile platforms.
898
899 config ARCH_U8500
900         bool "ST-Ericsson U8500 Series"
901         select CPU_V7
902         select ARM_AMBA
903         select GENERIC_CLOCKEVENTS
904         select CLKDEV_LOOKUP
905         select ARCH_REQUIRE_GPIOLIB
906         select ARCH_HAS_CPUFREQ
907         help
908           Support for ST-Ericsson's Ux500 architecture
909
910 config ARCH_NOMADIK
911         bool "STMicroelectronics Nomadik"
912         select ARM_AMBA
913         select ARM_VIC
914         select CPU_ARM926T
915         select CLKDEV_LOOKUP
916         select GENERIC_CLOCKEVENTS
917         select ARCH_REQUIRE_GPIOLIB
918         help
919           Support for the Nomadik platform by ST-Ericsson
920
921 config ARCH_DAVINCI
922         bool "TI DaVinci"
923         select GENERIC_CLOCKEVENTS
924         select ARCH_REQUIRE_GPIOLIB
925         select ZONE_DMA
926         select HAVE_IDE
927         select CLKDEV_LOOKUP
928         select GENERIC_ALLOCATOR
929         select GENERIC_IRQ_CHIP
930         select ARCH_HAS_HOLES_MEMORYMODEL
931         help
932           Support for TI's DaVinci platform.
933
934 config ARCH_OMAP
935         bool "TI OMAP"
936         select HAVE_CLK
937         select ARCH_REQUIRE_GPIOLIB
938         select ARCH_HAS_CPUFREQ
939         select CLKSRC_MMIO
940         select GENERIC_CLOCKEVENTS
941         select HAVE_SCHED_CLOCK
942         select ARCH_HAS_HOLES_MEMORYMODEL
943         help
944           Support for TI's OMAP platform (OMAP1/2/3/4).
945
946 config PLAT_SPEAR
947         bool "ST SPEAr"
948         select ARM_AMBA
949         select ARCH_REQUIRE_GPIOLIB
950         select CLKDEV_LOOKUP
951         select CLKSRC_MMIO
952         select GENERIC_CLOCKEVENTS
953         select HAVE_CLK
954         help
955           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
956
957 config ARCH_VT8500
958         bool "VIA/WonderMedia 85xx"
959         select CPU_ARM926T
960         select GENERIC_GPIO
961         select ARCH_HAS_CPUFREQ
962         select GENERIC_CLOCKEVENTS
963         select ARCH_REQUIRE_GPIOLIB
964         select HAVE_PWM
965         help
966           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
967
968 config ARCH_ZYNQ
969         bool "Xilinx Zynq ARM Cortex A9 Platform"
970         select CPU_V7
971         select GENERIC_CLOCKEVENTS
972         select CLKDEV_LOOKUP
973         select ARM_GIC
974         select ARM_AMBA
975         select ICST
976         select USE_OF
977         help
978           Support for Xilinx Zynq ARM Cortex A9 Platform
979 endchoice
980
981 #
982 # This is sorted alphabetically by mach-* pathname.  However, plat-*
983 # Kconfigs may be included either alphabetically (according to the
984 # plat- suffix) or along side the corresponding mach-* source.
985 #
986 source "arch/arm/mach-at91/Kconfig"
987
988 source "arch/arm/mach-bcmring/Kconfig"
989
990 source "arch/arm/mach-clps711x/Kconfig"
991
992 source "arch/arm/mach-cns3xxx/Kconfig"
993
994 source "arch/arm/mach-davinci/Kconfig"
995
996 source "arch/arm/mach-dove/Kconfig"
997
998 source "arch/arm/mach-ep93xx/Kconfig"
999
1000 source "arch/arm/mach-footbridge/Kconfig"
1001
1002 source "arch/arm/mach-gemini/Kconfig"
1003
1004 source "arch/arm/mach-h720x/Kconfig"
1005
1006 source "arch/arm/mach-integrator/Kconfig"
1007
1008 source "arch/arm/mach-iop32x/Kconfig"
1009
1010 source "arch/arm/mach-iop33x/Kconfig"
1011
1012 source "arch/arm/mach-iop13xx/Kconfig"
1013
1014 source "arch/arm/mach-ixp4xx/Kconfig"
1015
1016 source "arch/arm/mach-ixp2000/Kconfig"
1017
1018 source "arch/arm/mach-ixp23xx/Kconfig"
1019
1020 source "arch/arm/mach-kirkwood/Kconfig"
1021
1022 source "arch/arm/mach-ks8695/Kconfig"
1023
1024 source "arch/arm/mach-lpc32xx/Kconfig"
1025
1026 source "arch/arm/mach-msm/Kconfig"
1027
1028 source "arch/arm/mach-mv78xx0/Kconfig"
1029
1030 source "arch/arm/plat-mxc/Kconfig"
1031
1032 source "arch/arm/mach-mxs/Kconfig"
1033
1034 source "arch/arm/mach-netx/Kconfig"
1035
1036 source "arch/arm/mach-nomadik/Kconfig"
1037 source "arch/arm/plat-nomadik/Kconfig"
1038
1039 source "arch/arm/plat-omap/Kconfig"
1040
1041 source "arch/arm/mach-omap1/Kconfig"
1042
1043 source "arch/arm/mach-omap2/Kconfig"
1044
1045 source "arch/arm/mach-orion5x/Kconfig"
1046
1047 source "arch/arm/mach-pxa/Kconfig"
1048 source "arch/arm/plat-pxa/Kconfig"
1049
1050 source "arch/arm/mach-mmp/Kconfig"
1051
1052 source "arch/arm/mach-realview/Kconfig"
1053
1054 source "arch/arm/mach-sa1100/Kconfig"
1055
1056 source "arch/arm/plat-samsung/Kconfig"
1057 source "arch/arm/plat-s3c24xx/Kconfig"
1058 source "arch/arm/plat-s5p/Kconfig"
1059
1060 source "arch/arm/plat-spear/Kconfig"
1061
1062 source "arch/arm/plat-tcc/Kconfig"
1063
1064 if ARCH_S3C2410
1065 source "arch/arm/mach-s3c2410/Kconfig"
1066 source "arch/arm/mach-s3c2412/Kconfig"
1067 source "arch/arm/mach-s3c2416/Kconfig"
1068 source "arch/arm/mach-s3c2440/Kconfig"
1069 source "arch/arm/mach-s3c2443/Kconfig"
1070 endif
1071
1072 if ARCH_S3C64XX
1073 source "arch/arm/mach-s3c64xx/Kconfig"
1074 endif
1075
1076 source "arch/arm/mach-s5p64x0/Kconfig"
1077
1078 source "arch/arm/mach-s5pc100/Kconfig"
1079
1080 source "arch/arm/mach-s5pv210/Kconfig"
1081
1082 source "arch/arm/mach-exynos/Kconfig"
1083
1084 source "arch/arm/mach-shmobile/Kconfig"
1085
1086 source "arch/arm/mach-tegra/Kconfig"
1087
1088 source "arch/arm/mach-u300/Kconfig"
1089
1090 source "arch/arm/mach-ux500/Kconfig"
1091
1092 source "arch/arm/mach-versatile/Kconfig"
1093
1094 source "arch/arm/mach-vexpress/Kconfig"
1095 source "arch/arm/plat-versatile/Kconfig"
1096
1097 source "arch/arm/mach-vt8500/Kconfig"
1098
1099 source "arch/arm/mach-w90x900/Kconfig"
1100
1101 # Definitions to make life easier
1102 config ARCH_ACORN
1103         bool
1104
1105 config PLAT_IOP
1106         bool
1107         select GENERIC_CLOCKEVENTS
1108         select HAVE_SCHED_CLOCK
1109
1110 config PLAT_ORION
1111         bool
1112         select CLKSRC_MMIO
1113         select GENERIC_IRQ_CHIP
1114         select HAVE_SCHED_CLOCK
1115
1116 config PLAT_PXA
1117         bool
1118
1119 config PLAT_VERSATILE
1120         bool
1121
1122 config ARM_TIMER_SP804
1123         bool
1124         select CLKSRC_MMIO
1125
1126 source arch/arm/mm/Kconfig
1127
1128 config IWMMXT
1129         bool "Enable iWMMXt support"
1130         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1131         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1132         help
1133           Enable support for iWMMXt context switching at run time if
1134           running on a CPU that supports it.
1135
1136 config XSCALE_PMU
1137         bool
1138         depends on CPU_XSCALE
1139         default y
1140
1141 config CPU_HAS_PMU
1142         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1143                    (!ARCH_OMAP3 || OMAP3_EMU)
1144         default y
1145         bool
1146
1147 config MULTI_IRQ_HANDLER
1148         bool
1149         help
1150           Allow each machine to specify it's own IRQ handler at run time.
1151
1152 if !MMU
1153 source "arch/arm/Kconfig-nommu"
1154 endif
1155
1156 config ARM_ERRATA_411920
1157         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1158         depends on CPU_V6 || CPU_V6K
1159         help
1160           Invalidation of the Instruction Cache operation can
1161           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1162           It does not affect the MPCore. This option enables the ARM Ltd.
1163           recommended workaround.
1164
1165 config ARM_ERRATA_430973
1166         bool "ARM errata: Stale prediction on replaced interworking branch"
1167         depends on CPU_V7
1168         help
1169           This option enables the workaround for the 430973 Cortex-A8
1170           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1171           interworking branch is replaced with another code sequence at the
1172           same virtual address, whether due to self-modifying code or virtual
1173           to physical address re-mapping, Cortex-A8 does not recover from the
1174           stale interworking branch prediction. This results in Cortex-A8
1175           executing the new code sequence in the incorrect ARM or Thumb state.
1176           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1177           and also flushes the branch target cache at every context switch.
1178           Note that setting specific bits in the ACTLR register may not be
1179           available in non-secure mode.
1180
1181 config ARM_ERRATA_458693
1182         bool "ARM errata: Processor deadlock when a false hazard is created"
1183         depends on CPU_V7
1184         help
1185           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1186           erratum. For very specific sequences of memory operations, it is
1187           possible for a hazard condition intended for a cache line to instead
1188           be incorrectly associated with a different cache line. This false
1189           hazard might then cause a processor deadlock. The workaround enables
1190           the L1 caching of the NEON accesses and disables the PLD instruction
1191           in the ACTLR register. Note that setting specific bits in the ACTLR
1192           register may not be available in non-secure mode.
1193
1194 config ARM_ERRATA_460075
1195         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1196         depends on CPU_V7
1197         help
1198           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1199           erratum. Any asynchronous access to the L2 cache may encounter a
1200           situation in which recent store transactions to the L2 cache are lost
1201           and overwritten with stale memory contents from external memory. The
1202           workaround disables the write-allocate mode for the L2 cache via the
1203           ACTLR register. Note that setting specific bits in the ACTLR register
1204           may not be available in non-secure mode.
1205
1206 config ARM_ERRATA_742230
1207         bool "ARM errata: DMB operation may be faulty"
1208         depends on CPU_V7 && SMP
1209         help
1210           This option enables the workaround for the 742230 Cortex-A9
1211           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1212           between two write operations may not ensure the correct visibility
1213           ordering of the two writes. This workaround sets a specific bit in
1214           the diagnostic register of the Cortex-A9 which causes the DMB
1215           instruction to behave as a DSB, ensuring the correct behaviour of
1216           the two writes.
1217
1218 config ARM_ERRATA_742231
1219         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1220         depends on CPU_V7 && SMP
1221         help
1222           This option enables the workaround for the 742231 Cortex-A9
1223           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1224           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1225           accessing some data located in the same cache line, may get corrupted
1226           data due to bad handling of the address hazard when the line gets
1227           replaced from one of the CPUs at the same time as another CPU is
1228           accessing it. This workaround sets specific bits in the diagnostic
1229           register of the Cortex-A9 which reduces the linefill issuing
1230           capabilities of the processor.
1231
1232 config PL310_ERRATA_588369
1233         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1234         depends on CACHE_L2X0
1235         help
1236            The PL310 L2 cache controller implements three types of Clean &
1237            Invalidate maintenance operations: by Physical Address
1238            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1239            They are architecturally defined to behave as the execution of a
1240            clean operation followed immediately by an invalidate operation,
1241            both performing to the same memory location. This functionality
1242            is not correctly implemented in PL310 as clean lines are not
1243            invalidated as a result of these operations.
1244
1245 config ARM_ERRATA_720789
1246         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1247         depends on CPU_V7 && SMP
1248         help
1249           This option enables the workaround for the 720789 Cortex-A9 (prior to
1250           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1251           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1252           As a consequence of this erratum, some TLB entries which should be
1253           invalidated are not, resulting in an incoherency in the system page
1254           tables. The workaround changes the TLB flushing routines to invalidate
1255           entries regardless of the ASID.
1256
1257 config PL310_ERRATA_727915
1258         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1259         depends on CACHE_L2X0
1260         help
1261           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1262           operation (offset 0x7FC). This operation runs in background so that
1263           PL310 can handle normal accesses while it is in progress. Under very
1264           rare circumstances, due to this erratum, write data can be lost when
1265           PL310 treats a cacheable write transaction during a Clean &
1266           Invalidate by Way operation.
1267
1268 config ARM_ERRATA_743622
1269         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1270         depends on CPU_V7
1271         help
1272           This option enables the workaround for the 743622 Cortex-A9
1273           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1274           optimisation in the Cortex-A9 Store Buffer may lead to data
1275           corruption. This workaround sets a specific bit in the diagnostic
1276           register of the Cortex-A9 which disables the Store Buffer
1277           optimisation, preventing the defect from occurring. This has no
1278           visible impact on the overall performance or power consumption of the
1279           processor.
1280
1281 config ARM_ERRATA_751472
1282         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1283         depends on CPU_V7 && SMP
1284         help
1285           This option enables the workaround for the 751472 Cortex-A9 (prior
1286           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1287           completion of a following broadcasted operation if the second
1288           operation is received by a CPU before the ICIALLUIS has completed,
1289           potentially leading to corrupted entries in the cache or TLB.
1290
1291 config ARM_ERRATA_753970
1292         bool "ARM errata: cache sync operation may be faulty"
1293         depends on CACHE_PL310
1294         help
1295           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1296
1297           Under some condition the effect of cache sync operation on
1298           the store buffer still remains when the operation completes.
1299           This means that the store buffer is always asked to drain and
1300           this prevents it from merging any further writes. The workaround
1301           is to replace the normal offset of cache sync operation (0x730)
1302           by another offset targeting an unmapped PL310 register 0x740.
1303           This has the same effect as the cache sync operation: store buffer
1304           drain and waiting for all buffers empty.
1305
1306 config ARM_ERRATA_754322
1307         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1308         depends on CPU_V7
1309         help
1310           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1311           r3p*) erratum. A speculative memory access may cause a page table walk
1312           which starts prior to an ASID switch but completes afterwards. This
1313           can populate the micro-TLB with a stale entry which may be hit with
1314           the new ASID. This workaround places two dsb instructions in the mm
1315           switching code so that no page table walks can cross the ASID switch.
1316
1317 config ARM_ERRATA_754327
1318         bool "ARM errata: no automatic Store Buffer drain"
1319         depends on CPU_V7 && SMP
1320         help
1321           This option enables the workaround for the 754327 Cortex-A9 (prior to
1322           r2p0) erratum. The Store Buffer does not have any automatic draining
1323           mechanism and therefore a livelock may occur if an external agent
1324           continuously polls a memory location waiting to observe an update.
1325           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1326           written polling loops from denying visibility of updates to memory.
1327
1328 config ARM_ERRATA_364296
1329         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1330         depends on CPU_V6 && !SMP
1331         help
1332           This options enables the workaround for the 364296 ARM1136
1333           r0p2 erratum (possible cache data corruption with
1334           hit-under-miss enabled). It sets the undocumented bit 31 in
1335           the auxiliary control register and the FI bit in the control
1336           register, thus disabling hit-under-miss without putting the
1337           processor into full low interrupt latency mode. ARM11MPCore
1338           is not affected.
1339
1340 config ARM_ERRATA_764369
1341         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1342         depends on CPU_V7 && SMP
1343         help
1344           This option enables the workaround for erratum 764369
1345           affecting Cortex-A9 MPCore with two or more processors (all
1346           current revisions). Under certain timing circumstances, a data
1347           cache line maintenance operation by MVA targeting an Inner
1348           Shareable memory region may fail to proceed up to either the
1349           Point of Coherency or to the Point of Unification of the
1350           system. This workaround adds a DSB instruction before the
1351           relevant cache maintenance functions and sets a specific bit
1352           in the diagnostic control register of the SCU.
1353
1354 endmenu
1355
1356 source "arch/arm/common/Kconfig"
1357
1358 menu "Bus support"
1359
1360 config ARM_AMBA
1361         bool
1362
1363 config ISA
1364         bool
1365         help
1366           Find out whether you have ISA slots on your motherboard.  ISA is the
1367           name of a bus system, i.e. the way the CPU talks to the other stuff
1368           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1369           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1370           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1371
1372 # Select ISA DMA controller support
1373 config ISA_DMA
1374         bool
1375         select ISA_DMA_API
1376
1377 # Select ISA DMA interface
1378 config ISA_DMA_API
1379         bool
1380
1381 config PCI
1382         bool "PCI support" if MIGHT_HAVE_PCI
1383         help
1384           Find out whether you have a PCI motherboard. PCI is the name of a
1385           bus system, i.e. the way the CPU talks to the other stuff inside
1386           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1387           VESA. If you have PCI, say Y, otherwise N.
1388
1389 config PCI_DOMAINS
1390         bool
1391         depends on PCI
1392
1393 config PCI_NANOENGINE
1394         bool "BSE nanoEngine PCI support"
1395         depends on SA1100_NANOENGINE
1396         help
1397           Enable PCI on the BSE nanoEngine board.
1398
1399 config PCI_SYSCALL
1400         def_bool PCI
1401
1402 # Select the host bridge type
1403 config PCI_HOST_VIA82C505
1404         bool
1405         depends on PCI && ARCH_SHARK
1406         default y
1407
1408 config PCI_HOST_ITE8152
1409         bool
1410         depends on PCI && MACH_ARMCORE
1411         default y
1412         select DMABOUNCE
1413
1414 source "drivers/pci/Kconfig"
1415
1416 source "drivers/pcmcia/Kconfig"
1417
1418 endmenu
1419
1420 menu "Kernel Features"
1421
1422 source "kernel/time/Kconfig"
1423
1424 config SMP
1425         bool "Symmetric Multi-Processing"
1426         depends on CPU_V6K || CPU_V7
1427         depends on GENERIC_CLOCKEVENTS
1428         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1429                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1430                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1431                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE || ARCH_HIGHBANK || SOC_IMX6Q
1432         depends on MMU
1433         select USE_GENERIC_SMP_HELPERS
1434         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1435         help
1436           This enables support for systems with more than one CPU. If you have
1437           a system with only one CPU, like most personal computers, say N. If
1438           you have a system with more than one CPU, say Y.
1439
1440           If you say N here, the kernel will run on single and multiprocessor
1441           machines, but will use only one CPU of a multiprocessor machine. If
1442           you say Y here, the kernel will run on many, but not all, single
1443           processor machines. On a single processor machine, the kernel will
1444           run faster if you say N here.
1445
1446           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1447           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1448           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1449
1450           If you don't know what to do here, say N.
1451
1452 config SMP_ON_UP
1453         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1454         depends on EXPERIMENTAL
1455         depends on SMP && !XIP_KERNEL
1456         default y
1457         help
1458           SMP kernels contain instructions which fail on non-SMP processors.
1459           Enabling this option allows the kernel to modify itself to make
1460           these instructions safe.  Disabling it allows about 1K of space
1461           savings.
1462
1463           If you don't know what to do here, say Y.
1464
1465 config ARM_CPU_TOPOLOGY
1466         bool "Support cpu topology definition"
1467         depends on SMP && CPU_V7
1468         default y
1469         help
1470           Support ARM cpu topology definition. The MPIDR register defines
1471           affinity between processors which is then used to describe the cpu
1472           topology of an ARM System.
1473
1474 config SCHED_MC
1475         bool "Multi-core scheduler support"
1476         depends on ARM_CPU_TOPOLOGY
1477         help
1478           Multi-core scheduler support improves the CPU scheduler's decision
1479           making when dealing with multi-core CPU chips at a cost of slightly
1480           increased overhead in some places. If unsure say N here.
1481
1482 config SCHED_SMT
1483         bool "SMT scheduler support"
1484         depends on ARM_CPU_TOPOLOGY
1485         help
1486           Improves the CPU scheduler's decision making when dealing with
1487           MultiThreading at a cost of slightly increased overhead in some
1488           places. If unsure say N here.
1489
1490 config HAVE_ARM_SCU
1491         bool
1492         help
1493           This option enables support for the ARM system coherency unit
1494
1495 config HAVE_ARM_TWD
1496         bool
1497         depends on SMP
1498         select TICK_ONESHOT
1499         help
1500           This options enables support for the ARM timer and watchdog unit
1501
1502 choice
1503         prompt "Memory split"
1504         default VMSPLIT_3G
1505         help
1506           Select the desired split between kernel and user memory.
1507
1508           If you are not absolutely sure what you are doing, leave this
1509           option alone!
1510
1511         config VMSPLIT_3G
1512                 bool "3G/1G user/kernel split"
1513         config VMSPLIT_2G
1514                 bool "2G/2G user/kernel split"
1515         config VMSPLIT_1G
1516                 bool "1G/3G user/kernel split"
1517 endchoice
1518
1519 config PAGE_OFFSET
1520         hex
1521         default 0x40000000 if VMSPLIT_1G
1522         default 0x80000000 if VMSPLIT_2G
1523         default 0xC0000000
1524
1525 config NR_CPUS
1526         int "Maximum number of CPUs (2-32)"
1527         range 2 32
1528         depends on SMP
1529         default "4"
1530
1531 config HOTPLUG_CPU
1532         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1533         depends on SMP && HOTPLUG && EXPERIMENTAL
1534         help
1535           Say Y here to experiment with turning CPUs off and on.  CPUs
1536           can be controlled through /sys/devices/system/cpu.
1537
1538 config LOCAL_TIMERS
1539         bool "Use local timer interrupts"
1540         depends on SMP
1541         default y
1542         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1543         help
1544           Enable support for local timers on SMP platforms, rather then the
1545           legacy IPI broadcast method.  Local timers allows the system
1546           accounting to be spread across the timer interval, preventing a
1547           "thundering herd" at every timer tick.
1548
1549 source kernel/Kconfig.preempt
1550
1551 config HZ
1552         int
1553         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1554                 ARCH_S5PV210 || ARCH_EXYNOS4
1555         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1556         default AT91_TIMER_HZ if ARCH_AT91
1557         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1558         default 100
1559
1560 config THUMB2_KERNEL
1561         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1562         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1563         select AEABI
1564         select ARM_ASM_UNIFIED
1565         select ARM_UNWIND
1566         help
1567           By enabling this option, the kernel will be compiled in
1568           Thumb-2 mode. A compiler/assembler that understand the unified
1569           ARM-Thumb syntax is needed.
1570
1571           If unsure, say N.
1572
1573 config THUMB2_AVOID_R_ARM_THM_JUMP11
1574         bool "Work around buggy Thumb-2 short branch relocations in gas"
1575         depends on THUMB2_KERNEL && MODULES
1576         default y
1577         help
1578           Various binutils versions can resolve Thumb-2 branches to
1579           locally-defined, preemptible global symbols as short-range "b.n"
1580           branch instructions.
1581
1582           This is a problem, because there's no guarantee the final
1583           destination of the symbol, or any candidate locations for a
1584           trampoline, are within range of the branch.  For this reason, the
1585           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1586           relocation in modules at all, and it makes little sense to add
1587           support.
1588
1589           The symptom is that the kernel fails with an "unsupported
1590           relocation" error when loading some modules.
1591
1592           Until fixed tools are available, passing
1593           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1594           code which hits this problem, at the cost of a bit of extra runtime
1595           stack usage in some cases.
1596
1597           The problem is described in more detail at:
1598               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1599
1600           Only Thumb-2 kernels are affected.
1601
1602           Unless you are sure your tools don't have this problem, say Y.
1603
1604 config ARM_ASM_UNIFIED
1605         bool
1606
1607 config AEABI
1608         bool "Use the ARM EABI to compile the kernel"
1609         help
1610           This option allows for the kernel to be compiled using the latest
1611           ARM ABI (aka EABI).  This is only useful if you are using a user
1612           space environment that is also compiled with EABI.
1613
1614           Since there are major incompatibilities between the legacy ABI and
1615           EABI, especially with regard to structure member alignment, this
1616           option also changes the kernel syscall calling convention to
1617           disambiguate both ABIs and allow for backward compatibility support
1618           (selected with CONFIG_OABI_COMPAT).
1619
1620           To use this you need GCC version 4.0.0 or later.
1621
1622 config OABI_COMPAT
1623         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1624         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1625         default y
1626         help
1627           This option preserves the old syscall interface along with the
1628           new (ARM EABI) one. It also provides a compatibility layer to
1629           intercept syscalls that have structure arguments which layout
1630           in memory differs between the legacy ABI and the new ARM EABI
1631           (only for non "thumb" binaries). This option adds a tiny
1632           overhead to all syscalls and produces a slightly larger kernel.
1633           If you know you'll be using only pure EABI user space then you
1634           can say N here. If this option is not selected and you attempt
1635           to execute a legacy ABI binary then the result will be
1636           UNPREDICTABLE (in fact it can be predicted that it won't work
1637           at all). If in doubt say Y.
1638
1639 config ARCH_HAS_HOLES_MEMORYMODEL
1640         bool
1641
1642 config ARCH_SPARSEMEM_ENABLE
1643         bool
1644
1645 config ARCH_SPARSEMEM_DEFAULT
1646         def_bool ARCH_SPARSEMEM_ENABLE
1647
1648 config ARCH_SELECT_MEMORY_MODEL
1649         def_bool ARCH_SPARSEMEM_ENABLE
1650
1651 config HAVE_ARCH_PFN_VALID
1652         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1653
1654 config HIGHMEM
1655         bool "High Memory Support"
1656         depends on MMU
1657         help
1658           The address space of ARM processors is only 4 Gigabytes large
1659           and it has to accommodate user address space, kernel address
1660           space as well as some memory mapped IO. That means that, if you
1661           have a large amount of physical memory and/or IO, not all of the
1662           memory can be "permanently mapped" by the kernel. The physical
1663           memory that is not permanently mapped is called "high memory".
1664
1665           Depending on the selected kernel/user memory split, minimum
1666           vmalloc space and actual amount of RAM, you may not need this
1667           option which should result in a slightly faster kernel.
1668
1669           If unsure, say n.
1670
1671 config HIGHPTE
1672         bool "Allocate 2nd-level pagetables from highmem"
1673         depends on HIGHMEM
1674
1675 config HW_PERF_EVENTS
1676         bool "Enable hardware performance counter support for perf events"
1677         depends on PERF_EVENTS && CPU_HAS_PMU
1678         default y
1679         help
1680           Enable hardware performance counter support for perf events. If
1681           disabled, perf events will use software events only.
1682
1683 source "mm/Kconfig"
1684
1685 config FORCE_MAX_ZONEORDER
1686         int "Maximum zone order" if ARCH_SHMOBILE
1687         range 11 64 if ARCH_SHMOBILE
1688         default "9" if SA1111
1689         default "11"
1690         help
1691           The kernel memory allocator divides physically contiguous memory
1692           blocks into "zones", where each zone is a power of two number of
1693           pages.  This option selects the largest power of two that the kernel
1694           keeps in the memory allocator.  If you need to allocate very large
1695           blocks of physically contiguous memory, then you may need to
1696           increase this value.
1697
1698           This config option is actually maximum order plus one. For example,
1699           a value of 11 means that the largest free memory block is 2^10 pages.
1700
1701 config LEDS
1702         bool "Timer and CPU usage LEDs"
1703         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1704                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1705                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1706                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1707                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1708                    ARCH_AT91 || ARCH_DAVINCI || \
1709                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1710         help
1711           If you say Y here, the LEDs on your machine will be used
1712           to provide useful information about your current system status.
1713
1714           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1715           be able to select which LEDs are active using the options below. If
1716           you are compiling a kernel for the EBSA-110 or the LART however, the
1717           red LED will simply flash regularly to indicate that the system is
1718           still functional. It is safe to say Y here if you have a CATS
1719           system, but the driver will do nothing.
1720
1721 config LEDS_TIMER
1722         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1723                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1724                             || MACH_OMAP_PERSEUS2
1725         depends on LEDS
1726         depends on !GENERIC_CLOCKEVENTS
1727         default y if ARCH_EBSA110
1728         help
1729           If you say Y here, one of the system LEDs (the green one on the
1730           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1731           will flash regularly to indicate that the system is still
1732           operational. This is mainly useful to kernel hackers who are
1733           debugging unstable kernels.
1734
1735           The LART uses the same LED for both Timer LED and CPU usage LED
1736           functions. You may choose to use both, but the Timer LED function
1737           will overrule the CPU usage LED.
1738
1739 config LEDS_CPU
1740         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1741                         !ARCH_OMAP) \
1742                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1743                         || MACH_OMAP_PERSEUS2
1744         depends on LEDS
1745         help
1746           If you say Y here, the red LED will be used to give a good real
1747           time indication of CPU usage, by lighting whenever the idle task
1748           is not currently executing.
1749
1750           The LART uses the same LED for both Timer LED and CPU usage LED
1751           functions. You may choose to use both, but the Timer LED function
1752           will overrule the CPU usage LED.
1753
1754 config ALIGNMENT_TRAP
1755         bool
1756         depends on CPU_CP15_MMU
1757         default y if !ARCH_EBSA110
1758         select HAVE_PROC_CPU if PROC_FS
1759         help
1760           ARM processors cannot fetch/store information which is not
1761           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1762           address divisible by 4. On 32-bit ARM processors, these non-aligned
1763           fetch/store instructions will be emulated in software if you say
1764           here, which has a severe performance impact. This is necessary for
1765           correct operation of some network protocols. With an IP-only
1766           configuration it is safe to say N, otherwise say Y.
1767
1768 config UACCESS_WITH_MEMCPY
1769         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1770         depends on MMU && EXPERIMENTAL
1771         default y if CPU_FEROCEON
1772         help
1773           Implement faster copy_to_user and clear_user methods for CPU
1774           cores where a 8-word STM instruction give significantly higher
1775           memory write throughput than a sequence of individual 32bit stores.
1776
1777           A possible side effect is a slight increase in scheduling latency
1778           between threads sharing the same address space if they invoke
1779           such copy operations with large buffers.
1780
1781           However, if the CPU data cache is using a write-allocate mode,
1782           this option is unlikely to provide any performance gain.
1783
1784 config SECCOMP
1785         bool
1786         prompt "Enable seccomp to safely compute untrusted bytecode"
1787         ---help---
1788           This kernel feature is useful for number crunching applications
1789           that may need to compute untrusted bytecode during their
1790           execution. By using pipes or other transports made available to
1791           the process as file descriptors supporting the read/write
1792           syscalls, it's possible to isolate those applications in
1793           their own address space using seccomp. Once seccomp is
1794           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1795           and the task is only allowed to execute a few safe syscalls
1796           defined by each seccomp mode.
1797
1798 config CC_STACKPROTECTOR
1799         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1800         depends on EXPERIMENTAL
1801         help
1802           This option turns on the -fstack-protector GCC feature. This
1803           feature puts, at the beginning of functions, a canary value on
1804           the stack just before the return address, and validates
1805           the value just before actually returning.  Stack based buffer
1806           overflows (that need to overwrite this return address) now also
1807           overwrite the canary, which gets detected and the attack is then
1808           neutralized via a kernel panic.
1809           This feature requires gcc version 4.2 or above.
1810
1811 config DEPRECATED_PARAM_STRUCT
1812         bool "Provide old way to pass kernel parameters"
1813         help
1814           This was deprecated in 2001 and announced to live on for 5 years.
1815           Some old boot loaders still use this way.
1816
1817 endmenu
1818
1819 menu "Boot options"
1820
1821 config USE_OF
1822         bool "Flattened Device Tree support"
1823         select OF
1824         select OF_EARLY_FLATTREE
1825         select IRQ_DOMAIN
1826         help
1827           Include support for flattened device tree machine descriptions.
1828
1829 # Compressed boot loader in ROM.  Yes, we really want to ask about
1830 # TEXT and BSS so we preserve their values in the config files.
1831 config ZBOOT_ROM_TEXT
1832         hex "Compressed ROM boot loader base address"
1833         default "0"
1834         help
1835           The physical address at which the ROM-able zImage is to be
1836           placed in the target.  Platforms which normally make use of
1837           ROM-able zImage formats normally set this to a suitable
1838           value in their defconfig file.
1839
1840           If ZBOOT_ROM is not enabled, this has no effect.
1841
1842 config ZBOOT_ROM_BSS
1843         hex "Compressed ROM boot loader BSS address"
1844         default "0"
1845         help
1846           The base address of an area of read/write memory in the target
1847           for the ROM-able zImage which must be available while the
1848           decompressor is running. It must be large enough to hold the
1849           entire decompressed kernel plus an additional 128 KiB.
1850           Platforms which normally make use of ROM-able zImage formats
1851           normally set this to a suitable value in their defconfig file.
1852
1853           If ZBOOT_ROM is not enabled, this has no effect.
1854
1855 config ZBOOT_ROM
1856         bool "Compressed boot loader in ROM/flash"
1857         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1858         help
1859           Say Y here if you intend to execute your compressed kernel image
1860           (zImage) directly from ROM or flash.  If unsure, say N.
1861
1862 choice
1863         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1864         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1865         default ZBOOT_ROM_NONE
1866         help
1867           Include experimental SD/MMC loading code in the ROM-able zImage.
1868           With this enabled it is possible to write the the ROM-able zImage
1869           kernel image to an MMC or SD card and boot the kernel straight
1870           from the reset vector. At reset the processor Mask ROM will load
1871           the first part of the the ROM-able zImage which in turn loads the
1872           rest the kernel image to RAM.
1873
1874 config ZBOOT_ROM_NONE
1875         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1876         help
1877           Do not load image from SD or MMC
1878
1879 config ZBOOT_ROM_MMCIF
1880         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1881         help
1882           Load image from MMCIF hardware block.
1883
1884 config ZBOOT_ROM_SH_MOBILE_SDHI
1885         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1886         help
1887           Load image from SDHI hardware block
1888
1889 endchoice
1890
1891 config ARM_APPENDED_DTB
1892         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1893         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1894         help
1895           With this option, the boot code will look for a device tree binary
1896           (DTB) appended to zImage
1897           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1898
1899           This is meant as a backward compatibility convenience for those
1900           systems with a bootloader that can't be upgraded to accommodate
1901           the documented boot protocol using a device tree.
1902
1903           Beware that there is very little in terms of protection against
1904           this option being confused by leftover garbage in memory that might
1905           look like a DTB header after a reboot if no actual DTB is appended
1906           to zImage.  Do not leave this option active in a production kernel
1907           if you don't intend to always append a DTB.  Proper passing of the
1908           location into r2 of a bootloader provided DTB is always preferable
1909           to this option.
1910
1911 config ARM_ATAG_DTB_COMPAT
1912         bool "Supplement the appended DTB with traditional ATAG information"
1913         depends on ARM_APPENDED_DTB
1914         help
1915           Some old bootloaders can't be updated to a DTB capable one, yet
1916           they provide ATAGs with memory configuration, the ramdisk address,
1917           the kernel cmdline string, etc.  Such information is dynamically
1918           provided by the bootloader and can't always be stored in a static
1919           DTB.  To allow a device tree enabled kernel to be used with such
1920           bootloaders, this option allows zImage to extract the information
1921           from the ATAG list and store it at run time into the appended DTB.
1922
1923 config CMDLINE
1924         string "Default kernel command string"
1925         default ""
1926         help
1927           On some architectures (EBSA110 and CATS), there is currently no way
1928           for the boot loader to pass arguments to the kernel. For these
1929           architectures, you should supply some command-line options at build
1930           time by entering them here. As a minimum, you should specify the
1931           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1932
1933 choice
1934         prompt "Kernel command line type" if CMDLINE != ""
1935         default CMDLINE_FROM_BOOTLOADER
1936
1937 config CMDLINE_FROM_BOOTLOADER
1938         bool "Use bootloader kernel arguments if available"
1939         help
1940           Uses the command-line options passed by the boot loader. If
1941           the boot loader doesn't provide any, the default kernel command
1942           string provided in CMDLINE will be used.
1943
1944 config CMDLINE_EXTEND
1945         bool "Extend bootloader kernel arguments"
1946         help
1947           The command-line arguments provided by the boot loader will be
1948           appended to the default kernel command string.
1949
1950 config CMDLINE_FORCE
1951         bool "Always use the default kernel command string"
1952         help
1953           Always use the default kernel command string, even if the boot
1954           loader passes other arguments to the kernel.
1955           This is useful if you cannot or don't want to change the
1956           command-line options your boot loader passes to the kernel.
1957 endchoice
1958
1959 config XIP_KERNEL
1960         bool "Kernel Execute-In-Place from ROM"
1961         depends on !ZBOOT_ROM
1962         help
1963           Execute-In-Place allows the kernel to run from non-volatile storage
1964           directly addressable by the CPU, such as NOR flash. This saves RAM
1965           space since the text section of the kernel is not loaded from flash
1966           to RAM.  Read-write sections, such as the data section and stack,
1967           are still copied to RAM.  The XIP kernel is not compressed since
1968           it has to run directly from flash, so it will take more space to
1969           store it.  The flash address used to link the kernel object files,
1970           and for storing it, is configuration dependent. Therefore, if you
1971           say Y here, you must know the proper physical address where to
1972           store the kernel image depending on your own flash memory usage.
1973
1974           Also note that the make target becomes "make xipImage" rather than
1975           "make zImage" or "make Image".  The final kernel binary to put in
1976           ROM memory will be arch/arm/boot/xipImage.
1977
1978           If unsure, say N.
1979
1980 config XIP_PHYS_ADDR
1981         hex "XIP Kernel Physical Location"
1982         depends on XIP_KERNEL
1983         default "0x00080000"
1984         help
1985           This is the physical address in your flash memory the kernel will
1986           be linked for and stored to.  This address is dependent on your
1987           own flash usage.
1988
1989 config KEXEC
1990         bool "Kexec system call (EXPERIMENTAL)"
1991         depends on EXPERIMENTAL
1992         help
1993           kexec is a system call that implements the ability to shutdown your
1994           current kernel, and to start another kernel.  It is like a reboot
1995           but it is independent of the system firmware.   And like a reboot
1996           you can start any kernel with it, not just Linux.
1997
1998           It is an ongoing process to be certain the hardware in a machine
1999           is properly shutdown, so do not be surprised if this code does not
2000           initially work for you.  It may help to enable device hotplugging
2001           support.
2002
2003 config ATAGS_PROC
2004         bool "Export atags in procfs"
2005         depends on KEXEC
2006         default y
2007         help
2008           Should the atags used to boot the kernel be exported in an "atags"
2009           file in procfs. Useful with kexec.
2010
2011 config CRASH_DUMP
2012         bool "Build kdump crash kernel (EXPERIMENTAL)"
2013         depends on EXPERIMENTAL
2014         help
2015           Generate crash dump after being started by kexec. This should
2016           be normally only set in special crash dump kernels which are
2017           loaded in the main kernel with kexec-tools into a specially
2018           reserved region and then later executed after a crash by
2019           kdump/kexec. The crash dump kernel must be compiled to a
2020           memory address not used by the main kernel
2021
2022           For more details see Documentation/kdump/kdump.txt
2023
2024 config AUTO_ZRELADDR
2025         bool "Auto calculation of the decompressed kernel image address"
2026         depends on !ZBOOT_ROM && !ARCH_U300
2027         help
2028           ZRELADDR is the physical address where the decompressed kernel
2029           image will be placed. If AUTO_ZRELADDR is selected, the address
2030           will be determined at run-time by masking the current IP with
2031           0xf8000000. This assumes the zImage being placed in the first 128MB
2032           from start of memory.
2033
2034 endmenu
2035
2036 menu "CPU Power Management"
2037
2038 if ARCH_HAS_CPUFREQ
2039
2040 source "drivers/cpufreq/Kconfig"
2041
2042 config CPU_FREQ_IMX
2043         tristate "CPUfreq driver for i.MX CPUs"
2044         depends on ARCH_MXC && CPU_FREQ
2045         help
2046           This enables the CPUfreq driver for i.MX CPUs.
2047
2048 config CPU_FREQ_SA1100
2049         bool
2050
2051 config CPU_FREQ_SA1110
2052         bool
2053
2054 config CPU_FREQ_INTEGRATOR
2055         tristate "CPUfreq driver for ARM Integrator CPUs"
2056         depends on ARCH_INTEGRATOR && CPU_FREQ
2057         default y
2058         help
2059           This enables the CPUfreq driver for ARM Integrator CPUs.
2060
2061           For details, take a look at <file:Documentation/cpu-freq>.
2062
2063           If in doubt, say Y.
2064
2065 config CPU_FREQ_PXA
2066         bool
2067         depends on CPU_FREQ && ARCH_PXA && PXA25x
2068         default y
2069         select CPU_FREQ_TABLE
2070         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2071
2072 config CPU_FREQ_S3C
2073         bool
2074         help
2075           Internal configuration node for common cpufreq on Samsung SoC
2076
2077 config CPU_FREQ_S3C24XX
2078         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2079         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2080         select CPU_FREQ_S3C
2081         help
2082           This enables the CPUfreq driver for the Samsung S3C24XX family
2083           of CPUs.
2084
2085           For details, take a look at <file:Documentation/cpu-freq>.
2086
2087           If in doubt, say N.
2088
2089 config CPU_FREQ_S3C24XX_PLL
2090         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2091         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2092         help
2093           Compile in support for changing the PLL frequency from the
2094           S3C24XX series CPUfreq driver. The PLL takes time to settle
2095           after a frequency change, so by default it is not enabled.
2096
2097           This also means that the PLL tables for the selected CPU(s) will
2098           be built which may increase the size of the kernel image.
2099
2100 config CPU_FREQ_S3C24XX_DEBUG
2101         bool "Debug CPUfreq Samsung driver core"
2102         depends on CPU_FREQ_S3C24XX
2103         help
2104           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2105
2106 config CPU_FREQ_S3C24XX_IODEBUG
2107         bool "Debug CPUfreq Samsung driver IO timing"
2108         depends on CPU_FREQ_S3C24XX
2109         help
2110           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2111
2112 config CPU_FREQ_S3C24XX_DEBUGFS
2113         bool "Export debugfs for CPUFreq"
2114         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2115         help
2116           Export status information via debugfs.
2117
2118 endif
2119
2120 source "drivers/cpuidle/Kconfig"
2121
2122 endmenu
2123
2124 menu "Floating point emulation"
2125
2126 comment "At least one emulation must be selected"
2127
2128 config FPE_NWFPE
2129         bool "NWFPE math emulation"
2130         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2131         ---help---
2132           Say Y to include the NWFPE floating point emulator in the kernel.
2133           This is necessary to run most binaries. Linux does not currently
2134           support floating point hardware so you need to say Y here even if
2135           your machine has an FPA or floating point co-processor podule.
2136
2137           You may say N here if you are going to load the Acorn FPEmulator
2138           early in the bootup.
2139
2140 config FPE_NWFPE_XP
2141         bool "Support extended precision"
2142         depends on FPE_NWFPE
2143         help
2144           Say Y to include 80-bit support in the kernel floating-point
2145           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2146           Note that gcc does not generate 80-bit operations by default,
2147           so in most cases this option only enlarges the size of the
2148           floating point emulator without any good reason.
2149
2150           You almost surely want to say N here.
2151
2152 config FPE_FASTFPE
2153         bool "FastFPE math emulation (EXPERIMENTAL)"
2154         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2155         ---help---
2156           Say Y here to include the FAST floating point emulator in the kernel.
2157           This is an experimental much faster emulator which now also has full
2158           precision for the mantissa.  It does not support any exceptions.
2159           It is very simple, and approximately 3-6 times faster than NWFPE.
2160
2161           It should be sufficient for most programs.  It may be not suitable
2162           for scientific calculations, but you have to check this for yourself.
2163           If you do not feel you need a faster FP emulation you should better
2164           choose NWFPE.
2165
2166 config VFP
2167         bool "VFP-format floating point maths"
2168         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2169         help
2170           Say Y to include VFP support code in the kernel. This is needed
2171           if your hardware includes a VFP unit.
2172
2173           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2174           release notes and additional status information.
2175
2176           Say N if your target does not have VFP hardware.
2177
2178 config VFPv3
2179         bool
2180         depends on VFP
2181         default y if CPU_V7
2182
2183 config NEON
2184         bool "Advanced SIMD (NEON) Extension support"
2185         depends on VFPv3 && CPU_V7
2186         help
2187           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2188           Extension.
2189
2190 endmenu
2191
2192 menu "Userspace binary formats"
2193
2194 source "fs/Kconfig.binfmt"
2195
2196 config ARTHUR
2197         tristate "RISC OS personality"
2198         depends on !AEABI
2199         help
2200           Say Y here to include the kernel code necessary if you want to run
2201           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2202           experimental; if this sounds frightening, say N and sleep in peace.
2203           You can also say M here to compile this support as a module (which
2204           will be called arthur).
2205
2206 endmenu
2207
2208 menu "Power management options"
2209
2210 source "kernel/power/Kconfig"
2211
2212 config ARCH_SUSPEND_POSSIBLE
2213         depends on !ARCH_S5PC100
2214         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2215                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2216         def_bool y
2217
2218 config ARM_CPU_SUSPEND
2219         def_bool PM_SLEEP
2220
2221 endmenu
2222
2223 source "net/Kconfig"
2224
2225 source "drivers/Kconfig"
2226
2227 source "fs/Kconfig"
2228
2229 source "arch/arm/Kconfig.debug"
2230
2231 source "security/Kconfig"
2232
2233 source "crypto/Kconfig"
2234
2235 source "lib/Kconfig"