[SCSI] qla2xxx: Proper completion to scsi-ml for scsi status task_set_full and busy.
[linux-flexiantxendom0-3.2.10.git] / drivers / scsi / qla2xxx / qla_dbg.c
index 0e8ebbc..62324a1 100644 (file)
 /*
- *                  QLOGIC LINUX SOFTWARE
- *
- * QLogic ISP2x00 device driver for Linux 2.6.x
- * Copyright (C) 2003-2004 QLogic Corporation
- * (www.qlogic.com)
- *
- * This program is free software; you can redistribute it and/or modify it
- * under the terms of the GNU General Public License as published by the
- * Free Software Foundation; either version 2, or (at your option) any
- * later version.
- *
- * This program is distributed in the hope that it will be useful, but
- * WITHOUT ANY WARRANTY; without even the implied warranty of
- * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
- * General Public License for more details.
+ * QLogic Fibre Channel HBA Driver
+ * Copyright (c)  2003-2011 QLogic Corporation
  *
+ * See LICENSE.qla2xxx for copyright and licensing details.
  */
+
+/*
+ * Table for showing the current message id in use for particular level
+ * Change this table for addition of log/debug messages.
+ * ----------------------------------------------------------------------
+ * |             Level            |   Last Value Used  |     Holes     |
+ * ----------------------------------------------------------------------
+ * | Module Init and Probe        |       0x0120       | 0x4b,0xba,0xfa |
+ * | Mailbox commands             |       0x113e       | 0x112c-0x112e  |
+ * |                              |                    | 0x113a         |
+ * | Device Discovery             |       0x2086       | 0x2020-0x2022  |
+ * | Queue Command and IO tracing |       0x3030       | 0x3006,0x3008  |
+ * |                              |                    | 0x302d-0x302e  |
+ * | DPC Thread                   |       0x401c       |               |
+ * | Async Events                 |       0x505d       | 0x502b-0x502f  |
+ * |                              |                    | 0x5047,0x5052  |
+ * | Timer Routines               |       0x6011       | 0x600e-0x600f  |
+ * | User Space Interactions      |       0x709f       | 0x7018,0x702e, |
+ * |                              |                    | 0x7039,0x7045, |
+ * |                              |                    | 0x7073-0x7075, |
+ * |                              |                    | 0x708c         |
+ * | Task Management              |       0x803c       | 0x8025-0x8026  |
+ * |                              |                    | 0x800b,0x8039  |
+ * | AER/EEH                      |       0x900f       |               |
+ * | Virtual Port                 |       0xa007       |               |
+ * | ISP82XX Specific             |       0xb054       | 0xb053         |
+ * | MultiQ                       |       0xc00c       |               |
+ * | Misc                         |       0xd010       |               |
+ * ----------------------------------------------------------------------
+ */
+
 #include "qla_def.h"
 
 #include <linux/delay.h>
 
-static int qla_uprintf(char **, char *, ...);
+static uint32_t ql_dbg_offset = 0x800;
 
-/**
- * qla2300_fw_dump() - Dumps binary data from the 2300 firmware.
- * @ha: HA context
- * @hardware_locked: Called with the hardware_lock
- */
-void
-qla2300_fw_dump(scsi_qla_host_t *ha, int hardware_locked)
+static inline void
+qla2xxx_prep_dump(struct qla_hw_data *ha, struct qla2xxx_fw_dump *fw_dump)
 {
-       int             rval;
-       uint32_t        cnt, timer;
-       uint32_t        risc_address;
-       uint16_t        mb0, mb2;
-
-       uint32_t        stat;
-       device_reg_t __iomem *reg = ha->iobase;
-       uint16_t __iomem *dmp_reg;
-       unsigned long   flags;
-       struct qla2300_fw_dump  *fw;
-       uint32_t        dump_size, data_ram_cnt;
-
-       risc_address = data_ram_cnt = 0;
-       mb0 = mb2 = 0;
-       flags = 0;
-
-       if (!hardware_locked)
-               spin_lock_irqsave(&ha->hardware_lock, flags);
+       fw_dump->fw_major_version = htonl(ha->fw_major_version);
+       fw_dump->fw_minor_version = htonl(ha->fw_minor_version);
+       fw_dump->fw_subminor_version = htonl(ha->fw_subminor_version);
+       fw_dump->fw_attributes = htonl(ha->fw_attributes);
+
+       fw_dump->vendor = htonl(ha->pdev->vendor);
+       fw_dump->device = htonl(ha->pdev->device);
+       fw_dump->subsystem_vendor = htonl(ha->pdev->subsystem_vendor);
+       fw_dump->subsystem_device = htonl(ha->pdev->subsystem_device);
+}
 
-       if (ha->fw_dump != NULL) {
-               qla_printk(KERN_WARNING, ha,
-                   "Firmware has been previously dumped (%p) -- ignoring "
-                   "request...\n", ha->fw_dump);
-               goto qla2300_fw_dump_failed;
-       }
+static inline void *
+qla2xxx_copy_queues(struct qla_hw_data *ha, void *ptr)
+{
+       struct req_que *req = ha->req_q_map[0];
+       struct rsp_que *rsp = ha->rsp_q_map[0];
+       /* Request queue. */
+       memcpy(ptr, req->ring, req->length *
+           sizeof(request_t));
+
+       /* Response queue. */
+       ptr += req->length * sizeof(request_t);
+       memcpy(ptr, rsp->ring, rsp->length  *
+           sizeof(response_t));
+
+       return ptr + (rsp->length * sizeof(response_t));
+}
 
-       /* Allocate (large) dump buffer. */
-       dump_size = sizeof(struct qla2300_fw_dump);
-       dump_size += (ha->fw_memory_size - 0x11000) * sizeof(uint16_t);
-       ha->fw_dump_order = get_order(dump_size);
-       ha->fw_dump = (struct qla2300_fw_dump *) __get_free_pages(GFP_ATOMIC,
-           ha->fw_dump_order);
-       if (ha->fw_dump == NULL) {
-               qla_printk(KERN_WARNING, ha,
-                   "Unable to allocated memory for firmware dump (%d/%d).\n",
-                   ha->fw_dump_order, dump_size);
-               goto qla2300_fw_dump_failed;
-       }
-       fw = ha->fw_dump;
+static int
+qla24xx_dump_ram(struct qla_hw_data *ha, uint32_t addr, uint32_t *ram,
+    uint32_t ram_dwords, void **nxt)
+{
+       int rval;
+       uint32_t cnt, stat, timer, dwords, idx;
+       uint16_t mb0;
+       struct device_reg_24xx __iomem *reg = &ha->iobase->isp24;
+       dma_addr_t dump_dma = ha->gid_list_dma;
+       uint32_t *dump = (uint32_t *)ha->gid_list;
 
        rval = QLA_SUCCESS;
-       fw->hccr = RD_REG_WORD(&reg->hccr);
-
-       /* Pause RISC. */
-       WRT_REG_WORD(&reg->hccr, HCCR_PAUSE_RISC); 
-       if (IS_QLA2300(ha)) {
-               for (cnt = 30000;
-                   (RD_REG_WORD(&reg->hccr) & HCCR_RISC_PAUSE) == 0 &&
-                       rval == QLA_SUCCESS; cnt--) {
-                       if (cnt)
-                               udelay(100);
-                       else
-                               rval = QLA_FUNCTION_TIMEOUT;
-               }
-       } else {
-               RD_REG_WORD(&reg->hccr);                /* PCI Posting. */
-               udelay(10);
-       }
+       mb0 = 0;
 
-       if (rval == QLA_SUCCESS) {
-               dmp_reg = (uint16_t __iomem *)(reg + 0);
-               for (cnt = 0; cnt < sizeof(fw->pbiu_reg) / 2; cnt++) 
-                       fw->pbiu_reg[cnt] = RD_REG_WORD(dmp_reg++);
+       WRT_REG_WORD(&reg->mailbox0, MBC_DUMP_RISC_RAM_EXTENDED);
+       clear_bit(MBX_INTERRUPT, &ha->mbx_cmd_flags);
 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x10);
-               for (cnt = 0; cnt < sizeof(fw->risc_host_reg) / 2; cnt++) 
-                       fw->risc_host_reg[cnt] = RD_REG_WORD(dmp_reg++);
+       dwords = qla2x00_gid_list_size(ha) / 4;
+       for (cnt = 0; cnt < ram_dwords && rval == QLA_SUCCESS;
+           cnt += dwords, addr += dwords) {
+               if (cnt + dwords > ram_dwords)
+                       dwords = ram_dwords - cnt;
 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x40);
-               for (cnt = 0; cnt < sizeof(fw->mailbox_reg) / 2; cnt++) 
-                       fw->mailbox_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->ctrl_status, 0x40);
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->resp_dma_reg) / 2; cnt++) 
-                       fw->resp_dma_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->ctrl_status, 0x50);
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->dma_reg) / 2; cnt++) 
-                       fw->dma_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->ctrl_status, 0x00);
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0xA0);
-               for (cnt = 0; cnt < sizeof(fw->risc_hdw_reg) / 2; cnt++) 
-                       fw->risc_hdw_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2000); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp0_reg) / 2; cnt++) 
-                       fw->risc_gp0_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2200); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp1_reg) / 2; cnt++) 
-                       fw->risc_gp1_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2400); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp2_reg) / 2; cnt++) 
-                       fw->risc_gp2_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2600); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp3_reg) / 2; cnt++) 
-                       fw->risc_gp3_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2800); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp4_reg) / 2; cnt++) 
-                       fw->risc_gp4_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2A00); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp5_reg) / 2; cnt++) 
-                       fw->risc_gp5_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2C00); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp6_reg) / 2; cnt++) 
-                       fw->risc_gp6_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2E00); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp7_reg) / 2; cnt++) 
-                       fw->risc_gp7_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->ctrl_status, 0x10); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->frame_buf_hdw_reg) / 2; cnt++) 
-                       fw->frame_buf_hdw_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->ctrl_status, 0x20); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->fpm_b0_reg) / 2; cnt++) 
-                       fw->fpm_b0_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->ctrl_status, 0x30); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->fpm_b1_reg) / 2; cnt++) 
-                       fw->fpm_b1_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               /* Reset RISC. */
-               WRT_REG_WORD(&reg->ctrl_status, CSR_ISP_SOFT_RESET);
-               for (cnt = 0; cnt < 30000; cnt++) {
-                       if ((RD_REG_WORD(&reg->ctrl_status) &
-                           CSR_ISP_SOFT_RESET) == 0)
-                               break;
-
-                       udelay(10);
-               }
-       }
+               WRT_REG_WORD(&reg->mailbox1, LSW(addr));
+               WRT_REG_WORD(&reg->mailbox8, MSW(addr));
 
-       if (!IS_QLA2300(ha)) {
-               for (cnt = 30000; RD_MAILBOX_REG(ha, reg, 0) != 0 &&
-                   rval == QLA_SUCCESS; cnt--) {
-                       if (cnt)
-                               udelay(100);
-                       else
-                               rval = QLA_FUNCTION_TIMEOUT;
-               }
-       }
+               WRT_REG_WORD(&reg->mailbox2, MSW(dump_dma));
+               WRT_REG_WORD(&reg->mailbox3, LSW(dump_dma));
+               WRT_REG_WORD(&reg->mailbox6, MSW(MSD(dump_dma)));
+               WRT_REG_WORD(&reg->mailbox7, LSW(MSD(dump_dma)));
 
-       if (rval == QLA_SUCCESS) {
-               /* Get RISC SRAM. */
-               risc_address = 0x800;
-               WRT_MAILBOX_REG(ha, reg, 0, MBC_READ_RAM_WORD);
-               clear_bit(MBX_INTERRUPT, &ha->mbx_cmd_flags);
-       }
-       for (cnt = 0; cnt < sizeof(fw->risc_ram) / 2 && rval == QLA_SUCCESS;
-           cnt++, risc_address++) {
-               WRT_MAILBOX_REG(ha, reg, 1, (uint16_t)risc_address);
-               WRT_REG_WORD(&reg->hccr, HCCR_SET_HOST_INT);
+               WRT_REG_WORD(&reg->mailbox4, MSW(dwords));
+               WRT_REG_WORD(&reg->mailbox5, LSW(dwords));
+               WRT_REG_DWORD(&reg->hccr, HCCRX_SET_HOST_INT);
 
                for (timer = 6000000; timer; timer--) {
                        /* Check for pending interrupts. */
-                       stat = RD_REG_DWORD(&reg->u.isp2300.host_status);
-                       if (stat & HSR_RISC_INT) {
+                       stat = RD_REG_DWORD(&reg->host_status);
+                       if (stat & HSRX_RISC_INT) {
                                stat &= 0xff;
 
-                               if (stat == 0x1 || stat == 0x2) {
+                               if (stat == 0x1 || stat == 0x2 ||
+                                   stat == 0x10 || stat == 0x11) {
                                        set_bit(MBX_INTERRUPT,
                                            &ha->mbx_cmd_flags);
 
-                                       mb0 = RD_MAILBOX_REG(ha, reg, 0);
-                                       mb2 = RD_MAILBOX_REG(ha, reg, 2);
+                                       mb0 = RD_REG_WORD(&reg->mailbox0);
 
-                                       /* Release mailbox registers. */
-                                       WRT_REG_WORD(&reg->semaphore, 0);
-                                       WRT_REG_WORD(&reg->hccr,
-                                           HCCR_CLR_RISC_INT);
-                                       RD_REG_WORD(&reg->hccr);
-                                       break;
-                               } else if (stat == 0x10 || stat == 0x11) {
-                                       set_bit(MBX_INTERRUPT,
-                                           &ha->mbx_cmd_flags);
-
-                                       mb0 = RD_MAILBOX_REG(ha, reg, 0);
-                                       mb2 = RD_MAILBOX_REG(ha, reg, 2);
-
-                                       WRT_REG_WORD(&reg->hccr,
-                                           HCCR_CLR_RISC_INT);
-                                       RD_REG_WORD(&reg->hccr);
+                                       WRT_REG_DWORD(&reg->hccr,
+                                           HCCRX_CLR_RISC_INT);
+                                       RD_REG_DWORD(&reg->hccr);
                                        break;
                                }
 
-                               /* clear this intr; it wasn't a mailbox intr */
-                               WRT_REG_WORD(&reg->hccr, HCCR_CLR_RISC_INT);
-                               RD_REG_WORD(&reg->hccr);
+                               /* Clear this intr; it wasn't a mailbox intr */
+                               WRT_REG_DWORD(&reg->hccr, HCCRX_CLR_RISC_INT);
+                               RD_REG_DWORD(&reg->hccr);
                        }
                        udelay(5);
                }
 
                if (test_and_clear_bit(MBX_INTERRUPT, &ha->mbx_cmd_flags)) {
                        rval = mb0 & MBS_MASK;
-                       fw->risc_ram[cnt] = mb2;
+                       for (idx = 0; idx < dwords; idx++)
+                               ram[cnt + idx] = swab32(dump[idx]);
                } else {
                        rval = QLA_FUNCTION_FAILED;
                }
        }
 
-       if (rval == QLA_SUCCESS) {
-               /* Get stack SRAM. */
-               risc_address = 0x10000;
-               WRT_MAILBOX_REG(ha, reg, 0, MBC_READ_RAM_EXTENDED);
-               clear_bit(MBX_INTERRUPT, &ha->mbx_cmd_flags);
-       }
-       for (cnt = 0; cnt < sizeof(fw->stack_ram) / 2 && rval == QLA_SUCCESS;
-           cnt++, risc_address++) {
-               WRT_MAILBOX_REG(ha, reg, 1, LSW(risc_address));
-               WRT_MAILBOX_REG(ha, reg, 8, MSW(risc_address));
-               WRT_REG_WORD(&reg->hccr, HCCR_SET_HOST_INT);
+       *nxt = rval == QLA_SUCCESS ? &ram[cnt]: NULL;
+       return rval;
+}
 
-               for (timer = 6000000; timer; timer--) {
-                       /* Check for pending interrupts. */
-                       stat = RD_REG_DWORD(&reg->u.isp2300.host_status);
-                       if (stat & HSR_RISC_INT) {
-                               stat &= 0xff;
+static int
+qla24xx_dump_memory(struct qla_hw_data *ha, uint32_t *code_ram,
+    uint32_t cram_size, void **nxt)
+{
+       int rval;
 
-                               if (stat == 0x1 || stat == 0x2) {
-                                       set_bit(MBX_INTERRUPT,
-                                           &ha->mbx_cmd_flags);
+       /* Code RAM. */
+       rval = qla24xx_dump_ram(ha, 0x20000, code_ram, cram_size / 4, nxt);
+       if (rval != QLA_SUCCESS)
+               return rval;
 
-                                       mb0 = RD_MAILBOX_REG(ha, reg, 0);
-                                       mb2 = RD_MAILBOX_REG(ha, reg, 2);
+       /* External Memory. */
+       return qla24xx_dump_ram(ha, 0x100000, *nxt,
+           ha->fw_memory_size - 0x100000 + 1, nxt);
+}
 
-                                       /* Release mailbox registers. */
-                                       WRT_REG_WORD(&reg->semaphore, 0);
-                                       WRT_REG_WORD(&reg->hccr,
-                                           HCCR_CLR_RISC_INT);
-                                       RD_REG_WORD(&reg->hccr);
-                                       break;
-                               } else if (stat == 0x10 || stat == 0x11) {
-                                       set_bit(MBX_INTERRUPT,
-                                           &ha->mbx_cmd_flags);
+static uint32_t *
+qla24xx_read_window(struct device_reg_24xx __iomem *reg, uint32_t iobase,
+    uint32_t count, uint32_t *buf)
+{
+       uint32_t __iomem *dmp_reg;
 
-                                       mb0 = RD_MAILBOX_REG(ha, reg, 0);
-                                       mb2 = RD_MAILBOX_REG(ha, reg, 2);
+       WRT_REG_DWORD(&reg->iobase_addr, iobase);
+       dmp_reg = &reg->iobase_window;
+       while (count--)
+               *buf++ = htonl(RD_REG_DWORD(dmp_reg++));
 
-                                       WRT_REG_WORD(&reg->hccr,
-                                           HCCR_CLR_RISC_INT);
-                                       RD_REG_WORD(&reg->hccr);
-                                       break;
-                               }
+       return buf;
+}
 
-                               /* clear this intr; it wasn't a mailbox intr */
-                               WRT_REG_WORD(&reg->hccr, HCCR_CLR_RISC_INT);
-                               RD_REG_WORD(&reg->hccr);
-                       }
-                       udelay(5);
-               }
+static inline int
+qla24xx_pause_risc(struct device_reg_24xx __iomem *reg)
+{
+       int rval = QLA_SUCCESS;
+       uint32_t cnt;
 
-               if (test_and_clear_bit(MBX_INTERRUPT, &ha->mbx_cmd_flags)) {
-                       rval = mb0 & MBS_MASK;
-                       fw->stack_ram[cnt] = mb2;
-               } else {
-                       rval = QLA_FUNCTION_FAILED;
-               }
+       WRT_REG_DWORD(&reg->hccr, HCCRX_SET_RISC_PAUSE);
+       for (cnt = 30000;
+           ((RD_REG_DWORD(&reg->host_status) & HSRX_RISC_PAUSED) == 0) &&
+           rval == QLA_SUCCESS; cnt--) {
+               if (cnt)
+                       udelay(100);
+               else
+                       rval = QLA_FUNCTION_TIMEOUT;
        }
 
-       if (rval == QLA_SUCCESS) {
-               /* Get data SRAM. */
-               risc_address = 0x11000;
-               data_ram_cnt = ha->fw_memory_size - risc_address + 1;
-               WRT_MAILBOX_REG(ha, reg, 0, MBC_READ_RAM_EXTENDED);
-               clear_bit(MBX_INTERRUPT, &ha->mbx_cmd_flags);
+       return rval;
+}
+
+static int
+qla24xx_soft_reset(struct qla_hw_data *ha)
+{
+       int rval = QLA_SUCCESS;
+       uint32_t cnt;
+       uint16_t mb0, wd;
+       struct device_reg_24xx __iomem *reg = &ha->iobase->isp24;
+
+       /* Reset RISC. */
+       WRT_REG_DWORD(&reg->ctrl_status, CSRX_DMA_SHUTDOWN|MWB_4096_BYTES);
+       for (cnt = 0; cnt < 30000; cnt++) {
+               if ((RD_REG_DWORD(&reg->ctrl_status) & CSRX_DMA_ACTIVE) == 0)
+                       break;
+
+               udelay(10);
        }
-       for (cnt = 0; cnt < data_ram_cnt && rval == QLA_SUCCESS;
-           cnt++, risc_address++) {
-               WRT_MAILBOX_REG(ha, reg, 1, LSW(risc_address));
-               WRT_MAILBOX_REG(ha, reg, 8, MSW(risc_address));
+
+       WRT_REG_DWORD(&reg->ctrl_status,
+           CSRX_ISP_SOFT_RESET|CSRX_DMA_SHUTDOWN|MWB_4096_BYTES);
+       pci_read_config_word(ha->pdev, PCI_COMMAND, &wd);
+
+       udelay(100);
+       /* Wait for firmware to complete NVRAM accesses. */
+       mb0 = (uint32_t) RD_REG_WORD(&reg->mailbox0);
+       for (cnt = 10000 ; cnt && mb0; cnt--) {
+               udelay(5);
+               mb0 = (uint32_t) RD_REG_WORD(&reg->mailbox0);
+               barrier();
+       }
+
+       /* Wait for soft-reset to complete. */
+       for (cnt = 0; cnt < 30000; cnt++) {
+               if ((RD_REG_DWORD(&reg->ctrl_status) &
+                   CSRX_ISP_SOFT_RESET) == 0)
+                       break;
+
+               udelay(10);
+       }
+       WRT_REG_DWORD(&reg->hccr, HCCRX_CLR_RISC_RESET);
+       RD_REG_DWORD(&reg->hccr);             /* PCI Posting. */
+
+       for (cnt = 30000; RD_REG_WORD(&reg->mailbox0) != 0 &&
+           rval == QLA_SUCCESS; cnt--) {
+               if (cnt)
+                       udelay(100);
+               else
+                       rval = QLA_FUNCTION_TIMEOUT;
+       }
+
+       return rval;
+}
+
+static int
+qla2xxx_dump_ram(struct qla_hw_data *ha, uint32_t addr, uint16_t *ram,
+    uint32_t ram_words, void **nxt)
+{
+       int rval;
+       uint32_t cnt, stat, timer, words, idx;
+       uint16_t mb0;
+       struct device_reg_2xxx __iomem *reg = &ha->iobase->isp;
+       dma_addr_t dump_dma = ha->gid_list_dma;
+       uint16_t *dump = (uint16_t *)ha->gid_list;
+
+       rval = QLA_SUCCESS;
+       mb0 = 0;
+
+       WRT_MAILBOX_REG(ha, reg, 0, MBC_DUMP_RISC_RAM_EXTENDED);
+       clear_bit(MBX_INTERRUPT, &ha->mbx_cmd_flags);
+
+       words = qla2x00_gid_list_size(ha) / 2;
+       for (cnt = 0; cnt < ram_words && rval == QLA_SUCCESS;
+           cnt += words, addr += words) {
+               if (cnt + words > ram_words)
+                       words = ram_words - cnt;
+
+               WRT_MAILBOX_REG(ha, reg, 1, LSW(addr));
+               WRT_MAILBOX_REG(ha, reg, 8, MSW(addr));
+
+               WRT_MAILBOX_REG(ha, reg, 2, MSW(dump_dma));
+               WRT_MAILBOX_REG(ha, reg, 3, LSW(dump_dma));
+               WRT_MAILBOX_REG(ha, reg, 6, MSW(MSD(dump_dma)));
+               WRT_MAILBOX_REG(ha, reg, 7, LSW(MSD(dump_dma)));
+
+               WRT_MAILBOX_REG(ha, reg, 4, words);
                WRT_REG_WORD(&reg->hccr, HCCR_SET_HOST_INT);
 
                for (timer = 6000000; timer; timer--) {
                        /* Check for pending interrupts. */
-                       stat = RD_REG_DWORD(&reg->u.isp2300.host_status);
+                       stat = RD_REG_DWORD(&reg->u.isp2300.host_status);
                        if (stat & HSR_RISC_INT) {
                                stat &= 0xff;
 
@@ -334,7 +292,6 @@ qla2300_fw_dump(scsi_qla_host_t *ha, int hardware_locked)
                                            &ha->mbx_cmd_flags);
 
                                        mb0 = RD_MAILBOX_REG(ha, reg, 0);
-                                       mb2 = RD_MAILBOX_REG(ha, reg, 2);
 
                                        /* Release mailbox registers. */
                                        WRT_REG_WORD(&reg->semaphore, 0);
@@ -347,7 +304,6 @@ qla2300_fw_dump(scsi_qla_host_t *ha, int hardware_locked)
                                            &ha->mbx_cmd_flags);
 
                                        mb0 = RD_MAILBOX_REG(ha, reg, 0);
-                                       mb2 = RD_MAILBOX_REG(ha, reg, 2);
 
                                        WRT_REG_WORD(&reg->hccr,
                                            HCCR_CLR_RISC_INT);
@@ -364,215 +320,344 @@ qla2300_fw_dump(scsi_qla_host_t *ha, int hardware_locked)
 
                if (test_and_clear_bit(MBX_INTERRUPT, &ha->mbx_cmd_flags)) {
                        rval = mb0 & MBS_MASK;
-                       fw->data_ram[cnt] = mb2;
+                       for (idx = 0; idx < words; idx++)
+                               ram[cnt + idx] = swab16(dump[idx]);
                } else {
                        rval = QLA_FUNCTION_FAILED;
                }
        }
 
+       *nxt = rval == QLA_SUCCESS ? &ram[cnt]: NULL;
+       return rval;
+}
 
-       if (rval != QLA_SUCCESS) {
-               qla_printk(KERN_WARNING, ha,
-                   "Failed to dump firmware (%x)!!!\n", rval);
+static inline void
+qla2xxx_read_window(struct device_reg_2xxx __iomem *reg, uint32_t count,
+    uint16_t *buf)
+{
+       uint16_t __iomem *dmp_reg = &reg->u.isp2300.fb_cmd;
+
+       while (count--)
+               *buf++ = htons(RD_REG_WORD(dmp_reg++));
+}
+
+static inline void *
+qla24xx_copy_eft(struct qla_hw_data *ha, void *ptr)
+{
+       if (!ha->eft)
+               return ptr;
 
-               free_pages((unsigned long)ha->fw_dump, ha->fw_dump_order);
-               ha->fw_dump = NULL;
+       memcpy(ptr, ha->eft, ntohl(ha->fw_dump->eft_size));
+       return ptr + ntohl(ha->fw_dump->eft_size);
+}
+
+static inline void *
+qla25xx_copy_fce(struct qla_hw_data *ha, void *ptr, uint32_t **last_chain)
+{
+       uint32_t cnt;
+       uint32_t *iter_reg;
+       struct qla2xxx_fce_chain *fcec = ptr;
+
+       if (!ha->fce)
+               return ptr;
+
+       *last_chain = &fcec->type;
+       fcec->type = __constant_htonl(DUMP_CHAIN_FCE);
+       fcec->chain_size = htonl(sizeof(struct qla2xxx_fce_chain) +
+           fce_calc_size(ha->fce_bufs));
+       fcec->size = htonl(fce_calc_size(ha->fce_bufs));
+       fcec->addr_l = htonl(LSD(ha->fce_dma));
+       fcec->addr_h = htonl(MSD(ha->fce_dma));
+
+       iter_reg = fcec->eregs;
+       for (cnt = 0; cnt < 8; cnt++)
+               *iter_reg++ = htonl(ha->fce_mb[cnt]);
+
+       memcpy(iter_reg, ha->fce, ntohl(fcec->size));
+
+       return (char *)iter_reg + ntohl(fcec->size);
+}
+
+static inline void *
+qla25xx_copy_mqueues(struct qla_hw_data *ha, void *ptr, uint32_t **last_chain)
+{
+       struct qla2xxx_mqueue_chain *q;
+       struct qla2xxx_mqueue_header *qh;
+       struct req_que *req;
+       struct rsp_que *rsp;
+       int que;
+
+       if (!ha->mqenable)
+               return ptr;
+
+       /* Request queues */
+       for (que = 1; que < ha->max_req_queues; que++) {
+               req = ha->req_q_map[que];
+               if (!req)
+                       break;
+
+               /* Add chain. */
+               q = ptr;
+               *last_chain = &q->type;
+               q->type = __constant_htonl(DUMP_CHAIN_QUEUE);
+               q->chain_size = htonl(
+                   sizeof(struct qla2xxx_mqueue_chain) +
+                   sizeof(struct qla2xxx_mqueue_header) +
+                   (req->length * sizeof(request_t)));
+               ptr += sizeof(struct qla2xxx_mqueue_chain);
+
+               /* Add header. */
+               qh = ptr;
+               qh->queue = __constant_htonl(TYPE_REQUEST_QUEUE);
+               qh->number = htonl(que);
+               qh->size = htonl(req->length * sizeof(request_t));
+               ptr += sizeof(struct qla2xxx_mqueue_header);
+
+               /* Add data. */
+               memcpy(ptr, req->ring, req->length * sizeof(request_t));
+               ptr += req->length * sizeof(request_t);
+       }
+
+       /* Response queues */
+       for (que = 1; que < ha->max_rsp_queues; que++) {
+               rsp = ha->rsp_q_map[que];
+               if (!rsp)
+                       break;
+
+               /* Add chain. */
+               q = ptr;
+               *last_chain = &q->type;
+               q->type = __constant_htonl(DUMP_CHAIN_QUEUE);
+               q->chain_size = htonl(
+                   sizeof(struct qla2xxx_mqueue_chain) +
+                   sizeof(struct qla2xxx_mqueue_header) +
+                   (rsp->length * sizeof(response_t)));
+               ptr += sizeof(struct qla2xxx_mqueue_chain);
+
+               /* Add header. */
+               qh = ptr;
+               qh->queue = __constant_htonl(TYPE_RESPONSE_QUEUE);
+               qh->number = htonl(que);
+               qh->size = htonl(rsp->length * sizeof(response_t));
+               ptr += sizeof(struct qla2xxx_mqueue_header);
+
+               /* Add data. */
+               memcpy(ptr, rsp->ring, rsp->length * sizeof(response_t));
+               ptr += rsp->length * sizeof(response_t);
+       }
+
+       return ptr;
+}
+
+static inline void *
+qla25xx_copy_mq(struct qla_hw_data *ha, void *ptr, uint32_t **last_chain)
+{
+       uint32_t cnt, que_idx;
+       uint8_t que_cnt;
+       struct qla2xxx_mq_chain *mq = ptr;
+       struct device_reg_25xxmq __iomem *reg;
+
+       if (!ha->mqenable || IS_QLA83XX(ha))
+               return ptr;
+
+       mq = ptr;
+       *last_chain = &mq->type;
+       mq->type = __constant_htonl(DUMP_CHAIN_MQ);
+       mq->chain_size = __constant_htonl(sizeof(struct qla2xxx_mq_chain));
+
+       que_cnt = ha->max_req_queues > ha->max_rsp_queues ?
+               ha->max_req_queues : ha->max_rsp_queues;
+       mq->count = htonl(que_cnt);
+       for (cnt = 0; cnt < que_cnt; cnt++) {
+               reg = (struct device_reg_25xxmq *) ((void *)
+                       ha->mqiobase + cnt * QLA_QUE_PAGE);
+               que_idx = cnt * 4;
+               mq->qregs[que_idx] = htonl(RD_REG_DWORD(&reg->req_q_in));
+               mq->qregs[que_idx+1] = htonl(RD_REG_DWORD(&reg->req_q_out));
+               mq->qregs[que_idx+2] = htonl(RD_REG_DWORD(&reg->rsp_q_in));
+               mq->qregs[que_idx+3] = htonl(RD_REG_DWORD(&reg->rsp_q_out));
+       }
+
+       return ptr + sizeof(struct qla2xxx_mq_chain);
+}
+
+void
+qla2xxx_dump_post_process(scsi_qla_host_t *vha, int rval)
+{
+       struct qla_hw_data *ha = vha->hw;
+
+       if (rval != QLA_SUCCESS) {
+               ql_log(ql_log_warn, vha, 0xd000,
+                   "Failed to dump firmware (%x).\n", rval);
+               ha->fw_dumped = 0;
        } else {
-               qla_printk(KERN_INFO, ha,
+               ql_log(ql_log_info, vha, 0xd001,
                    "Firmware dump saved to temp buffer (%ld/%p).\n",
-                   ha->host_no, ha->fw_dump);
+                   vha->host_no, ha->fw_dump);
+               ha->fw_dumped = 1;
+               qla2x00_post_uevent_work(vha, QLA_UEVENT_CODE_FW_DUMP);
        }
-
-qla2300_fw_dump_failed:
-       if (!hardware_locked)
-               spin_unlock_irqrestore(&ha->hardware_lock, flags);
 }
 
 /**
- * qla2300_ascii_fw_dump() - Converts a binary firmware dump to ASCII.
+ * qla2300_fw_dump() - Dumps binary data from the 2300 firmware.
  * @ha: HA context
+ * @hardware_locked: Called with the hardware_lock
  */
 void
-qla2300_ascii_fw_dump(scsi_qla_host_t *ha)
+qla2300_fw_dump(scsi_qla_host_t *vha, int hardware_locked)
 {
-       uint32_t cnt;
-       char *uiter;
-       char fw_info[30];
-       struct qla2300_fw_dump *fw;
-       uint32_t data_ram_cnt;
+       int             rval;
+       uint32_t        cnt;
+       struct qla_hw_data *ha = vha->hw;
+       struct device_reg_2xxx __iomem *reg = &ha->iobase->isp;
+       uint16_t __iomem *dmp_reg;
+       unsigned long   flags;
+       struct qla2300_fw_dump  *fw;
+       void            *nxt;
+       struct scsi_qla_host *base_vha = pci_get_drvdata(ha->pdev);
+
+       flags = 0;
 
-       uiter = ha->fw_dump_buffer;
-       fw = ha->fw_dump;
+       if (!hardware_locked)
+               spin_lock_irqsave(&ha->hardware_lock, flags);
 
-       qla_uprintf(&uiter, "%s Firmware Version %s\n", ha->model_number,
-           qla2x00_get_fw_version_str(ha, fw_info));
+       if (!ha->fw_dump) {
+               ql_log(ql_log_warn, vha, 0xd002,
+                   "No buffer available for dump.\n");
+               goto qla2300_fw_dump_failed;
+       }
 
-       qla_uprintf(&uiter, "\n[==>BEG]\n");
+       if (ha->fw_dumped) {
+               ql_log(ql_log_warn, vha, 0xd003,
+                   "Firmware has been previously dumped (%p) "
+                   "-- ignoring request.\n",
+                   ha->fw_dump);
+               goto qla2300_fw_dump_failed;
+       }
+       fw = &ha->fw_dump->isp.isp23;
+       qla2xxx_prep_dump(ha, ha->fw_dump);
 
-       qla_uprintf(&uiter, "HCCR Register:\n%04x\n\n", fw->hccr);
+       rval = QLA_SUCCESS;
+       fw->hccr = htons(RD_REG_WORD(&reg->hccr));
 
-       qla_uprintf(&uiter, "PBIU Registers:");
-       for (cnt = 0; cnt < sizeof (fw->pbiu_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
+       /* Pause RISC. */
+       WRT_REG_WORD(&reg->hccr, HCCR_PAUSE_RISC);
+       if (IS_QLA2300(ha)) {
+               for (cnt = 30000;
+                   (RD_REG_WORD(&reg->hccr) & HCCR_RISC_PAUSE) == 0 &&
+                       rval == QLA_SUCCESS; cnt--) {
+                       if (cnt)
+                               udelay(100);
+                       else
+                               rval = QLA_FUNCTION_TIMEOUT;
                }
-               qla_uprintf(&uiter, "%04x ", fw->pbiu_reg[cnt]);
+       } else {
+               RD_REG_WORD(&reg->hccr);                /* PCI Posting. */
+               udelay(10);
        }
 
-       qla_uprintf(&uiter, "\n\nReqQ-RspQ-Risc2Host Status registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_host_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_host_reg[cnt]);
-       }
+       if (rval == QLA_SUCCESS) {
+               dmp_reg = &reg->flash_address;
+               for (cnt = 0; cnt < sizeof(fw->pbiu_reg) / 2; cnt++)
+                       fw->pbiu_reg[cnt] = htons(RD_REG_WORD(dmp_reg++));
+
+               dmp_reg = &reg->u.isp2300.req_q_in;
+               for (cnt = 0; cnt < sizeof(fw->risc_host_reg) / 2; cnt++)
+                       fw->risc_host_reg[cnt] = htons(RD_REG_WORD(dmp_reg++));
+
+               dmp_reg = &reg->u.isp2300.mailbox0;
+               for (cnt = 0; cnt < sizeof(fw->mailbox_reg) / 2; cnt++)
+                       fw->mailbox_reg[cnt] = htons(RD_REG_WORD(dmp_reg++));
+
+               WRT_REG_WORD(&reg->ctrl_status, 0x40);
+               qla2xxx_read_window(reg, 32, fw->resp_dma_reg);
+
+               WRT_REG_WORD(&reg->ctrl_status, 0x50);
+               qla2xxx_read_window(reg, 48, fw->dma_reg);
+
+               WRT_REG_WORD(&reg->ctrl_status, 0x00);
+               dmp_reg = &reg->risc_hw;
+               for (cnt = 0; cnt < sizeof(fw->risc_hdw_reg) / 2; cnt++)
+                       fw->risc_hdw_reg[cnt] = htons(RD_REG_WORD(dmp_reg++));
 
-       qla_uprintf(&uiter, "\n\nMailbox Registers:");
-       for (cnt = 0; cnt < sizeof (fw->mailbox_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->mailbox_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->pcr, 0x2000);
+               qla2xxx_read_window(reg, 16, fw->risc_gp0_reg);
 
-       qla_uprintf(&uiter, "\n\nAuto Request Response DMA Registers:");
-       for (cnt = 0; cnt < sizeof (fw->resp_dma_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->resp_dma_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->pcr, 0x2200);
+               qla2xxx_read_window(reg, 16, fw->risc_gp1_reg);
 
-       qla_uprintf(&uiter, "\n\nDMA Registers:");
-       for (cnt = 0; cnt < sizeof (fw->dma_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->dma_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->pcr, 0x2400);
+               qla2xxx_read_window(reg, 16, fw->risc_gp2_reg);
 
-       qla_uprintf(&uiter, "\n\nRISC Hardware Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_hdw_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_hdw_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->pcr, 0x2600);
+               qla2xxx_read_window(reg, 16, fw->risc_gp3_reg);
 
-       qla_uprintf(&uiter, "\n\nRISC GP0 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp0_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp0_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->pcr, 0x2800);
+               qla2xxx_read_window(reg, 16, fw->risc_gp4_reg);
 
-       qla_uprintf(&uiter, "\n\nRISC GP1 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp1_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp1_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->pcr, 0x2A00);
+               qla2xxx_read_window(reg, 16, fw->risc_gp5_reg);
 
-       qla_uprintf(&uiter, "\n\nRISC GP2 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp2_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp2_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->pcr, 0x2C00);
+               qla2xxx_read_window(reg, 16, fw->risc_gp6_reg);
 
-       qla_uprintf(&uiter, "\n\nRISC GP3 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp3_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp3_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->pcr, 0x2E00);
+               qla2xxx_read_window(reg, 16, fw->risc_gp7_reg);
 
-       qla_uprintf(&uiter, "\n\nRISC GP4 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp4_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp4_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->ctrl_status, 0x10);
+               qla2xxx_read_window(reg, 64, fw->frame_buf_hdw_reg);
 
-       qla_uprintf(&uiter, "\n\nRISC GP5 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp5_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp5_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->ctrl_status, 0x20);
+               qla2xxx_read_window(reg, 64, fw->fpm_b0_reg);
 
-       qla_uprintf(&uiter, "\n\nRISC GP6 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp6_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp6_reg[cnt]);
-       }
+               WRT_REG_WORD(&reg->ctrl_status, 0x30);
+               qla2xxx_read_window(reg, 64, fw->fpm_b1_reg);
 
-       qla_uprintf(&uiter, "\n\nRISC GP7 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp7_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp7_reg[cnt]);
-       }
+               /* Reset RISC. */
+               WRT_REG_WORD(&reg->ctrl_status, CSR_ISP_SOFT_RESET);
+               for (cnt = 0; cnt < 30000; cnt++) {
+                       if ((RD_REG_WORD(&reg->ctrl_status) &
+                           CSR_ISP_SOFT_RESET) == 0)
+                               break;
 
-       qla_uprintf(&uiter, "\n\nFrame Buffer Hardware Registers:");
-       for (cnt = 0; cnt < sizeof (fw->frame_buf_hdw_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
+                       udelay(10);
                }
-               qla_uprintf(&uiter, "%04x ", fw->frame_buf_hdw_reg[cnt]);
        }
 
-       qla_uprintf(&uiter, "\n\nFPM B0 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->fpm_b0_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
+       if (!IS_QLA2300(ha)) {
+               for (cnt = 30000; RD_MAILBOX_REG(ha, reg, 0) != 0 &&
+                   rval == QLA_SUCCESS; cnt--) {
+                       if (cnt)
+                               udelay(100);
+                       else
+                               rval = QLA_FUNCTION_TIMEOUT;
                }
-               qla_uprintf(&uiter, "%04x ", fw->fpm_b0_reg[cnt]);
        }
 
-       qla_uprintf(&uiter, "\n\nFPM B1 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->fpm_b1_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->fpm_b1_reg[cnt]);
-       }
+       /* Get RISC SRAM. */
+       if (rval == QLA_SUCCESS)
+               rval = qla2xxx_dump_ram(ha, 0x800, fw->risc_ram,
+                   sizeof(fw->risc_ram) / 2, &nxt);
 
-       qla_uprintf(&uiter, "\n\nCode RAM Dump:");
-       for (cnt = 0; cnt < sizeof (fw->risc_ram) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n%04x: ", cnt + 0x0800);
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_ram[cnt]);
-       }
+       /* Get stack SRAM. */
+       if (rval == QLA_SUCCESS)
+               rval = qla2xxx_dump_ram(ha, 0x10000, fw->stack_ram,
+                   sizeof(fw->stack_ram) / 2, &nxt);
 
-       qla_uprintf(&uiter, "\n\nStack RAM Dump:");
-       for (cnt = 0; cnt < sizeof (fw->stack_ram) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n%05x: ", cnt + 0x10000);
-               }
-               qla_uprintf(&uiter, "%04x ", fw->stack_ram[cnt]);
-       }
+       /* Get data SRAM. */
+       if (rval == QLA_SUCCESS)
+               rval = qla2xxx_dump_ram(ha, 0x11000, fw->data_ram,
+                   ha->fw_memory_size - 0x11000 + 1, &nxt);
 
-       qla_uprintf(&uiter, "\n\nData RAM Dump:");
-       data_ram_cnt = ha->fw_memory_size - 0x11000 + 1;
-       for (cnt = 0; cnt < data_ram_cnt; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n%05x: ", cnt + 0x11000);
-               }
-               qla_uprintf(&uiter, "%04x ", fw->data_ram[cnt]);
-       }
+       if (rval == QLA_SUCCESS)
+               qla2xxx_copy_queues(ha, nxt);
+
+       qla2xxx_dump_post_process(base_vha, rval);
 
-       qla_uprintf(&uiter, "\n\n[<==END] ISP Debug Dump.");
+qla2300_fw_dump_failed:
+       if (!hardware_locked)
+               spin_unlock_irqrestore(&ha->hardware_lock, flags);
 }
 
 /**
@@ -581,16 +666,18 @@ qla2300_ascii_fw_dump(scsi_qla_host_t *ha)
  * @hardware_locked: Called with the hardware_lock
  */
 void
-qla2100_fw_dump(scsi_qla_host_t *ha, int hardware_locked)
+qla2100_fw_dump(scsi_qla_host_t *vha, int hardware_locked)
 {
        int             rval;
        uint32_t        cnt, timer;
        uint16_t        risc_address;
        uint16_t        mb0, mb2;
-       device_reg_t __iomem *reg = ha->iobase;
+       struct qla_hw_data *ha = vha->hw;
+       struct device_reg_2xxx __iomem *reg = &ha->iobase->isp;
        uint16_t __iomem *dmp_reg;
        unsigned long   flags;
        struct qla2100_fw_dump  *fw;
+       struct scsi_qla_host *base_vha = pci_get_drvdata(ha->pdev);
 
        risc_address = 0;
        mb0 = mb2 = 0;
@@ -599,30 +686,27 @@ qla2100_fw_dump(scsi_qla_host_t *ha, int hardware_locked)
        if (!hardware_locked)
                spin_lock_irqsave(&ha->hardware_lock, flags);
 
-       if (ha->fw_dump != NULL) {
-               qla_printk(KERN_WARNING, ha,
-                   "Firmware has been previously dumped (%p) -- ignoring "
-                   "request...\n", ha->fw_dump);
+       if (!ha->fw_dump) {
+               ql_log(ql_log_warn, vha, 0xd004,
+                   "No buffer available for dump.\n");
                goto qla2100_fw_dump_failed;
        }
 
-       /* Allocate (large) dump buffer. */
-       ha->fw_dump_order = get_order(sizeof(struct qla2100_fw_dump));
-       ha->fw_dump = (struct qla2100_fw_dump *) __get_free_pages(GFP_ATOMIC,
-           ha->fw_dump_order);
-       if (ha->fw_dump == NULL) {
-               qla_printk(KERN_WARNING, ha,
-                   "Unable to allocated memory for firmware dump (%d/%Zd).\n",
-                   ha->fw_dump_order, sizeof(struct qla2100_fw_dump));
+       if (ha->fw_dumped) {
+               ql_log(ql_log_warn, vha, 0xd005,
+                   "Firmware has been previously dumped (%p) "
+                   "-- ignoring request.\n",
+                   ha->fw_dump);
                goto qla2100_fw_dump_failed;
        }
-       fw = ha->fw_dump;
+       fw = &ha->fw_dump->isp.isp21;
+       qla2xxx_prep_dump(ha, ha->fw_dump);
 
        rval = QLA_SUCCESS;
-       fw->hccr = RD_REG_WORD(&reg->hccr);
+       fw->hccr = htons(RD_REG_WORD(&reg->hccr));
 
        /* Pause RISC. */
-       WRT_REG_WORD(&reg->hccr, HCCR_PAUSE_RISC); 
+       WRT_REG_WORD(&reg->hccr, HCCR_PAUSE_RISC);
        for (cnt = 30000; (RD_REG_WORD(&reg->hccr) & HCCR_RISC_PAUSE) == 0 &&
            rval == QLA_SUCCESS; cnt--) {
                if (cnt)
@@ -631,81 +715,59 @@ qla2100_fw_dump(scsi_qla_host_t *ha, int hardware_locked)
                        rval = QLA_FUNCTION_TIMEOUT;
        }
        if (rval == QLA_SUCCESS) {
-               dmp_reg = (uint16_t __iomem *)(reg + 0);
-               for (cnt = 0; cnt < sizeof(fw->pbiu_reg) / 2; cnt++) 
-                       fw->pbiu_reg[cnt] = RD_REG_WORD(dmp_reg++);
+               dmp_reg = &reg->flash_address;
+               for (cnt = 0; cnt < sizeof(fw->pbiu_reg) / 2; cnt++)
+                       fw->pbiu_reg[cnt] = htons(RD_REG_WORD(dmp_reg++));
 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x10);
+               dmp_reg = &reg->u.isp2100.mailbox0;
                for (cnt = 0; cnt < ha->mbx_count; cnt++) {
-                       if (cnt == 8) {
-                               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0xe0);
-                       }
-                       fw->mailbox_reg[cnt] = RD_REG_WORD(dmp_reg++);
+                       if (cnt == 8)
+                               dmp_reg = &reg->u_end.isp2200.mailbox8;
+
+                       fw->mailbox_reg[cnt] = htons(RD_REG_WORD(dmp_reg++));
                }
 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x20);
-               for (cnt = 0; cnt < sizeof(fw->dma_reg) / 2; cnt++) 
-                       fw->dma_reg[cnt] = RD_REG_WORD(dmp_reg++);
+               dmp_reg = &reg->u.isp2100.unused_2[0];
+               for (cnt = 0; cnt < sizeof(fw->dma_reg) / 2; cnt++)
+                       fw->dma_reg[cnt] = htons(RD_REG_WORD(dmp_reg++));
 
                WRT_REG_WORD(&reg->ctrl_status, 0x00);
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0xA0);
-               for (cnt = 0; cnt < sizeof(fw->risc_hdw_reg) / 2; cnt++) 
-                       fw->risc_hdw_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2000); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp0_reg) / 2; cnt++) 
-                       fw->risc_gp0_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2100); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp1_reg) / 2; cnt++) 
-                       fw->risc_gp1_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2200); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp2_reg) / 2; cnt++) 
-                       fw->risc_gp2_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2300); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp3_reg) / 2; cnt++) 
-                       fw->risc_gp3_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2400); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp4_reg) / 2; cnt++) 
-                       fw->risc_gp4_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2500); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp5_reg) / 2; cnt++) 
-                       fw->risc_gp5_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2600); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp6_reg) / 2; cnt++) 
-                       fw->risc_gp6_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->pcr, 0x2700); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->risc_gp7_reg) / 2; cnt++) 
-                       fw->risc_gp7_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->ctrl_status, 0x10); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->frame_buf_hdw_reg) / 2; cnt++) 
-                       fw->frame_buf_hdw_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->ctrl_status, 0x20); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->fpm_b0_reg) / 2; cnt++) 
-                       fw->fpm_b0_reg[cnt] = RD_REG_WORD(dmp_reg++);
-
-               WRT_REG_WORD(&reg->ctrl_status, 0x30); 
-               dmp_reg = (uint16_t __iomem *)((uint8_t __iomem *)reg + 0x80);
-               for (cnt = 0; cnt < sizeof(fw->fpm_b1_reg) / 2; cnt++) 
-                       fw->fpm_b1_reg[cnt] = RD_REG_WORD(dmp_reg++);
+               dmp_reg = &reg->risc_hw;
+               for (cnt = 0; cnt < sizeof(fw->risc_hdw_reg) / 2; cnt++)
+                       fw->risc_hdw_reg[cnt] = htons(RD_REG_WORD(dmp_reg++));
+
+               WRT_REG_WORD(&reg->pcr, 0x2000);
+               qla2xxx_read_window(reg, 16, fw->risc_gp0_reg);
+
+               WRT_REG_WORD(&reg->pcr, 0x2100);
+               qla2xxx_read_window(reg, 16, fw->risc_gp1_reg);
+
+               WRT_REG_WORD(&reg->pcr, 0x2200);
+               qla2xxx_read_window(reg, 16, fw->risc_gp2_reg);
+
+               WRT_REG_WORD(&reg->pcr, 0x2300);
+               qla2xxx_read_window(reg, 16, fw->risc_gp3_reg);
+
+               WRT_REG_WORD(&reg->pcr, 0x2400);
+               qla2xxx_read_window(reg, 16, fw->risc_gp4_reg);
+
+               WRT_REG_WORD(&reg->pcr, 0x2500);
+               qla2xxx_read_window(reg, 16, fw->risc_gp5_reg);
+
+               WRT_REG_WORD(&reg->pcr, 0x2600);
+               qla2xxx_read_window(reg, 16, fw->risc_gp6_reg);
+
+               WRT_REG_WORD(&reg->pcr, 0x2700);
+               qla2xxx_read_window(reg, 16, fw->risc_gp7_reg);
+
+               WRT_REG_WORD(&reg->ctrl_status, 0x10);
+               qla2xxx_read_window(reg, 16, fw->frame_buf_hdw_reg);
+
+               WRT_REG_WORD(&reg->ctrl_status, 0x20);
+               qla2xxx_read_window(reg, 64, fw->fpm_b0_reg);
+
+               WRT_REG_WORD(&reg->ctrl_status, 0x30);
+               qla2xxx_read_window(reg, 64, fw->fpm_b1_reg);
 
                /* Reset the ISP. */
                WRT_REG_WORD(&reg->ctrl_status, CSR_ISP_SOFT_RESET);
@@ -723,7 +785,7 @@ qla2100_fw_dump(scsi_qla_host_t *ha, int hardware_locked)
        if (rval == QLA_SUCCESS && (IS_QLA2200(ha) || (IS_QLA2100(ha) &&
            (RD_REG_WORD(&reg->mctr) & (BIT_1 | BIT_0)) != 0))) {
 
-               WRT_REG_WORD(&reg->hccr, HCCR_PAUSE_RISC); 
+               WRT_REG_WORD(&reg->hccr, HCCR_PAUSE_RISC);
                for (cnt = 30000;
                    (RD_REG_WORD(&reg->hccr) & HCCR_RISC_PAUSE) == 0 &&
                    rval == QLA_SUCCESS; cnt--) {
@@ -780,377 +842,1654 @@ qla2100_fw_dump(scsi_qla_host_t *ha, int hardware_locked)
 
                if (test_and_clear_bit(MBX_INTERRUPT, &ha->mbx_cmd_flags)) {
                        rval = mb0 & MBS_MASK;
-                       fw->risc_ram[cnt] = mb2;
+                       fw->risc_ram[cnt] = htons(mb2);
                } else {
                        rval = QLA_FUNCTION_FAILED;
                }
        }
 
-       if (rval != QLA_SUCCESS) {
-               qla_printk(KERN_WARNING, ha,
-                   "Failed to dump firmware (%x)!!!\n", rval);
+       if (rval == QLA_SUCCESS)
+               qla2xxx_copy_queues(ha, &fw->risc_ram[cnt]);
 
-               free_pages((unsigned long)ha->fw_dump, ha->fw_dump_order);
-               ha->fw_dump = NULL;
-       } else {
-               qla_printk(KERN_INFO, ha,
-                   "Firmware dump saved to temp buffer (%ld/%p).\n",
-                   ha->host_no, ha->fw_dump);
-       }
+       qla2xxx_dump_post_process(base_vha, rval);
 
 qla2100_fw_dump_failed:
        if (!hardware_locked)
                spin_unlock_irqrestore(&ha->hardware_lock, flags);
 }
 
-/**
- * qla2100_ascii_fw_dump() - Converts a binary firmware dump to ASCII.
- * @ha: HA context
- */
 void
-qla2100_ascii_fw_dump(scsi_qla_host_t *ha)
+qla24xx_fw_dump(scsi_qla_host_t *vha, int hardware_locked)
 {
-       uint32_t cnt;
-       char *uiter;
-       char fw_info[30];
-       struct qla2100_fw_dump *fw;
-
-       uiter = ha->fw_dump_buffer;
-       fw = ha->fw_dump;
+       int             rval;
+       uint32_t        cnt;
+       uint32_t        risc_address;
+       struct qla_hw_data *ha = vha->hw;
+       struct device_reg_24xx __iomem *reg = &ha->iobase->isp24;
+       uint32_t __iomem *dmp_reg;
+       uint32_t        *iter_reg;
+       uint16_t __iomem *mbx_reg;
+       unsigned long   flags;
+       struct qla24xx_fw_dump *fw;
+       uint32_t        ext_mem_cnt;
+       void            *nxt;
+       struct scsi_qla_host *base_vha = pci_get_drvdata(ha->pdev);
 
-       qla_uprintf(&uiter, "%s Firmware Version %s\n", ha->model_number,
-           qla2x00_get_fw_version_str(ha, fw_info));
+       if (IS_QLA82XX(ha))
+               return;
 
-       qla_uprintf(&uiter, "\n[==>BEG]\n");
+       risc_address = ext_mem_cnt = 0;
+       flags = 0;
 
-       qla_uprintf(&uiter, "HCCR Register:\n%04x\n\n", fw->hccr);
+       if (!hardware_locked)
+               spin_lock_irqsave(&ha->hardware_lock, flags);
 
-       qla_uprintf(&uiter, "PBIU Registers:");
-       for (cnt = 0; cnt < sizeof (fw->pbiu_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->pbiu_reg[cnt]);
+       if (!ha->fw_dump) {
+               ql_log(ql_log_warn, vha, 0xd006,
+                   "No buffer available for dump.\n");
+               goto qla24xx_fw_dump_failed;
        }
 
-       qla_uprintf(&uiter, "\n\nMailbox Registers:");
-       for (cnt = 0; cnt < sizeof (fw->mailbox_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->mailbox_reg[cnt]);
+       if (ha->fw_dumped) {
+               ql_log(ql_log_warn, vha, 0xd007,
+                   "Firmware has been previously dumped (%p) "
+                   "-- ignoring request.\n",
+                   ha->fw_dump);
+               goto qla24xx_fw_dump_failed;
        }
+       fw = &ha->fw_dump->isp.isp24;
+       qla2xxx_prep_dump(ha, ha->fw_dump);
 
-       qla_uprintf(&uiter, "\n\nDMA Registers:");
-       for (cnt = 0; cnt < sizeof (fw->dma_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->dma_reg[cnt]);
-       }
+       fw->host_status = htonl(RD_REG_DWORD(&reg->host_status));
 
-       qla_uprintf(&uiter, "\n\nRISC Hardware Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_hdw_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_hdw_reg[cnt]);
-       }
+       /* Pause RISC. */
+       rval = qla24xx_pause_risc(reg);
+       if (rval != QLA_SUCCESS)
+               goto qla24xx_fw_dump_failed_0;
+
+       /* Host interface registers. */
+       dmp_reg = &reg->flash_addr;
+       for (cnt = 0; cnt < sizeof(fw->host_reg) / 4; cnt++)
+               fw->host_reg[cnt] = htonl(RD_REG_DWORD(dmp_reg++));
+
+       /* Disable interrupts. */
+       WRT_REG_DWORD(&reg->ictrl, 0);
+       RD_REG_DWORD(&reg->ictrl);
+
+       /* Shadow registers. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x0F70);
+       RD_REG_DWORD(&reg->iobase_addr);
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0000000);
+       fw->shadow_reg[0] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0100000);
+       fw->shadow_reg[1] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0200000);
+       fw->shadow_reg[2] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0300000);
+       fw->shadow_reg[3] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0400000);
+       fw->shadow_reg[4] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0500000);
+       fw->shadow_reg[5] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0600000);
+       fw->shadow_reg[6] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       /* Mailbox registers. */
+       mbx_reg = &reg->mailbox0;
+       for (cnt = 0; cnt < sizeof(fw->mailbox_reg) / 2; cnt++)
+               fw->mailbox_reg[cnt] = htons(RD_REG_WORD(mbx_reg++));
+
+       /* Transfer sequence registers. */
+       iter_reg = fw->xseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xBF00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF60, 16, iter_reg);
+       qla24xx_read_window(reg, 0xBF70, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xBFE0, 16, fw->xseq_0_reg);
+       qla24xx_read_window(reg, 0xBFF0, 16, fw->xseq_1_reg);
+
+       /* Receive sequence registers. */
+       iter_reg = fw->rseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xFF00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF60, 16, iter_reg);
+       qla24xx_read_window(reg, 0xFF70, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xFFD0, 16, fw->rseq_0_reg);
+       qla24xx_read_window(reg, 0xFFE0, 16, fw->rseq_1_reg);
+       qla24xx_read_window(reg, 0xFFF0, 16, fw->rseq_2_reg);
+
+       /* Command DMA registers. */
+       qla24xx_read_window(reg, 0x7100, 16, fw->cmd_dma_reg);
+
+       /* Queues. */
+       iter_reg = fw->req0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7200, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       iter_reg = fw->resp0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7300, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       iter_reg = fw->req1_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7400, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       /* Transmit DMA registers. */
+       iter_reg = fw->xmt0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7600, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7610, 16, iter_reg);
+
+       iter_reg = fw->xmt1_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7620, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7630, 16, iter_reg);
+
+       iter_reg = fw->xmt2_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7640, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7650, 16, iter_reg);
+
+       iter_reg = fw->xmt3_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7660, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7670, 16, iter_reg);
+
+       iter_reg = fw->xmt4_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7680, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7690, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0x76A0, 16, fw->xmt_data_dma_reg);
+
+       /* Receive DMA registers. */
+       iter_reg = fw->rcvt0_data_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7700, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7710, 16, iter_reg);
+
+       iter_reg = fw->rcvt1_data_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7720, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7730, 16, iter_reg);
+
+       /* RISC registers. */
+       iter_reg = fw->risc_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0x0F00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F60, 16, iter_reg);
+       qla24xx_read_window(reg, 0x0F70, 16, iter_reg);
+
+       /* Local memory controller registers. */
+       iter_reg = fw->lmc_reg;
+       iter_reg = qla24xx_read_window(reg, 0x3000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3050, 16, iter_reg);
+       qla24xx_read_window(reg, 0x3060, 16, iter_reg);
+
+       /* Fibre Protocol Module registers. */
+       iter_reg = fw->fpm_hdw_reg;
+       iter_reg = qla24xx_read_window(reg, 0x4000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4060, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4070, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4080, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4090, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40A0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x40B0, 16, iter_reg);
+
+       /* Frame Buffer registers. */
+       iter_reg = fw->fb_hdw_reg;
+       iter_reg = qla24xx_read_window(reg, 0x6000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6100, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6130, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6150, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6170, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6190, 16, iter_reg);
+       qla24xx_read_window(reg, 0x61B0, 16, iter_reg);
+
+       rval = qla24xx_soft_reset(ha);
+       if (rval != QLA_SUCCESS)
+               goto qla24xx_fw_dump_failed_0;
+
+       rval = qla24xx_dump_memory(ha, fw->code_ram, sizeof(fw->code_ram),
+           &nxt);
+       if (rval != QLA_SUCCESS)
+               goto qla24xx_fw_dump_failed_0;
+
+       nxt = qla2xxx_copy_queues(ha, nxt);
+
+       qla24xx_copy_eft(ha, nxt);
+
+qla24xx_fw_dump_failed_0:
+       qla2xxx_dump_post_process(base_vha, rval);
+
+qla24xx_fw_dump_failed:
+       if (!hardware_locked)
+               spin_unlock_irqrestore(&ha->hardware_lock, flags);
+}
 
-       qla_uprintf(&uiter, "\n\nRISC GP0 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp0_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp0_reg[cnt]);
-       }
+void
+qla25xx_fw_dump(scsi_qla_host_t *vha, int hardware_locked)
+{
+       int             rval;
+       uint32_t        cnt;
+       uint32_t        risc_address;
+       struct qla_hw_data *ha = vha->hw;
+       struct device_reg_24xx __iomem *reg = &ha->iobase->isp24;
+       uint32_t __iomem *dmp_reg;
+       uint32_t        *iter_reg;
+       uint16_t __iomem *mbx_reg;
+       unsigned long   flags;
+       struct qla25xx_fw_dump *fw;
+       uint32_t        ext_mem_cnt;
+       void            *nxt, *nxt_chain;
+       uint32_t        *last_chain = NULL;
+       struct scsi_qla_host *base_vha = pci_get_drvdata(ha->pdev);
 
-       qla_uprintf(&uiter, "\n\nRISC GP1 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp1_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp1_reg[cnt]);
-       }
+       risc_address = ext_mem_cnt = 0;
+       flags = 0;
 
-       qla_uprintf(&uiter, "\n\nRISC GP2 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp2_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp2_reg[cnt]);
+       if (!hardware_locked)
+               spin_lock_irqsave(&ha->hardware_lock, flags);
+
+       if (!ha->fw_dump) {
+               ql_log(ql_log_warn, vha, 0xd008,
+                   "No buffer available for dump.\n");
+               goto qla25xx_fw_dump_failed;
        }
 
-       qla_uprintf(&uiter, "\n\nRISC GP3 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp3_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp3_reg[cnt]);
+       if (ha->fw_dumped) {
+               ql_log(ql_log_warn, vha, 0xd009,
+                   "Firmware has been previously dumped (%p) "
+                   "-- ignoring request.\n",
+                   ha->fw_dump);
+               goto qla25xx_fw_dump_failed;
        }
+       fw = &ha->fw_dump->isp.isp25;
+       qla2xxx_prep_dump(ha, ha->fw_dump);
+       ha->fw_dump->version = __constant_htonl(2);
 
-       qla_uprintf(&uiter, "\n\nRISC GP4 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp4_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp4_reg[cnt]);
+       fw->host_status = htonl(RD_REG_DWORD(&reg->host_status));
+
+       /* Pause RISC. */
+       rval = qla24xx_pause_risc(reg);
+       if (rval != QLA_SUCCESS)
+               goto qla25xx_fw_dump_failed_0;
+
+       /* Host/Risc registers. */
+       iter_reg = fw->host_risc_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7000, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7010, 16, iter_reg);
+
+       /* PCIe registers. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x7C00);
+       RD_REG_DWORD(&reg->iobase_addr);
+       WRT_REG_DWORD(&reg->iobase_window, 0x01);
+       dmp_reg = &reg->iobase_c4;
+       fw->pcie_regs[0] = htonl(RD_REG_DWORD(dmp_reg++));
+       fw->pcie_regs[1] = htonl(RD_REG_DWORD(dmp_reg++));
+       fw->pcie_regs[2] = htonl(RD_REG_DWORD(dmp_reg));
+       fw->pcie_regs[3] = htonl(RD_REG_DWORD(&reg->iobase_window));
+
+       WRT_REG_DWORD(&reg->iobase_window, 0x00);
+       RD_REG_DWORD(&reg->iobase_window);
+
+       /* Host interface registers. */
+       dmp_reg = &reg->flash_addr;
+       for (cnt = 0; cnt < sizeof(fw->host_reg) / 4; cnt++)
+               fw->host_reg[cnt] = htonl(RD_REG_DWORD(dmp_reg++));
+
+       /* Disable interrupts. */
+       WRT_REG_DWORD(&reg->ictrl, 0);
+       RD_REG_DWORD(&reg->ictrl);
+
+       /* Shadow registers. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x0F70);
+       RD_REG_DWORD(&reg->iobase_addr);
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0000000);
+       fw->shadow_reg[0] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0100000);
+       fw->shadow_reg[1] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0200000);
+       fw->shadow_reg[2] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0300000);
+       fw->shadow_reg[3] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0400000);
+       fw->shadow_reg[4] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0500000);
+       fw->shadow_reg[5] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0600000);
+       fw->shadow_reg[6] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0700000);
+       fw->shadow_reg[7] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0800000);
+       fw->shadow_reg[8] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0900000);
+       fw->shadow_reg[9] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0A00000);
+       fw->shadow_reg[10] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       /* RISC I/O register. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x0010);
+       fw->risc_io_reg = htonl(RD_REG_DWORD(&reg->iobase_window));
+
+       /* Mailbox registers. */
+       mbx_reg = &reg->mailbox0;
+       for (cnt = 0; cnt < sizeof(fw->mailbox_reg) / 2; cnt++)
+               fw->mailbox_reg[cnt] = htons(RD_REG_WORD(mbx_reg++));
+
+       /* Transfer sequence registers. */
+       iter_reg = fw->xseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xBF00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF60, 16, iter_reg);
+       qla24xx_read_window(reg, 0xBF70, 16, iter_reg);
+
+       iter_reg = fw->xseq_0_reg;
+       iter_reg = qla24xx_read_window(reg, 0xBFC0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBFD0, 16, iter_reg);
+       qla24xx_read_window(reg, 0xBFE0, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xBFF0, 16, fw->xseq_1_reg);
+
+       /* Receive sequence registers. */
+       iter_reg = fw->rseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xFF00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF60, 16, iter_reg);
+       qla24xx_read_window(reg, 0xFF70, 16, iter_reg);
+
+       iter_reg = fw->rseq_0_reg;
+       iter_reg = qla24xx_read_window(reg, 0xFFC0, 16, iter_reg);
+       qla24xx_read_window(reg, 0xFFD0, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xFFE0, 16, fw->rseq_1_reg);
+       qla24xx_read_window(reg, 0xFFF0, 16, fw->rseq_2_reg);
+
+       /* Auxiliary sequence registers. */
+       iter_reg = fw->aseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xB000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB060, 16, iter_reg);
+       qla24xx_read_window(reg, 0xB070, 16, iter_reg);
+
+       iter_reg = fw->aseq_0_reg;
+       iter_reg = qla24xx_read_window(reg, 0xB0C0, 16, iter_reg);
+       qla24xx_read_window(reg, 0xB0D0, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xB0E0, 16, fw->aseq_1_reg);
+       qla24xx_read_window(reg, 0xB0F0, 16, fw->aseq_2_reg);
+
+       /* Command DMA registers. */
+       qla24xx_read_window(reg, 0x7100, 16, fw->cmd_dma_reg);
+
+       /* Queues. */
+       iter_reg = fw->req0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7200, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       iter_reg = fw->resp0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7300, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       iter_reg = fw->req1_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7400, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       /* Transmit DMA registers. */
+       iter_reg = fw->xmt0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7600, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7610, 16, iter_reg);
+
+       iter_reg = fw->xmt1_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7620, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7630, 16, iter_reg);
+
+       iter_reg = fw->xmt2_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7640, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7650, 16, iter_reg);
+
+       iter_reg = fw->xmt3_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7660, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7670, 16, iter_reg);
+
+       iter_reg = fw->xmt4_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7680, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7690, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0x76A0, 16, fw->xmt_data_dma_reg);
+
+       /* Receive DMA registers. */
+       iter_reg = fw->rcvt0_data_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7700, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7710, 16, iter_reg);
+
+       iter_reg = fw->rcvt1_data_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7720, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7730, 16, iter_reg);
+
+       /* RISC registers. */
+       iter_reg = fw->risc_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0x0F00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F60, 16, iter_reg);
+       qla24xx_read_window(reg, 0x0F70, 16, iter_reg);
+
+       /* Local memory controller registers. */
+       iter_reg = fw->lmc_reg;
+       iter_reg = qla24xx_read_window(reg, 0x3000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3060, 16, iter_reg);
+       qla24xx_read_window(reg, 0x3070, 16, iter_reg);
+
+       /* Fibre Protocol Module registers. */
+       iter_reg = fw->fpm_hdw_reg;
+       iter_reg = qla24xx_read_window(reg, 0x4000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4060, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4070, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4080, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4090, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40A0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x40B0, 16, iter_reg);
+
+       /* Frame Buffer registers. */
+       iter_reg = fw->fb_hdw_reg;
+       iter_reg = qla24xx_read_window(reg, 0x6000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6100, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6130, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6150, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6170, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6190, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x61B0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x6F00, 16, iter_reg);
+
+       /* Multi queue registers */
+       nxt_chain = qla25xx_copy_mq(ha, (void *)ha->fw_dump + ha->chain_offset,
+           &last_chain);
+
+       rval = qla24xx_soft_reset(ha);
+       if (rval != QLA_SUCCESS)
+               goto qla25xx_fw_dump_failed_0;
+
+       rval = qla24xx_dump_memory(ha, fw->code_ram, sizeof(fw->code_ram),
+           &nxt);
+       if (rval != QLA_SUCCESS)
+               goto qla25xx_fw_dump_failed_0;
+
+       nxt = qla2xxx_copy_queues(ha, nxt);
+
+       nxt = qla24xx_copy_eft(ha, nxt);
+
+       /* Chain entries -- started with MQ. */
+       nxt_chain = qla25xx_copy_fce(ha, nxt_chain, &last_chain);
+       nxt_chain = qla25xx_copy_mqueues(ha, nxt_chain, &last_chain);
+       if (last_chain) {
+               ha->fw_dump->version |= __constant_htonl(DUMP_CHAIN_VARIANT);
+               *last_chain |= __constant_htonl(DUMP_CHAIN_LAST);
        }
 
-       qla_uprintf(&uiter, "\n\nRISC GP5 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp5_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp5_reg[cnt]);
+       /* Adjust valid length. */
+       ha->fw_dump_len = (nxt_chain - (void *)ha->fw_dump);
+
+qla25xx_fw_dump_failed_0:
+       qla2xxx_dump_post_process(base_vha, rval);
+
+qla25xx_fw_dump_failed:
+       if (!hardware_locked)
+               spin_unlock_irqrestore(&ha->hardware_lock, flags);
+}
+
+void
+qla81xx_fw_dump(scsi_qla_host_t *vha, int hardware_locked)
+{
+       int             rval;
+       uint32_t        cnt;
+       uint32_t        risc_address;
+       struct qla_hw_data *ha = vha->hw;
+       struct device_reg_24xx __iomem *reg = &ha->iobase->isp24;
+       uint32_t __iomem *dmp_reg;
+       uint32_t        *iter_reg;
+       uint16_t __iomem *mbx_reg;
+       unsigned long   flags;
+       struct qla81xx_fw_dump *fw;
+       uint32_t        ext_mem_cnt;
+       void            *nxt, *nxt_chain;
+       uint32_t        *last_chain = NULL;
+       struct scsi_qla_host *base_vha = pci_get_drvdata(ha->pdev);
+
+       risc_address = ext_mem_cnt = 0;
+       flags = 0;
+
+       if (!hardware_locked)
+               spin_lock_irqsave(&ha->hardware_lock, flags);
+
+       if (!ha->fw_dump) {
+               ql_log(ql_log_warn, vha, 0xd00a,
+                   "No buffer available for dump.\n");
+               goto qla81xx_fw_dump_failed;
        }
 
-       qla_uprintf(&uiter, "\n\nRISC GP6 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp6_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp6_reg[cnt]);
+       if (ha->fw_dumped) {
+               ql_log(ql_log_warn, vha, 0xd00b,
+                   "Firmware has been previously dumped (%p) "
+                   "-- ignoring request.\n",
+                   ha->fw_dump);
+               goto qla81xx_fw_dump_failed;
        }
+       fw = &ha->fw_dump->isp.isp81;
+       qla2xxx_prep_dump(ha, ha->fw_dump);
 
-       qla_uprintf(&uiter, "\n\nRISC GP7 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->risc_gp7_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_gp7_reg[cnt]);
+       fw->host_status = htonl(RD_REG_DWORD(&reg->host_status));
+
+       /* Pause RISC. */
+       rval = qla24xx_pause_risc(reg);
+       if (rval != QLA_SUCCESS)
+               goto qla81xx_fw_dump_failed_0;
+
+       /* Host/Risc registers. */
+       iter_reg = fw->host_risc_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7000, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7010, 16, iter_reg);
+
+       /* PCIe registers. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x7C00);
+       RD_REG_DWORD(&reg->iobase_addr);
+       WRT_REG_DWORD(&reg->iobase_window, 0x01);
+       dmp_reg = &reg->iobase_c4;
+       fw->pcie_regs[0] = htonl(RD_REG_DWORD(dmp_reg++));
+       fw->pcie_regs[1] = htonl(RD_REG_DWORD(dmp_reg++));
+       fw->pcie_regs[2] = htonl(RD_REG_DWORD(dmp_reg));
+       fw->pcie_regs[3] = htonl(RD_REG_DWORD(&reg->iobase_window));
+
+       WRT_REG_DWORD(&reg->iobase_window, 0x00);
+       RD_REG_DWORD(&reg->iobase_window);
+
+       /* Host interface registers. */
+       dmp_reg = &reg->flash_addr;
+       for (cnt = 0; cnt < sizeof(fw->host_reg) / 4; cnt++)
+               fw->host_reg[cnt] = htonl(RD_REG_DWORD(dmp_reg++));
+
+       /* Disable interrupts. */
+       WRT_REG_DWORD(&reg->ictrl, 0);
+       RD_REG_DWORD(&reg->ictrl);
+
+       /* Shadow registers. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x0F70);
+       RD_REG_DWORD(&reg->iobase_addr);
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0000000);
+       fw->shadow_reg[0] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0100000);
+       fw->shadow_reg[1] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0200000);
+       fw->shadow_reg[2] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0300000);
+       fw->shadow_reg[3] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0400000);
+       fw->shadow_reg[4] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0500000);
+       fw->shadow_reg[5] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0600000);
+       fw->shadow_reg[6] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0700000);
+       fw->shadow_reg[7] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0800000);
+       fw->shadow_reg[8] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0900000);
+       fw->shadow_reg[9] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0A00000);
+       fw->shadow_reg[10] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       /* RISC I/O register. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x0010);
+       fw->risc_io_reg = htonl(RD_REG_DWORD(&reg->iobase_window));
+
+       /* Mailbox registers. */
+       mbx_reg = &reg->mailbox0;
+       for (cnt = 0; cnt < sizeof(fw->mailbox_reg) / 2; cnt++)
+               fw->mailbox_reg[cnt] = htons(RD_REG_WORD(mbx_reg++));
+
+       /* Transfer sequence registers. */
+       iter_reg = fw->xseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xBF00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF60, 16, iter_reg);
+       qla24xx_read_window(reg, 0xBF70, 16, iter_reg);
+
+       iter_reg = fw->xseq_0_reg;
+       iter_reg = qla24xx_read_window(reg, 0xBFC0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBFD0, 16, iter_reg);
+       qla24xx_read_window(reg, 0xBFE0, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xBFF0, 16, fw->xseq_1_reg);
+
+       /* Receive sequence registers. */
+       iter_reg = fw->rseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xFF00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF60, 16, iter_reg);
+       qla24xx_read_window(reg, 0xFF70, 16, iter_reg);
+
+       iter_reg = fw->rseq_0_reg;
+       iter_reg = qla24xx_read_window(reg, 0xFFC0, 16, iter_reg);
+       qla24xx_read_window(reg, 0xFFD0, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xFFE0, 16, fw->rseq_1_reg);
+       qla24xx_read_window(reg, 0xFFF0, 16, fw->rseq_2_reg);
+
+       /* Auxiliary sequence registers. */
+       iter_reg = fw->aseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xB000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB060, 16, iter_reg);
+       qla24xx_read_window(reg, 0xB070, 16, iter_reg);
+
+       iter_reg = fw->aseq_0_reg;
+       iter_reg = qla24xx_read_window(reg, 0xB0C0, 16, iter_reg);
+       qla24xx_read_window(reg, 0xB0D0, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xB0E0, 16, fw->aseq_1_reg);
+       qla24xx_read_window(reg, 0xB0F0, 16, fw->aseq_2_reg);
+
+       /* Command DMA registers. */
+       qla24xx_read_window(reg, 0x7100, 16, fw->cmd_dma_reg);
+
+       /* Queues. */
+       iter_reg = fw->req0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7200, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       iter_reg = fw->resp0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7300, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       iter_reg = fw->req1_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7400, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       /* Transmit DMA registers. */
+       iter_reg = fw->xmt0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7600, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7610, 16, iter_reg);
+
+       iter_reg = fw->xmt1_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7620, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7630, 16, iter_reg);
+
+       iter_reg = fw->xmt2_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7640, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7650, 16, iter_reg);
+
+       iter_reg = fw->xmt3_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7660, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7670, 16, iter_reg);
+
+       iter_reg = fw->xmt4_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7680, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7690, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0x76A0, 16, fw->xmt_data_dma_reg);
+
+       /* Receive DMA registers. */
+       iter_reg = fw->rcvt0_data_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7700, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7710, 16, iter_reg);
+
+       iter_reg = fw->rcvt1_data_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7720, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7730, 16, iter_reg);
+
+       /* RISC registers. */
+       iter_reg = fw->risc_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0x0F00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F60, 16, iter_reg);
+       qla24xx_read_window(reg, 0x0F70, 16, iter_reg);
+
+       /* Local memory controller registers. */
+       iter_reg = fw->lmc_reg;
+       iter_reg = qla24xx_read_window(reg, 0x3000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3060, 16, iter_reg);
+       qla24xx_read_window(reg, 0x3070, 16, iter_reg);
+
+       /* Fibre Protocol Module registers. */
+       iter_reg = fw->fpm_hdw_reg;
+       iter_reg = qla24xx_read_window(reg, 0x4000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4060, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4070, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4080, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4090, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40A0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40B0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40C0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x40D0, 16, iter_reg);
+
+       /* Frame Buffer registers. */
+       iter_reg = fw->fb_hdw_reg;
+       iter_reg = qla24xx_read_window(reg, 0x6000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6100, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6130, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6150, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6170, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6190, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x61B0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x61C0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x6F00, 16, iter_reg);
+
+       /* Multi queue registers */
+       nxt_chain = qla25xx_copy_mq(ha, (void *)ha->fw_dump + ha->chain_offset,
+           &last_chain);
+
+       rval = qla24xx_soft_reset(ha);
+       if (rval != QLA_SUCCESS)
+               goto qla81xx_fw_dump_failed_0;
+
+       rval = qla24xx_dump_memory(ha, fw->code_ram, sizeof(fw->code_ram),
+           &nxt);
+       if (rval != QLA_SUCCESS)
+               goto qla81xx_fw_dump_failed_0;
+
+       nxt = qla2xxx_copy_queues(ha, nxt);
+
+       nxt = qla24xx_copy_eft(ha, nxt);
+
+       /* Chain entries -- started with MQ. */
+       nxt_chain = qla25xx_copy_fce(ha, nxt_chain, &last_chain);
+       nxt_chain = qla25xx_copy_mqueues(ha, nxt_chain, &last_chain);
+       if (last_chain) {
+               ha->fw_dump->version |= __constant_htonl(DUMP_CHAIN_VARIANT);
+               *last_chain |= __constant_htonl(DUMP_CHAIN_LAST);
        }
 
-       qla_uprintf(&uiter, "\n\nFrame Buffer Hardware Registers:");
-       for (cnt = 0; cnt < sizeof (fw->frame_buf_hdw_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->frame_buf_hdw_reg[cnt]);
+       /* Adjust valid length. */
+       ha->fw_dump_len = (nxt_chain - (void *)ha->fw_dump);
+
+qla81xx_fw_dump_failed_0:
+       qla2xxx_dump_post_process(base_vha, rval);
+
+qla81xx_fw_dump_failed:
+       if (!hardware_locked)
+               spin_unlock_irqrestore(&ha->hardware_lock, flags);
+}
+
+void
+qla83xx_fw_dump(scsi_qla_host_t *vha, int hardware_locked)
+{
+       int             rval;
+       uint32_t        cnt, reg_data;
+       uint32_t        risc_address;
+       struct qla_hw_data *ha = vha->hw;
+       struct device_reg_24xx __iomem *reg = &ha->iobase->isp24;
+       uint32_t __iomem *dmp_reg;
+       uint32_t        *iter_reg;
+       uint16_t __iomem *mbx_reg;
+       unsigned long   flags;
+       struct qla83xx_fw_dump *fw;
+       uint32_t        ext_mem_cnt;
+       void            *nxt, *nxt_chain;
+       uint32_t        *last_chain = NULL;
+       struct scsi_qla_host *base_vha = pci_get_drvdata(ha->pdev);
+
+       risc_address = ext_mem_cnt = 0;
+       flags = 0;
+
+       if (!hardware_locked)
+               spin_lock_irqsave(&ha->hardware_lock, flags);
+
+       if (!ha->fw_dump) {
+               ql_log(ql_log_warn, vha, 0xd00c,
+                   "No buffer available for dump!!!\n");
+               goto qla83xx_fw_dump_failed;
        }
 
-       qla_uprintf(&uiter, "\n\nFPM B0 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->fpm_b0_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->fpm_b0_reg[cnt]);
+       if (ha->fw_dumped) {
+               ql_log(ql_log_warn, vha, 0xd00d,
+                   "Firmware has been previously dumped (%p) -- ignoring "
+                   "request...\n", ha->fw_dump);
+               goto qla83xx_fw_dump_failed;
        }
+       fw = &ha->fw_dump->isp.isp83;
+       qla2xxx_prep_dump(ha, ha->fw_dump);
 
-       qla_uprintf(&uiter, "\n\nFPM B1 Registers:");
-       for (cnt = 0; cnt < sizeof (fw->fpm_b1_reg) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n");
-               }
-               qla_uprintf(&uiter, "%04x ", fw->fpm_b1_reg[cnt]);
+       fw->host_status = htonl(RD_REG_DWORD(&reg->host_status));
+
+       /* Pause RISC. */
+       rval = qla24xx_pause_risc(reg);
+       if (rval != QLA_SUCCESS)
+               goto qla83xx_fw_dump_failed_0;
+
+       WRT_REG_DWORD(&reg->iobase_addr, 0x6000);
+       dmp_reg = &reg->iobase_window;
+       reg_data = RD_REG_DWORD(dmp_reg);
+       WRT_REG_DWORD(dmp_reg, 0);
+
+       dmp_reg = &reg->unused_4_1[0];
+       reg_data = RD_REG_DWORD(dmp_reg);
+       WRT_REG_DWORD(dmp_reg, 0);
+
+       WRT_REG_DWORD(&reg->iobase_addr, 0x6010);
+       dmp_reg = &reg->unused_4_1[2];
+       reg_data = RD_REG_DWORD(dmp_reg);
+       WRT_REG_DWORD(dmp_reg, 0);
+
+       /* select PCR and disable ecc checking and correction */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x0F70);
+       RD_REG_DWORD(&reg->iobase_addr);
+       WRT_REG_DWORD(&reg->iobase_select, 0x60000000); /* write to F0h = PCR */
+
+       /* Host/Risc registers. */
+       iter_reg = fw->host_risc_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x7010, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7040, 16, iter_reg);
+
+       /* PCIe registers. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x7C00);
+       RD_REG_DWORD(&reg->iobase_addr);
+       WRT_REG_DWORD(&reg->iobase_window, 0x01);
+       dmp_reg = &reg->iobase_c4;
+       fw->pcie_regs[0] = htonl(RD_REG_DWORD(dmp_reg++));
+       fw->pcie_regs[1] = htonl(RD_REG_DWORD(dmp_reg++));
+       fw->pcie_regs[2] = htonl(RD_REG_DWORD(dmp_reg));
+       fw->pcie_regs[3] = htonl(RD_REG_DWORD(&reg->iobase_window));
+
+       WRT_REG_DWORD(&reg->iobase_window, 0x00);
+       RD_REG_DWORD(&reg->iobase_window);
+
+       /* Host interface registers. */
+       dmp_reg = &reg->flash_addr;
+       for (cnt = 0; cnt < sizeof(fw->host_reg) / 4; cnt++)
+               fw->host_reg[cnt] = htonl(RD_REG_DWORD(dmp_reg++));
+
+       /* Disable interrupts. */
+       WRT_REG_DWORD(&reg->ictrl, 0);
+       RD_REG_DWORD(&reg->ictrl);
+
+       /* Shadow registers. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x0F70);
+       RD_REG_DWORD(&reg->iobase_addr);
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0000000);
+       fw->shadow_reg[0] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0100000);
+       fw->shadow_reg[1] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0200000);
+       fw->shadow_reg[2] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0300000);
+       fw->shadow_reg[3] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0400000);
+       fw->shadow_reg[4] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0500000);
+       fw->shadow_reg[5] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0600000);
+       fw->shadow_reg[6] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0700000);
+       fw->shadow_reg[7] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0800000);
+       fw->shadow_reg[8] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0900000);
+       fw->shadow_reg[9] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       WRT_REG_DWORD(&reg->iobase_select, 0xB0A00000);
+       fw->shadow_reg[10] = htonl(RD_REG_DWORD(&reg->iobase_sdata));
+
+       /* RISC I/O register. */
+       WRT_REG_DWORD(&reg->iobase_addr, 0x0010);
+       fw->risc_io_reg = htonl(RD_REG_DWORD(&reg->iobase_window));
+
+       /* Mailbox registers. */
+       mbx_reg = &reg->mailbox0;
+       for (cnt = 0; cnt < sizeof(fw->mailbox_reg) / 2; cnt++)
+               fw->mailbox_reg[cnt] = htons(RD_REG_WORD(mbx_reg++));
+
+       /* Transfer sequence registers. */
+       iter_reg = fw->xseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xBE00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBE10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBE20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBE30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBE40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBE50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBE60, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBE70, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBF60, 16, iter_reg);
+       qla24xx_read_window(reg, 0xBF70, 16, iter_reg);
+
+       iter_reg = fw->xseq_0_reg;
+       iter_reg = qla24xx_read_window(reg, 0xBFC0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xBFD0, 16, iter_reg);
+       qla24xx_read_window(reg, 0xBFE0, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xBFF0, 16, fw->xseq_1_reg);
+
+       qla24xx_read_window(reg, 0xBEF0, 16, fw->xseq_2_reg);
+
+       /* Receive sequence registers. */
+       iter_reg = fw->rseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xFE00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFE10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFE20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFE30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFE40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFE50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFE60, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFE70, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xFF60, 16, iter_reg);
+       qla24xx_read_window(reg, 0xFF70, 16, iter_reg);
+
+       iter_reg = fw->rseq_0_reg;
+       iter_reg = qla24xx_read_window(reg, 0xFFC0, 16, iter_reg);
+       qla24xx_read_window(reg, 0xFFD0, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xFFE0, 16, fw->rseq_1_reg);
+       qla24xx_read_window(reg, 0xFFF0, 16, fw->rseq_2_reg);
+       qla24xx_read_window(reg, 0xFEF0, 16, fw->rseq_3_reg);
+
+       /* Auxiliary sequence registers. */
+       iter_reg = fw->aseq_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0xB000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB060, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB070, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB100, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB110, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB120, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB130, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB140, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB150, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0xB160, 16, iter_reg);
+       qla24xx_read_window(reg, 0xB170, 16, iter_reg);
+
+       iter_reg = fw->aseq_0_reg;
+       iter_reg = qla24xx_read_window(reg, 0xB0C0, 16, iter_reg);
+       qla24xx_read_window(reg, 0xB0D0, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0xB0E0, 16, fw->aseq_1_reg);
+       qla24xx_read_window(reg, 0xB0F0, 16, fw->aseq_2_reg);
+       qla24xx_read_window(reg, 0xB1F0, 16, fw->aseq_3_reg);
+
+       /* Command DMA registers. */
+       iter_reg = fw->cmd_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7100, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x7120, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x7130, 16, iter_reg);
+       qla24xx_read_window(reg, 0x71F0, 16, iter_reg);
+
+       /* Queues. */
+       iter_reg = fw->req0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7200, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       iter_reg = fw->resp0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7300, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       iter_reg = fw->req1_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7400, 8, iter_reg);
+       dmp_reg = &reg->iobase_q;
+       for (cnt = 0; cnt < 7; cnt++)
+               *iter_reg++ = htonl(RD_REG_DWORD(dmp_reg++));
+
+       /* Transmit DMA registers. */
+       iter_reg = fw->xmt0_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7600, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7610, 16, iter_reg);
+
+       iter_reg = fw->xmt1_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7620, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7630, 16, iter_reg);
+
+       iter_reg = fw->xmt2_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7640, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7650, 16, iter_reg);
+
+       iter_reg = fw->xmt3_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7660, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7670, 16, iter_reg);
+
+       iter_reg = fw->xmt4_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7680, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7690, 16, iter_reg);
+
+       qla24xx_read_window(reg, 0x76A0, 16, fw->xmt_data_dma_reg);
+
+       /* Receive DMA registers. */
+       iter_reg = fw->rcvt0_data_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7700, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7710, 16, iter_reg);
+
+       iter_reg = fw->rcvt1_data_dma_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7720, 16, iter_reg);
+       qla24xx_read_window(reg, 0x7730, 16, iter_reg);
+
+       /* RISC registers. */
+       iter_reg = fw->risc_gp_reg;
+       iter_reg = qla24xx_read_window(reg, 0x0F00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x0F60, 16, iter_reg);
+       qla24xx_read_window(reg, 0x0F70, 16, iter_reg);
+
+       /* Local memory controller registers. */
+       iter_reg = fw->lmc_reg;
+       iter_reg = qla24xx_read_window(reg, 0x3000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x3060, 16, iter_reg);
+       qla24xx_read_window(reg, 0x3070, 16, iter_reg);
+
+       /* Fibre Protocol Module registers. */
+       iter_reg = fw->fpm_hdw_reg;
+       iter_reg = qla24xx_read_window(reg, 0x4000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4050, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4060, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4070, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4080, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x4090, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40A0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40B0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40C0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40D0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x40E0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x40F0, 16, iter_reg);
+
+       /* RQ0 Array registers. */
+       iter_reg = fw->rq0_array_reg;
+       iter_reg = qla24xx_read_window(reg, 0x5C00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5C10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5C20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5C30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5C40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5C50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5C60, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5C70, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5C80, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5C90, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5CA0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5CB0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5CC0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5CD0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5CE0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x5CF0, 16, iter_reg);
+
+       /* RQ1 Array registers. */
+       iter_reg = fw->rq1_array_reg;
+       iter_reg = qla24xx_read_window(reg, 0x5D00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5D10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5D20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5D30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5D40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5D50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5D60, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5D70, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5D80, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5D90, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5DA0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5DB0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5DC0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5DD0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5DE0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x5DF0, 16, iter_reg);
+
+       /* RP0 Array registers. */
+       iter_reg = fw->rp0_array_reg;
+       iter_reg = qla24xx_read_window(reg, 0x5E00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5E10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5E20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5E30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5E40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5E50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5E60, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5E70, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5E80, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5E90, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5EA0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5EB0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5EC0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5ED0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5EE0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x5EF0, 16, iter_reg);
+
+       /* RP1 Array registers. */
+       iter_reg = fw->rp1_array_reg;
+       iter_reg = qla24xx_read_window(reg, 0x5F00, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5F10, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5F20, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5F30, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5F40, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5F50, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5F60, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5F70, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5F80, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5F90, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5FA0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5FB0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5FC0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5FD0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x5FE0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x5FF0, 16, iter_reg);
+
+       iter_reg = fw->at0_array_reg;
+       iter_reg = qla24xx_read_window(reg, 0x7080, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x7090, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x70A0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x70B0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x70C0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x70D0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x70E0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x70F0, 16, iter_reg);
+
+       /* I/O Queue Control registers. */
+       qla24xx_read_window(reg, 0x7800, 16, fw->queue_control_reg);
+
+       /* Frame Buffer registers. */
+       iter_reg = fw->fb_hdw_reg;
+       iter_reg = qla24xx_read_window(reg, 0x6000, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6010, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6020, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6030, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6040, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6060, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6070, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6100, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6130, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6150, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6170, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6190, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x61B0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x61C0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6530, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6540, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6550, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6560, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6570, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6580, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x6590, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x65A0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x65B0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x65C0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x65D0, 16, iter_reg);
+       iter_reg = qla24xx_read_window(reg, 0x65E0, 16, iter_reg);
+       qla24xx_read_window(reg, 0x6F00, 16, iter_reg);
+
+       /* Multi queue registers */
+       nxt_chain = qla25xx_copy_mq(ha, (void *)ha->fw_dump + ha->chain_offset,
+           &last_chain);
+
+       rval = qla24xx_soft_reset(ha);
+       if (rval != QLA_SUCCESS) {
+               ql_log(ql_log_warn, vha, 0xd00e,
+                   "SOFT RESET FAILED, forcing continuation of dump!!!\n");
+               rval = QLA_SUCCESS;
+
+               ql_log(ql_log_warn, vha, 0xd00f, "try a bigger hammer!!!\n");
+
+               WRT_REG_DWORD(&reg->hccr, HCCRX_SET_RISC_RESET);
+               RD_REG_DWORD(&reg->hccr);
+
+               WRT_REG_DWORD(&reg->hccr, HCCRX_REL_RISC_PAUSE);
+               RD_REG_DWORD(&reg->hccr);
+
+               WRT_REG_DWORD(&reg->hccr, HCCRX_CLR_RISC_RESET);
+               RD_REG_DWORD(&reg->hccr);
+
+               for (cnt = 30000; cnt && (RD_REG_WORD(&reg->mailbox0)); cnt--)
+                       udelay(5);
+
+               if (!cnt) {
+                       nxt = fw->code_ram;
+                       nxt += sizeof(fw->code_ram),
+                       nxt += (ha->fw_memory_size - 0x100000 + 1);
+                       goto copy_queue;
+               } else
+                       ql_log(ql_log_warn, vha, 0xd010,
+                           "bigger hammer success?\n");
        }
 
-       qla_uprintf(&uiter, "\n\nRISC SRAM:");
-       for (cnt = 0; cnt < sizeof (fw->risc_ram) / 2; cnt++) {
-               if (cnt % 8 == 0) {
-                       qla_uprintf(&uiter, "\n%04x: ", cnt + 0x1000);
-               }
-               qla_uprintf(&uiter, "%04x ", fw->risc_ram[cnt]);
+       rval = qla24xx_dump_memory(ha, fw->code_ram, sizeof(fw->code_ram),
+           &nxt);
+       if (rval != QLA_SUCCESS)
+               goto qla83xx_fw_dump_failed_0;
+
+copy_queue:
+       nxt = qla2xxx_copy_queues(ha, nxt);
+
+       nxt = qla24xx_copy_eft(ha, nxt);
+
+       /* Chain entries -- started with MQ. */
+       nxt_chain = qla25xx_copy_fce(ha, nxt_chain, &last_chain);
+       nxt_chain = qla25xx_copy_mqueues(ha, nxt_chain, &last_chain);
+       if (last_chain) {
+               ha->fw_dump->version |= __constant_htonl(DUMP_CHAIN_VARIANT);
+               *last_chain |= __constant_htonl(DUMP_CHAIN_LAST);
        }
 
-       qla_uprintf(&uiter, "\n\n[<==END] ISP Debug Dump.");
+       /* Adjust valid length. */
+       ha->fw_dump_len = (nxt_chain - (void *)ha->fw_dump);
 
-       return;
-}
+qla83xx_fw_dump_failed_0:
+       qla2xxx_dump_post_process(base_vha, rval);
 
-static int
-qla_uprintf(char **uiter, char *fmt, ...)
-{
-       int     iter, len;
-       char    buf[128];
-       va_list args;
-       va_start(args, fmt);
-       len = vsprintf(buf, fmt, args);
-       va_end(args);
-
-       for (iter = 0; iter < len; iter++, *uiter += 1)
-               *uiter[0] = buf[iter];
-
-       return (len);
+qla83xx_fw_dump_failed:
+       if (!hardware_locked)
+               spin_unlock_irqrestore(&ha->hardware_lock, flags);
 }
 
-//FIXME
-
 /****************************************************************************/
 /*                         Driver Debug Functions.                          */
 /****************************************************************************/
 
-void 
-qla2x00_dump_regs(scsi_qla_host_t *ha) 
+static inline int
+ql_mask_match(uint32_t level)
 {
-       device_reg_t __iomem *reg = ha->iobase;
-
-       printk("Mailbox registers:\n");
-       printk("scsi(%ld): mbox 0 0x%04x \n",
-           ha->host_no, RD_MAILBOX_REG(ha, reg, 0));
-       printk("scsi(%ld): mbox 1 0x%04x \n",
-           ha->host_no, RD_MAILBOX_REG(ha, reg, 1));
-       printk("scsi(%ld): mbox 2 0x%04x \n",
-           ha->host_no, RD_MAILBOX_REG(ha, reg, 2));
-       printk("scsi(%ld): mbox 3 0x%04x \n",
-           ha->host_no, RD_MAILBOX_REG(ha, reg, 3));
-       printk("scsi(%ld): mbox 4 0x%04x \n",
-           ha->host_no, RD_MAILBOX_REG(ha, reg, 4));
-       printk("scsi(%ld): mbox 5 0x%04x \n",
-           ha->host_no, RD_MAILBOX_REG(ha, reg, 5));
+       if (ql2xextended_error_logging == 1)
+               ql2xextended_error_logging = QL_DBG_DEFAULT1_MASK;
+       return (level & ql2xextended_error_logging) == level;
 }
 
-
+/*
+ * This function is for formatting and logging debug information.
+ * It is to be used when vha is available. It formats the message
+ * and logs it to the messages file.
+ * parameters:
+ * level: The level of the debug messages to be printed.
+ *        If ql2xextended_error_logging value is correctly set,
+ *        this message will appear in the messages file.
+ * vha:   Pointer to the scsi_qla_host_t.
+ * id:    This is a unique identifier for the level. It identifies the
+ *        part of the code from where the message originated.
+ * msg:   The message to be displayed.
+ */
 void
-qla2x00_dump_buffer(uint8_t * b, uint32_t size) 
+ql_dbg(uint32_t level, scsi_qla_host_t *vha, int32_t id, const char *fmt, ...)
 {
-       uint32_t cnt;
-       uint8_t c;
+       va_list va;
+       struct va_format vaf;
 
-       printk(" 0   1   2   3   4   5   6   7   8   9  "
-           "Ah  Bh  Ch  Dh  Eh  Fh\n");
-       printk("----------------------------------------"
-           "----------------------\n");
+       if (!ql_mask_match(level))
+               return;
 
-       for (cnt = 0; cnt < size;) {
-               c = *b++;
-               printk("%02x",(uint32_t) c);
-               cnt++;
-               if (!(cnt % 16))
-                       printk("\n");
-               else
-                       printk("  ");
+       va_start(va, fmt);
+
+       vaf.fmt = fmt;
+       vaf.va = &va;
+
+       if (vha != NULL) {
+               const struct pci_dev *pdev = vha->hw->pdev;
+               /* <module-name> <pci-name> <msg-id>:<host> Message */
+               pr_warn("%s [%s]-%04x:%ld: %pV",
+                       QL_MSGHDR, dev_name(&(pdev->dev)), id + ql_dbg_offset,
+                       vha->host_no, &vaf);
+       } else {
+               pr_warn("%s [%s]-%04x: : %pV",
+                       QL_MSGHDR, "0000:00:00.0", id + ql_dbg_offset, &vaf);
        }
-       if (cnt % 16)
-               printk("\n");
+
+       va_end(va);
+
 }
 
-/**************************************************************************
- *   qla2x00_print_scsi_cmd
- *      Dumps out info about the scsi cmd and srb.
- *   Input      
- *      cmd : struct scsi_cmnd
- **************************************************************************/
+/*
+ * This function is for formatting and logging debug information.
+ * It is to be used when vha is not available and pci is availble,
+ * i.e., before host allocation. It formats the message and logs it
+ * to the messages file.
+ * parameters:
+ * level: The level of the debug messages to be printed.
+ *        If ql2xextended_error_logging value is correctly set,
+ *        this message will appear in the messages file.
+ * pdev:  Pointer to the struct pci_dev.
+ * id:    This is a unique id for the level. It identifies the part
+ *        of the code from where the message originated.
+ * msg:   The message to be displayed.
+ */
 void
-qla2x00_print_scsi_cmd(struct scsi_cmnd * cmd) 
+ql_dbg_pci(uint32_t level, struct pci_dev *pdev, int32_t id,
+          const char *fmt, ...)
 {
-       int i;
-       struct scsi_qla_host *ha;
-       srb_t *sp;
-
-       ha = (struct scsi_qla_host *)cmd->device->host->hostdata;
-
-       sp = (srb_t *) cmd->SCp.ptr;
-       printk("SCSI Command @=0x%p, Handle=0x%p\n", cmd, cmd->host_scribble);
-       printk("  chan=0x%02x, target=0x%02x, lun=0x%02x, cmd_len=0x%02x\n",
-           cmd->device->channel, cmd->device->id, cmd->device->lun,
-           cmd->cmd_len);
-       printk(" CDB: ");
-       for (i = 0; i < cmd->cmd_len; i++) {
-               printk("0x%02x ", cmd->cmnd[i]);
-       }
-       printk("\n  seg_cnt=%d, allowed=%d, retries=%d\n",
-           cmd->use_sg, cmd->allowed, cmd->retries);
-       printk("  request buffer=0x%p, request buffer len=0x%x\n",
-           cmd->request_buffer, cmd->request_bufflen);
-       printk("  tag=%d, transfersize=0x%x\n",
-           cmd->tag, cmd->transfersize);
-       printk("  serial_number=%lx, SP=%p\n", cmd->serial_number, sp); 
-       printk("  data direction=%d\n", cmd->sc_data_direction);
-
-       if (!sp)
+       va_list va;
+       struct va_format vaf;
+
+       if (pdev == NULL)
                return;
+       if (!ql_mask_match(level))
+               return;
+
+       va_start(va, fmt);
 
-       printk("  sp flags=0x%x\n", sp->flags);
-       printk("  r_start=0x%lx, u_start=0x%lx, f_start=0x%lx, state=%d\n",
-           sp->r_start, sp->u_start, sp->f_start, sp->state);
+       vaf.fmt = fmt;
+       vaf.va = &va;
 
-       printk(" e_start= 0x%lx, ext_history=%d, fo retry=%d, loopid=%x, "
-           "port path=%d\n", sp->e_start, sp->ext_history, sp->fo_retry_cnt,
-           sp->lun_queue->fclun->fcport->loop_id,
-           sp->lun_queue->fclun->fcport->cur_path);
+       /* <module-name> <dev-name>:<msg-id> Message */
+       pr_warn("%s [%s]-%04x: : %pV",
+               QL_MSGHDR, dev_name(&(pdev->dev)), id + ql_dbg_offset, &vaf);
+
+       va_end(va);
 }
 
-#if defined(QL_DEBUG_ROUTINES)
 /*
- * qla2x00_formatted_dump_buffer
- *       Prints string plus buffer.
- *
- * Input:
- *       string  = Null terminated string (no newline at end).
- *       buffer  = buffer address.
- *       wd_size = word size 8, 16, 32 or 64 bits
- *       count   = number of words.
+ * This function is for formatting and logging log messages.
+ * It is to be used when vha is available. It formats the message
+ * and logs it to the messages file. All the messages will be logged
+ * irrespective of value of ql2xextended_error_logging.
+ * parameters:
+ * level: The level of the log messages to be printed in the
+ *        messages file.
+ * vha:   Pointer to the scsi_qla_host_t
+ * id:    This is a unique id for the level. It identifies the
+ *        part of the code from where the message originated.
+ * msg:   The message to be displayed.
+ */
+void
+ql_log(uint32_t level, scsi_qla_host_t *vha, int32_t id, const char *fmt, ...)
+{
+       va_list va;
+       struct va_format vaf;
+       char pbuf[128];
+
+       if (level > ql_errlev)
+               return;
+
+       if (vha != NULL) {
+               const struct pci_dev *pdev = vha->hw->pdev;
+               /* <module-name> <msg-id>:<host> Message */
+               snprintf(pbuf, sizeof(pbuf), "%s [%s]-%04x:%ld: ",
+                       QL_MSGHDR, dev_name(&(pdev->dev)), id, vha->host_no);
+       } else {
+               snprintf(pbuf, sizeof(pbuf), "%s [%s]-%04x: : ",
+                       QL_MSGHDR, "0000:00:00.0", id);
+       }
+       pbuf[sizeof(pbuf) - 1] = 0;
+
+       va_start(va, fmt);
+
+       vaf.fmt = fmt;
+       vaf.va = &va;
+
+       switch (level) {
+       case ql_log_fatal: /* FATAL LOG */
+               pr_crit("%s%pV", pbuf, &vaf);
+               break;
+       case ql_log_warn:
+               pr_err("%s%pV", pbuf, &vaf);
+               break;
+       case ql_log_info:
+               pr_warn("%s%pV", pbuf, &vaf);
+               break;
+       default:
+               pr_info("%s%pV", pbuf, &vaf);
+               break;
+       }
+
+       va_end(va);
+}
+
+/*
+ * This function is for formatting and logging log messages.
+ * It is to be used when vha is not available and pci is availble,
+ * i.e., before host allocation. It formats the message and logs
+ * it to the messages file. All the messages are logged irrespective
+ * of the value of ql2xextended_error_logging.
+ * parameters:
+ * level: The level of the log messages to be printed in the
+ *        messages file.
+ * pdev:  Pointer to the struct pci_dev.
+ * id:    This is a unique id for the level. It identifies the
+ *        part of the code from where the message originated.
+ * msg:   The message to be displayed.
  */
 void
-qla2x00_formatted_dump_buffer(char *string, uint8_t * buffer, 
-                               uint8_t wd_size, uint32_t count) 
+ql_log_pci(uint32_t level, struct pci_dev *pdev, int32_t id,
+          const char *fmt, ...)
+{
+       va_list va;
+       struct va_format vaf;
+       char pbuf[128];
+
+       if (pdev == NULL)
+               return;
+       if (level > ql_errlev)
+               return;
+
+       /* <module-name> <dev-name>:<msg-id> Message */
+       snprintf(pbuf, sizeof(pbuf), "%s [%s]-%04x: : ",
+                QL_MSGHDR, dev_name(&(pdev->dev)), id);
+       pbuf[sizeof(pbuf) - 1] = 0;
+
+       va_start(va, fmt);
+
+       vaf.fmt = fmt;
+       vaf.va = &va;
+
+       switch (level) {
+       case ql_log_fatal: /* FATAL LOG */
+               pr_crit("%s%pV", pbuf, &vaf);
+               break;
+       case ql_log_warn:
+               pr_err("%s%pV", pbuf, &vaf);
+               break;
+       case ql_log_info:
+               pr_warn("%s%pV", pbuf, &vaf);
+               break;
+       default:
+               pr_info("%s%pV", pbuf, &vaf);
+               break;
+       }
+
+       va_end(va);
+}
+
+void
+ql_dump_regs(uint32_t level, scsi_qla_host_t *vha, int32_t id)
+{
+       int i;
+       struct qla_hw_data *ha = vha->hw;
+       struct device_reg_2xxx __iomem *reg = &ha->iobase->isp;
+       struct device_reg_24xx __iomem *reg24 = &ha->iobase->isp24;
+       struct device_reg_82xx __iomem *reg82 = &ha->iobase->isp82;
+       uint16_t __iomem *mbx_reg;
+
+       if (!ql_mask_match(level))
+               return;
+
+       if (IS_QLA82XX(ha))
+               mbx_reg = &reg82->mailbox_in[0];
+       else if (IS_FWI2_CAPABLE(ha))
+               mbx_reg = &reg24->mailbox0;
+       else
+               mbx_reg = MAILBOX_REG(ha, reg, 0);
+
+       ql_dbg(level, vha, id, "Mailbox registers:\n");
+       for (i = 0; i < 6; i++)
+               ql_dbg(level, vha, id,
+                   "mbox[%d] 0x%04x\n", i, RD_REG_WORD(mbx_reg++));
+}
+
+
+void
+ql_dump_buffer(uint32_t level, scsi_qla_host_t *vha, int32_t id,
+       uint8_t *b, uint32_t size)
 {
        uint32_t cnt;
-       uint16_t *buf16;
-       uint32_t *buf32;
-
-       if (strcmp(string, "") != 0)
-               printk("%s\n",string);
-
-       switch (wd_size) {
-               case 8:
-                       printk(" 0    1    2    3    4    5    6    7    "
-                               "8    9    Ah   Bh   Ch   Dh   Eh   Fh\n");
-                       printk("-----------------------------------------"
-                               "-------------------------------------\n");
-
-                       for (cnt = 1; cnt <= count; cnt++, buffer++) {
-                               printk("%02x",*buffer);
-                               if (cnt % 16 == 0)
-                                       printk("\n");
-                               else
-                                       printk("  ");
-                       }
-                       if (cnt % 16 != 0)
-                               printk("\n");
-                       break;
-               case 16:
-                       printk("   0      2      4      6      8      Ah "
-                               "       Ch     Eh\n");
-                       printk("-----------------------------------------"
-                               "-------------\n");
-
-                       buf16 = (uint16_t *) buffer;
-                       for (cnt = 1; cnt <= count; cnt++, buf16++) {
-                               printk("%4x",*buf16);
-
-                               if (cnt % 8 == 0)
-                                       printk("\n");
-                               else if (*buf16 < 10)
-                                       printk("   ");
-                               else
-                                       printk("  ");
-                       }
-                       if (cnt % 8 != 0)
-                               printk("\n");
-                       break;
-               case 32:
-                       printk("       0          4          8          Ch\n");
-                       printk("------------------------------------------\n");
-
-                       buf32 = (uint32_t *) buffer;
-                       for (cnt = 1; cnt <= count; cnt++, buf32++) {
-                               printk("%8x", *buf32);
-
-                               if (cnt % 4 == 0)
-                                       printk("\n");
-                               else if (*buf32 < 10)
-                                       printk("   ");
-                               else
-                                       printk("  ");
-                       }
-                       if (cnt % 4 != 0)
-                               printk("\n");
-                       break;
-               default:
-                       break;
+       uint8_t c;
+
+       if (!ql_mask_match(level))
+               return;
+
+       ql_dbg(level, vha, id, " 0   1   2   3   4   5   6   7   8   "
+           "9  Ah  Bh  Ch  Dh  Eh  Fh\n");
+       ql_dbg(level, vha, id, "----------------------------------"
+           "----------------------------\n");
+
+       ql_dbg(level, vha, id, " ");
+       for (cnt = 0; cnt < size;) {
+               c = *b++;
+               printk("%02x", (uint32_t) c);
+               cnt++;
+               if (!(cnt % 16))
+                       printk("\n");
+               else
+                       printk("  ");
        }
+       if (cnt % 16)
+               ql_dbg(level, vha, id, "\n");
 }
-#endif